一种抗时钟抖动能力强的零次群接口解码方法及其电路的制作方法

文档序号:7531907阅读:362来源:国知局
专利名称:一种抗时钟抖动能力强的零次群接口解码方法及其电路的制作方法
技术领域
本发明属于通讯技术领域,特别涉及数据接口的解码方法及其电路设计。
随着计算机普及率的提高和网络技术的发展,数据传输业务迅速增长,其中与用户联系最密切的数据接口包括8、16、32kbit/s的二进制速率和与符合CCITT X系列和V系列建议的数字终端设备(DTE)相关的其它速率,如600、1200、2400、4800、9600bit/s,19.2k、48k、56k、64kbit/s等等。这些数据接口与数字传输信道连接的中间速率为64kbit/s,最常用的是一种64kit/s接口是PCM零次群接口,同向型64kbit/s G703接口。以光纤和数字微波中继为传输骨干的PCM专用网和中国公用数字数据网(CHHINA DDN)提供了大量这种数字接口以实现数据的广域连接。由于该接口在两对连接线上可直接传送全双工的64kbit/s数据、64KHz位定时和8KHz字节定时信号,并且允许典型的最大互连距离为350米到450米,所以该接口在一些近距离传输数据的场合也得到广泛应用。
PCM零次群G.703同向接口的信号编码规则如下第一步一个64kbit/s比特周期分成四个单位间隔;第二步二进制的"1"被编成如下四个比特的码组1100;第三步二进制的"0"被编成如下四个比特的码组1010;第四步相邻码组极性交替变换,把二进制信号转换成三电平信号;第五步破坏每第八个码组的极性交替,破坏的码组标志着八比特组的最后一比特。
第五步所得信号就是G.703接口信号,解码处理的任务是从三电平接口信号得出以下三个信号64kbit/s二进制数据信号和与之同步的64KHz位定时信号、8KHz字节定时信号。解码电路包括电平转换电路、时钟恢复电路、数据解码电路、破坏点提取电路四个主要部分,如

图1所示。
其中电平转换电路将G703接口信号GSA经过判决产生两路信号,正极性信号DSI和负极性信号DSJ,分别对应接口信号中正极性和负极性的部分,这两个信号相加得到双电平信号DBI,完成三电平信号到双电平信号的转换。
时钟恢复电路的作用是从双电平信号DBI中提取64kHz位定时信号,并向数据解码电路和破坏点提取电路提供解码所需要的同步时钟。
数据解码电路的作用是从双电平信号DBI中经过特定的解码处理得到64kbit/s的数据信号。
破坏点提取电路的作用是通过对正、负极性信号的解码处理得到8KHz字节定时信号。
上述的数据解码电路所采用的解码方法分两个关键步骤第一,数据"0"和数据"1"的编码信号的判决;第二,由判决结果生成标准码元宽度的数据信号;图1中,信号DBI是采自电平转换电路的数据编码信号,直接由接口输入经电平判决和极性转换处理而得到,由于传输过程中产生的信号衰落和信号畸变而引起的抖动很大程度上体现在该信号的信号沿上,这是一个抖动的信号;信号CO、COA是时钟恢复电路对DBI进行时钟信号提取的处理而得,CO、COA与DBI同步,但相对存在抖动,因为经过时钟信号提取处理后得到的CO、COA比DBI有较好的稳定性,即DBI抖动幅度比CO、COA要大;常规数据解码方法在上述两个关键步骤上的具体作法结合图2说明如下第一,将CO进行串行移位,产生一个上升沿在时间间隔2中的时钟信号,对该处DBI信号进行采样;数据"0"对应的编码信号(如码组6)在该时间间隔内为低电平,数据"1"对应的编码信号(如码组7)在该时间间隔内为高电平,由此实现对编码信号的判决。
第二,由于用CO的移位信号作采样时钟,生成的判决结果自然就是64kbit/s的标准码元信号。
该方法对抖动的容忍程度是(由CO移位产生的时钟上升沿正负两个方向上均不超出时间间隔2)CO相对DBI的单向抖动不超过1/2个时间间隔,即1/2×1/4=1/8个64kbit/s码元宽度,即CO相对DBI的最大允许抖动时间是1秒/64×1000×1/8=1.95微秒2微秒(单向)最大允许相对抖动是1/8×100%=12.5%。
上述的破坏点提取电路所采用的解码方法分两个步骤第一,对当前码组极性的判决;第二,确定前后两个码组的极性关系,相同则表明后一码组为破坏点所在码组,不同则表明前后两个码组都不是破坏点所在码组。
常规采用的破坏点提取的解码方法为首先,当前码组极性的判决CO移位产生一个时钟信号,上升沿在时间间隔1内,分别对DSI、DSJ采样。DSI、DSJ分别对应当前码组为正极性和负极性;当前码组极性为正时(如码组7,8)上述采样结果是DSI采样结果CSI=1,DSJ采样结果CSJ=0;当前码组极性为负时(如码组6),DSI采样结果CSI=0,DSJ采样结果CSJ=1;其次,将CSI移位与CSJ比较,相同表明不是破坏点,不同表明出现破坏点。
抗抖动能力对抖动的容忍程度CO相对CSI、DSJ的单向抖动允许范围同数据解码方法中所提(CO移位产生的时钟信号上升沿在正、负两个方向上不超出时间间隔1)即CO相对DSI、DSJ的最大允许抖动时间是1秒/64×1000×1/8=1.952(微妙)CO相对DSI、DSJ单向最大允许相对抖动是1/8×100%=12.5%。DSI、DSJ性质与DBI相同,同是图1中电平转换电路产生的。(DBI=DSI+DSJ)
上述问题决定了这种解码方法容易受以下几个因素的影响1)对端发送时钟发生漂移或抖动;2)传输过程中信号发生畸变;3)电平转换电路正负判决点不平衡造成双电平信号脉宽不一致;4)温度变化引起时钟恢复电路工作点漂移。
这四个因素都会带来接收时钟的抖动,而上述解码方法对时钟抖动敏感,因此在实际信道工作中,使用这种解码方法的电路都在一定程度上表现不稳定。尤其当传输距离增大信号畸变严重时,解码电路不能正常工作。
本发明的目的是为克服已有技术的不足之处提出一种抗时钟抖动能力强、对数据和破坏点进行解码的方法,并使其电路实现简单以适应不同的电平转换电路和时钟恢复电路,以及不同的应用环境,用很低的成本提高解码电路的性能、增大接口最大可传输距离。
本发明提出一种抗时钟抖动能力强的零次群接口的解码方法,包括以下步骤(1)将G703接口信号GSA经过判决产生正极性信号DSI和负极性信号DSJ;(2)将所说的DSI和DSJ两个信号相加得到双电平信号DBI;(3)从所说的双电平信号中提取64KHz位定时信号CO,COA作为解码所需的同步时钟信号;(4)对所说的双电平信号DBI中的数据0和1的编码信号进行判决,由判决结果生成标准码元宽度的数据信号;(5)对所说的正、负极性信号DSI、DSJ的当前码组极性的判决并根据前后两个码组的极性关系提取破坏点,从而得到8KHz字节定时信号;其特征在于,所说的第(4)步骤包括根据所说的DBI数据编码中的时间间隔2和时间间隔3之间的信号边沿特性进行判决用时钟信号COA屏蔽掉时间间隔4和下一码组时间间隔1之间的边沿特性,得到判决结果DGP脉冲信号;展宽DGP脉冲至一个64Kbit/s码元宽度,得到DSP信号;用时钟信号CO对DSP采样得到标准码元宽度的64Kbit/s数据信号;所说的第(5)步骤包括用时钟信号COA屏蔽当前码组时间间隔2,3之间的信号边沿,根据时间间隔1和上一码组时间间隔4之间的信号边沿特性对当前码组极性进行判决即正极性DSI为当前码时CSI=1,CSJ=0;负极性DSJ为当前码时CSI=0,CSJ=1;两个连续的CSI脉冲之间不出现CSJ脉冲或两个连续的CSJ脉冲之间不出现CSI脉冲时在两个连续脉冲的后一个脉冲位置作为破坏点位置。
本发明提出一种采用上述方法的零次群接口解码电路,包括将接口信号GSA转换成正极性信号DSI,负极性信号DSJ以及双电平信号DBI的电平转换电路;从所说的双电平信号DBI中提取64KHz位定时信号的时钟恢复电路;从所说双电平信号DBI中得到64Kbit/s的数据信号的数据解码电路以及对所说的正、负极性信号处理得到8KHz字节定时信号的破坏点提取电路;其特征在于所说的数据解码电路由对DBI信号进行数据识别的数据识别电路,对数据识别脉冲信号展宽至一个64Kbit/s码元宽度的单稳电路,对展宽的初始数据信号DSP进行处理得到6Kbit/s数据信号HRD的数据再生电路所组成,所说的破坏点提取电路由分别对正、负极性信号DSI、DSJ当前码组进行极性判决的正极性指示电路、负极性指示电路;对正、负极性指示电路的输出信号进行处理得到8KHz字节定时信号PTT的破坏点定位电路所组成。
本发明的数据解码方法结合图2进一步详细描述如下根据数据编码信号DBI中时间间隔2和时间间隔3之间的信号边沿的特性进行判决;数据"0"对应的编码信号(如码组6)中时间间隔2,3之间的信号边沿是上升沿,数据"1"对应的编码信号(如码组7)中时间间隔2,3之间的信号边沿是下降沿。COA的作用是屏蔽掉时间间隔4和下一码组时间间隔1之间的上升沿,使上述数据识别器输出的信号只受每个码组中时间间隔2和3之间的边沿触发,上升沿触发,下降沿不触发,这样数据识别器的输出信号DGP对数据"0"和"1"的编码信号的判决结果。
在图2中,DGP在码组为"0"时出现一个脉冲,在码组为"1"时不出现脉冲。
中间信号DSP的作用是使CO的采样操作具有足够的可靠性,DSP信号相对CO的上升沿具有1/2码元宽度的数据建立时间和1/2码元宽度的数据保持时间。
本方法对抖动的容忍程度是COA相对DBI的单向抖动不超过1个时间间隔(时间间隔2,3之间的信号边沿在正负两个方向上不超出COA的脉冲宽度),即1×1/4=1/4个64kbit/s码元宽度,即COA相对DBI的单向最大允许抖动时间是1秒/64×1000×1/4=3.9微秒4微秒(单向)最大允许相对抖动是1/4×100%=25%因此比已有技术采用的方法提高了一倍的抗抖动能力。
本发明所述破坏点提取的解码方法的步骤结合图3进一步详细描述如下用COA屏蔽时间2,3之间的信号边沿,根据时间间隔和上一码组时间间隔4之间的信号边沿的特性对当前码组极性进行判决;正极性时,DSI的该信号边沿是上升沿,DSJ该处为0;负极性时,DSI的该处信号为0,DSJ的该信号边沿是上升沿;通过COA屏蔽,图3中的两个极性指示器只受上述信号上升沿触发,因此正极性时CSI=1,CSJ=0;负极性时CSI=0,CSJ=1。
两个连续的CSI脉冲之间不出现CSJ脉冲或两个连续的CSJ脉冲之间不出现CSI脉冲时在两个连续脉冲的后一个脉冲位置作为破坏点位置。
上述说明中可定义数据信息边沿每个码组中时间间隔2与时间间隔3之间的信号边沿。
极性信息边沿每个码组中时间间隔1与上一个码组的时间间隔4之间的信号边沿。
作此定义后可简化叙述。
本发明具有以下特点第一,抗时钟抖动能力强;第二,电路实现简单,成本低可靠性高且便于数字电路集成;第三,由于解决了信道传输带来的信号抖动造成的影响,可大大提高数据通信设备的可靠性。
附图简要说明图1为G703接口解码电路框图。
图2为数据解码电路时序图。
图3为破坏点提取电路时序图。
图4为本发明实施例的接口解码电路结构框图。
本发明根据所述方法设计出一种零次群接口解码电路实施例,如图4所示,由电平转换电路、数据解码电路、时钟恢复电路、破坏点提取电路四部分组成,其中电平转换电路与时钟恢复电路(图中未示出)均可采用已有技术方案,在此不重复叙述,本电路的特点在于改进了已有技术的数据解码电路与破坏点提取电路,现分别详细描述如下图4中,数据解码电路由一个数据识别器、一个单稳触发器和一个数据再生器实现。数据识别器由一个边沿触发、可清零触发器构成。COA经反相后作清零信号,DBI作触发信号,当码元为"1"时,编码"1100"在清零信号未屏蔽的区间只有下降沿,触发器不被触发,当码元为"0"时,编码"1010"在清零信号未屏蔽的区间出现上升沿,触发器触发,直至被COA反相信号清零,这样,对应码元"0"输出一个脉冲DGP;单稳触发器以DGP为触发信号,时间常数取3/4个64KHz时钟周期,输出为DSP;数据再生器以CO为时钟对DSP采样,反相输出HRD,作为解码数据输出。
图4中,破坏点提取电路由正极性指示器、二个负极性指示器、破坏点定位器实现。两个极性指示器均由边沿触发、可清零触发器构成,DSI、DSJ分别为触发信号,COA为清零信号,屏蔽"数据边沿",分别输出极性指示脉冲CSI、CSJ;在G.703编码信号中,两个极性的信号按码元交替出现,每8个码元这种交替受到一次破坏,该码元位置即破坏点位置,CSI、CSJ便指示了这种极性的交替情况;破坏点定位器即对CSI、CSJ作如下处理CSI、CSJ各作为一个二进制计数器的时钟信号;CSI、CSJ各作为对方计数器的清零信号;将两个计数器输出作或运算,输出即破坏点位置PTT。
其工作原理结合图3进一步说明如下①码组6对应CSI=0,CSJ=1,此时CSJ对应的计数器由"00"跃变至"01",CSI对应的计数器保持为"00";②码组7对应CSI=1,CSJ=0,此时CSJ对应的计数器由"01"被CSI=1清零为"00",CSI对应的计数器由"00"跃变至"01";③码组8对应CSI=1,CSJ=0,此时CSJ对应的计数器由保持为"00",CSI对应的计数器"01"跃变至"10";④在下一个码组,将有CSI=0,CSJ=1,此时CSJ对应的计数器由"00"跃变为"01",CSI对应的计数器被CSJ=1清零为"00"。简写如下
由上可见,在码组8对应的第③个码元位置,由于连续两次计数,QA高位置"1",作为破坏点的一次输出。
权利要求
1.一种抗时钟抖动能力强的零次群接口的解码方法,包括以下步骤(1)将G703接口信号GSA经过判决产生正极性信号DSI和负极性信号DSJ;(2)将所说的DSI和DSJ两个信号相加得到双电平信号DBI;(3)从所说的双电平信号中提取64KHz位定时信号CO,COA作为解码所需的同步时钟信号;(4)对所说的双电平信号DBI中的数据0和1的编码信号进行判决,由判决结果生成标准码元宽度的数据信号;(5)对所说的正、负极性信号DSI、DSJ的当前码组极性的判决并根据前后两个码组的极性关系提取破坏点,从而得到8KHz字节定时信号;其特征在于,所说的第(4)步骤包括根据所说的DBI数据编码中的时间间隔2和时间间隔3之间的信号边沿特性进行判决,用时钟信号COA屏蔽掉时间间隔4和下一码组时间间隔1之间的边沿特性,得到判决结果DGP脉冲信号;展宽DGP脉冲至一个64Kbit/s码元宽度,得到DSP信号;用时钟信号CO对DSP采样得到标准码元宽度的64Kbit/s数据信号;所说的第(5)步骤包括用时钟信号COA屏蔽当前码组时间间隔2,3之间的信号边沿,根据时间间隔1和上一码组时间间隔4之间的信号边沿特性对当前码组极性进行判决即正极性DSI为当前码时CSI=1,CSJ=0;负极极性DSJ为当前码时CSI=0,CSJ=1;两个连续的CSI脉冲之间不出现CSJ脉冲或两个连续的CSJ脉冲之间不出现CSI脉冲时在两个连续脉冲的后一个脉冲位置作为破坏点位置。
2.一种采用如权利要求1所述方法的零次群接口解码电路,包括将接口信号GSA转换成正极性信号DSI,负极性信号DSJ以及双电平信号DBI的电平转换电路;从所说的双电平信号DBI中提取64KHz位定时信号的时钟恢复电路;从所说双电平信号DBI中得到64Kbit/s的数据信号的数据解码电路以及对所说的正、负极性信号处理得到8KHz字节定时信号的破坏点提取电路;其特征在于所说的数据解码电路由对DBI信号进行数据识别的数据识别电路,对数据识别脉冲信号展宽至一个64Kbit/s码元宽度的单稳电路,对展宽的初始数据信号DSP进行处理得到6Kbit/s数据信号HRD的数据再生电路所组成,所说的破坏点提取电路由分别对正、负极性信号DSI、DSJ当前码组进行极性判决的正极性指示电路、负极性指示电路;对正、负极性指示电路的输出信号进行处理得到8KHz字节定时信号PTT的破坏点定位电路所组成。
全文摘要
本发明涉及数据接口的解码方法及其电路设计。本发明提出用数据编码中的时间间隔2与3之间的信号边沿特征进行对数据0和1的判决;根据时间间隔1和上一码组时间间隔4之间的信号边沿特性对当前码组极性进行判决的方法并设计出实现电路,即由数据识别电路、单稳电路、数据再生电路组成的数据解码电路和由正、负极性指示电路、破坏点定位电路组成的破坏点提取电路。具有抗时钟抖动能力强,可靠性高,便于集成,电路简单等特点。
文档编号H03M5/12GK1139328SQ95119509
公开日1997年1月1日 申请日期1995年12月15日 优先权日1995年12月15日
发明者章谦 申请人:章谦
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1