一种具备数字失配校正能力的逐次逼近型模数转换器的制造方法
【专利摘要】本发明公开了一种具备数字失配校正能力的逐次逼近型模数转换器,包含电容阵列模块、比较器模块、逐次逼近逻辑控制模块、时钟分配模块、电容失配校正模块;电容失配校正模块由电容失配提取模块、失配后处理模块组成。本发明通过提取电容阵列中高位电容阵列中的M位高位电容的失配误差,经量化处理后,与模数转换器正常输出码字进行运算以后,得到正确的输出码字。本发明通过电容阵列中提取电容失配并从ADC正常输出中减去相应失配值,能大幅降低失配对ADC性能的影响,从而提升ADC的输出有效精度。
【专利说明】
一种具备数字失配校正能力的逐次逼近型模数转换器
技术领域
[0001] 本发明属于模数转换技术领域,具体涉及一种具备数字失配校正能力的逐次逼近 型模数转换器。
【背景技术】
[0002] 模数转换器(Analog-to-digital Converter,ADC)是各类电子设备中必不可少的 一部分,用于将所感兴趣的模拟信号,如电压、温度等,转换为若干位数字信号以用于记录、 处理和传输。常见的模数转换器类型有Delta-sigma ADC、逐次逼近型ADC、闪烁型ADC、时间 交织型ADC等。
[0003] 在可穿戴电子设备以及生物医疗领域,首先需要生物信号采集芯片对生物信号进 行采集编码,考虑到这些信号比较微弱(大小在μν级别),因此要求这些芯片具有较大动态 范围以及全频段记录等要求。为了能实现这些目标,这类芯片往往由前端高精度运放和多 通道复用模数转换器组成,同时考虑到生物体伪影的存在,高精度运放的闭环增益不能太 高(40dB左右),因此要求与之连接的模数转换器有较高的精度和动态范围。除此之外,考虑 到可穿戴、可持续性检测记录的特点,这类芯片还需要具有低功耗、微型化等特点。
[0004] 在上述所举例的模数转换器中,逐次逼近型模数转换器由于其结构简单、功耗低、 面积小等特点,非常符合此类设备对功耗、面积的要求。但是由于当前工艺的原因,为了实 现低功耗的目标,逐次逼近型模数转换器通常采用基于电荷再分布电容阵列的方案。此类 方案中,电容会受到工艺的偏差导致实际的电容值与理想的电容值之间的失配。这种所谓 的电容失配问题将会严重影响逐次逼近型模数转换器的输出有效精度,从而降低其最后的 动态范围。
【发明内容】
[0005] 为了克服高精度电荷再分配型逐次逼近型模数转换器中,由于工艺误差所导致的 电容失配的影响,本发明提供了一种具备数字失配校正能力的逐次逼近型模数转换器,能 够大幅降低失配对ADC性能的影响,从而提升ADC的输出有效精度。
[0006] -种具备数字失配校正能力的逐次逼近型模数转换器,包括电容阵列模块、比较 器模块、时钟分配模块、逐次逼近逻辑控制模块以及电容失配校正模块;其中:
[0007] 所述的电容阵列模块用于根据逐次逼近逻辑控制模块提供的选通信号以及时钟 分配模块提供的时钟信号,通过开关电路的切换输出两路差分信号;
[0008] 所述的比较器模块用于将所述的两路差分信号进行比较,输出比较信号;
[0009] 所述的逐次逼近逻辑控制模块用于对所述的比较信号逐次进行锁存,进而根据比 较信号产生用于控制所述开关电路切换的选通信号并输出一串多位数字码;
[0010] 所述的时钟分配模块用于为模数转换器中其他各功能模块提供各自的时钟信号, 并控制逐次逼近逻辑控制模块使其对比较信号逐次进行锁存;
[0011] 所述的电容失配校正模块用于使电容阵列模块中高位电容的相对失配误差电压 逐次进行差分比较得到高位电容的误差码字,通过对所述的误差码字进行移位求和处理得 到高位电容的真实失配误差;进而使所述的多位数字码对应减去每个高位电容的真实失配 误差,即得到模数转换器正确的数字码输出结果。
[0012] 所述模数转换器最终输出的数字码位数为M+N+1且M = N+1。
[0013] 所述的电容阵列模块由两组差分结构的电容阵列电路组成,所述的电容阵列电路 包括高位电容阵列、次高位电容阵列、低位电容阵列、三个阵列开关Ki~K 3、两个桥电容CB1 ~CB2和一个补偿电容Cc;其中:
[0014] 所述的高位电容阵列包括Μ个高位电容Q-Cm和一个冗余电容Cmd,M为大于1的自 然数;高位电容Ci~Cm和冗余电容Cmd的上极板与桥电容Cbi的下极板以及阵列开关Κι的一端 共连作为电容阵列电路的输出端,阵列开关Κι的另一端接外部设备提供的共模电压Vcm,阵 列开关Ki的控制端接时钟分配模块提供对应的时钟信号;高位电容Cl·~Cm和冗余电容Cmd的 下极板分别接各自的开关电路;
[0015] 所述的次高位电容阵列包括N个次高位电容Cm+1~Cm+n,N为大于1的自然数;次高位 电容Cm+i~Cm+n的上极板与桥电容Cbi的上极板、桥电容Cb2的下极板、补偿电容Cc的一端以及 阵列开关心的一端共连,补偿电容&的另一端接地,阵列开关K 2的另一端接外部设备提供的 共模电压Vcm,阵列开关Κ2的控制端接时钟分配模块提供对应的时钟信号;次高位电容Cm+i~ Cm+n的下极板分别接各自的开关电路;
[0016] 所述的低位电容阵列包括两个低位电容Cm+n+i~Cm+n+2 ;低位电容Cm+n+i~Cm+n+2的上 极板与桥电容CB2的上极板以及阵列开关K3的一端共连,阵列开关K 3的另一端接外部设备提 供的共模电压ν?,阵列开关Κ3的控制端接时钟分配模块提供对应的时钟信号;低位电容 Cm+n+i~Cm+n+2的下极板分别接各自的开关电路。
[0017]所述高位电容Cl~CM所连接的开关电路均包括一个反相器和三个开关;其中,反相 器的输入端接逐次逼近逻辑控制模块提供对应的选通信号,反相器的输出端与第一开关的 一端相连,第二开关的一端接共模电压Vcm,第三开关的一端接输入电压Vin,三个开关的另 一端共连并接对应高位电容的下极板;三个开关的控制端分别接时钟分配模块提供对应的 时钟信号。
[0018]所述冗余电容CMD所连接的开关电路包括两个开关;其中,两个开关的一端分别接 共模电压Vcm和输入电压Vin,两个开关的另一端共连并接冗余电容Cmd的下极板;两个开关的 控制端分别接时钟分配模块提供对应的时钟信号。
[0019] 所述次尚位电容Cm+i~Cm+n和低位电容Cm+n+i~Cm+n+2所连接的开关电路均包括一个 反相器和两个开关;其中,反相器的输入端接逐次逼近逻辑控制模块提供对应的选通信号, 反相器的输出端与一开关的一端相连,另一开关的一端接共模电压Vcm,两个开关的另一端 共连并接对应次高位电容或低位电容的下极板;两个开关的控制端分别接时钟分配模块提 供对应的时钟信号。
[0020] 所述高位电容Cj的容值为2^jC,所述次高位电容Ci的容值为2M+N4C,所述冗余电容 Cmd和低位电容Cm+n+i~Cm+n+2容值均为C;其中,C为单位电容值,i和j均为自然数且l<j<M,M +1 彡 i 彡M+N。
[0021] 所述的电容失配校正模块包括:
[0022] 电容失配提取子模块,其利用电容阵列模块中次高位电容阵列和低位电容阵列对 每个高位电容的相对失配误差电压进行转换,得到一串Μ位误差码字并保存至寄存器中; [0023] 失配后处理子模块,其对每位误差码字进行移位求和处理,对应得到每个高位电 容的真实失配误差并保存至寄存器中;在模数转换器正常工作时,失配后处理子模块使所 述的多位数字码对应减去每个高位电容的真实失配误差,即得到模数转换器正确的数字码 输出结果。
[0024] 所述的电容失配提取子模块对每个高位电容的相对失配误差电压进行转换的具 体过程如下:
[0025] (1)使高位电容阵列、次高位电容阵列以及低位电容阵列中所有电容的上下极板 均连接至共模电压Vcm;
[0026] (2)将差分结构的高位电容Cj下极板分别切换至电源电压VDD和接地GND,j为自然 数且1 < j ;对于高位电容Cj+1~CM和Cmd,则将这些电容保持下极板接至共模电压V?,上极 板断开;
[0027] (3)对于高位电容Cj+1~CM和Cmd,将差分结构的这些电容下极板分别切换至接地 GND和电源电压VDD;
[0028] (4)通过次高位电容阵列和低位电容阵列中开关电路的切换操作对差分结构的关 于高位电容Q与余下电容C j+1~Cm和CMD相对失配误差电压进行逐次比较且使每次比较结果 作为反馈以控制次高位电容阵列和低位电容阵列中开关电路的逐次切换;最后将各次比较 结果组成误差码字并保存至寄存器中;返回步骤(1)对下一高位电容C j+1进行切换操作,直 至得到所有高位电容的误差码字。
[0029]所述的失配后处理子模块根据以下公式对每位误差码字进行移位求和处理:
[0030] d( Ai)=-d(5i)>>2+d(5i-i)>>4+---+d(5i)>>2 i
[0031] 其中:(10,)和d(A 〇分别为移位求和处理前后的第i位误差码字,(Κδκ)为移位求 和处理前的第i-l位误差码字,(Κδ^为移位求和处理前的第1位误差码字,i为自然数且 i$M;d( Δ i)即对应高位电容Ci的真实失配误差,d(Si)即对应高位电容Ci的误差码字,> > 为右移运算符。
[0032] 本发明电容失配校正算法与电容阵列结构相结合,能利用次高位电容阵列和低位 电容阵列对高位电容阵列的失配误差进行量化提出,并利用数字算法进行后处理,能有效 降低由于电容失配对模数转换器的性能造成的影响,从而大大提升了模数转换器的有效精 度和动态范围。
【附图说明】
[0033] 图1为本发明逐次逼近型模数转换器的系统框图。
[0034] 图2为本发明电容阵列模块中子电容阵列的结构示意图。
[0035] 图3为本发明模数转换器某一实施例的系统结构示意图。
[0036] 图4(a)为本发明电容阵列模块在采样初始阶段的电容连接示意图。
[0037] 图4(b)为本发明电容阵列模块待下一时钟周期的电容连接示意图。
[0038] 图5为本发明逐次逼近型模数转换器的时序图。
[0039]图6为本发明电容失配后移位求和处理的示意图。
[0040]图7(a)为电容失配校正前后的无杂散动态范围SFDR对比示意图。
[0041] 图7(b)为电容失配校正前后的信号噪声失真比SNDR对比示意图。
[0042] 图8为本发明电容失配误差提取过程的流程示意图。
【具体实施方式】
[0043] 为了更为具体地描述本发明,下面结合附图及【具体实施方式】对本发明的技术方案 进行详细说明。
[0044] 本发明带数字失配校正的逐次逼近型模数转换器如图1所示,包括电容阵列模块 CDAC、比较器模块、逐次逼近逻辑控制模块、时钟分配模块、电容失配校正模块;其中:
[0045] 电容阵列模块有两个子电容阵列组成,子电容阵列由高位电容阵列、次高位电容 阵列、低位电容阵列以及两个桥电容组成。高位电容阵列由Μ个电容、一个冗余电容以及对 应的Μ+1个电容切换控制电路和若干输入输出组成;Μ个电容切换控制电路中,有Μ个电路由 一个反相器和三个开关组成,另一个由两个开关组成。次高位电容有Ν个电容以及对应的Ν 个电容切换控制电路和若干输入输出组成;Ν个电容切换控制电路由一个反相器和两个开 关组成。低位电容阵列由两个电容以及对应的两个电容切换控制电路组成。
[0046] 比较器模块比较电容阵列模块中两个子电容阵列的差分输出;时钟分配模块由若 干个移位寄存器单元组成;逐次逼近逻辑控制模块由数据寄存器阵列组成;电容失配校正 模块由电容失配提取模块和失配后处理模块组成。
[0047] 如图2所不,子电容阵列由Ci~Cmd、Cm+i~Cm+n和Cn+i~Cn+2,三部分通过桥电容Cbi和 CB2连接组成;其中高位电容阵列Cl~Cmd,根据时钟分配模块输出信号SWs用于米样保持输入 信号,同时根据逐次逼近逻辑模块的输出信号SELi-μ或者SELbinvi和时钟分配模块的输出信 号SWihm和SWcihmd,进行开关切换,电容Cl~Cm的控制开关由一个反相器和三个开关组成,电 容Cmd的控制开关由两个开关组成,并根据时钟分配模块的输出信号SWcm+1进行开关切换。
[0048 ] 次高位电容阵列Cm+ 1-M+N,根据时钟分配模块输出信号SWm+ 1-M+N和逐次逼近逻辑控 制模块输出信号SELm+ι-μ+ν或者SEUm+i-m+n进行开关切换,电容Cm+ι-μ+ν的控制开关由一个反 相器和两个开关组成。
[0049] 低位电容阵列由两个电容Cm+n + i和Cm+n + 2组成,根据时钟分配模块输出信号 S%+N+l~M+N+2和逐次逼近逻辑控制模块输出信号SELM+N+2-M+N+2或者SELbM+N+2~M+N+2进行开关切 换,其中最后一位电容Cm +N+2在开关切换时,只进行单边切换,即两个子电容阵列中只有一个 电容进行电压的切换。
[0050] 本发明的工作模式主要分为两部分:正常输入信号量化(Normal Conversion)和 误差提取处理(Mismatch Extraction and Processing)两部分。下面以实施例具体说明如 图3所示的12位逐次逼近型模数转换器的这两种工作模式:
[0051] (1)正常量化工作模式:
[0052] 该12位逐次逼近型模数转换器中,电容阵列为差分结构,高位电容阵列电容个数Μ 等于6,次高位电容阵列电容个数Ν等于5;
[0053] 其中高位电容阵列由和C6D组成,次高位电容阵列由C7~Cn组成,低位电容 阵列由C12~C13,各个电容容值为:
[0054] Ci~C6:26-4+Δ(:?,? = 1···6
[0055] C6d:C+AC6d
[0056] C7~Cii:211-4+ Δ Ci,i = 7··· 11
[0057] Ci2,Ci3:C+AC
[0058] 其中,C为单位电容,AC为电容误差。
[0059] 在米样阶段,两个子电容阵列中的高位电容阵列分别对差分输入信号VlNP和VlNN进 行采样,其余阵列中电容上下极板均接至共模电压;待下一个时钟周期,高位电容阵列下极 板切换至共模电压,同时上极板断开与共模电压连接,如图4所示。
[0060] 在量化阶段,逐次逼近逻辑控制模块根据比较器的输出结果,对电容阵列进行开 关切换,其流程如下:
[0061] 若〇:为1,则正端子电容阵列中电容&下极板接切换至GND,负端子电容阵列中电容 &下极板接切换至V?,否则切换动作相反。待切换完成后进行下一次比较;
[0062]若出为1,则正端子电容阵列中电容&下极板接切换至GND,负端子电容阵列中电容 C2下极板接切换至v?,否则切换动作相反。待切换完成后进行下一次比较;
[0063] .......
[0064]若D13为1,则正端子电容阵列中电容C13下极板接切换至GND,负端子电容阵列中电 容C13不进行切换,否则切换动作相反。待切换完成后进行最后一次比较,输出Dm。
[0065]图5为本实例模数转换器时序图,输出的十四位数字码01~014中,最后两位D13~ D14为冗余位,用于提高失配校正算法的精度,在最终输出中只取前12位作为模数转换器的 数字码。
[0066]在量化完成后输入差分电压VlNP-VlNN最终被转换为由数字码Di所代表的一串数 列,两者之间的关系为:
.丄
[0067]
[0068]
[0069] 其中:β为桥电容及其本身的寄生电容之和CB1+CP2,a为
ySC14+C15/CB2。其中电容Cc用于补偿次高位电容阵列中寄生电容和桥电容的影响,使β/α 为 1/32〇
[0070] 对于高位电容阵列,电容失配所带来的误差可以表示为:
[0071]
[0072]该误差与数字码0,相关,即与输入差分信号相关,因此在频谱分析中会带来高次 谐波。为了降低高位阵列中电容失配的影响,需要进行误差提取处理步骤。
[0073] (2)误差提取处理工作模式:
[0074] 在此模式下,依次针对高位电容阵列中&~(:7电容进行失配误差提取,具体实施步 骤为:
[0075] 步骤一,对电容阵列进行复位,所有电容的上下极板均接至共模电压;
[0076]步骤二,将高位电容阵列中(^的下极板电压分别接至VDD和Gnd,同时电容阵列上极 板断开与共模电压连接;
[0077] 步骤三,将高位电容阵列中其余电容的下极板分别接至GND和VDD,此时由于失配的 存在,此时在电容阵列中存在电荷残量,可表示为:
V. ?=2 )
[0078]
[0079] 因此电容阵列的电压残量可表示为:
[0080]
[0081]步骤四,类似ADC正常工作模式,利用次高位电容阵列和低位电容阵列将该电压转 换成8比特的数字码并存储在数据寄存器中。
[0082] 步骤五,将(^下极板电压始终保持连接至共模电压,重复步骤一到四,提取电容C2 与余下电容的电压残量:
[0083]
[0084] 重复以上步骤,按下式可以得到高位电容阵列中C3~C7的电压残量,以及对应量化 后的8比特数字码,其流程如图8所示。
[0085]
[0086]接下来,对所提取到的由电容失配所造成的电压误差进行后处理,目标是使校正 后的高位电容阵列中每个电容的权重出成二进制分布,即1/2,1/4,1/8···1/ 32,算法如下:
[0087]
[0088] 因此,根据以上算法,对于所提取到高位电容阵列的电容失配数字码字,只要进行 加法和移位除法运放既能得到每位电容实际的误差数字码。
[0089] d( A1)=-d(51)>>2
[0090] d( A2)=-d(52)>>2+d(5i)>>4
[0091] .......
[0092] d( Ai)=-d(5i)>>2+d(5i-i)>>4+---+d(5i)>>2 i
[0093] 上式中,(Κδ,)是由步骤一到五所提取到的失配误差数字码,cKAO为处理后的实 际失配误差数字码,如图6所示。
[0094] 在对本实例逐次逼近型模数转换器进行仿真时,单位电容失配误差〇取值为 7.8%。,不进行失配校正前,如图7所示模数转换器的SNDR小于54dB,SFDR小于68dB,进行电 容失配误差校正以后,模数转换器的SNDR提升至70dB,SFDR提升至85dB,有效位数ΕΝ0Β从 8.7比特提升至11.3比特。
[0095] 上述的对实施例的描述是为便于本技术领域的普通技术人员能理解和应用本发 明。熟悉本领域技术的人员显然可以容易地对上述实施例做出各种修改,并把在此说明的 一般原理应用到其他实施例中而不必经过创造性的劳动。因此,本发明不限于上述实施例, 本领域技术人员根据本发明的揭示,对于本发明做出的改进和修改都应该在本发明的保护 范围之内。
【主权项】
1. 一种具备数字失配校正能力的逐次逼近型模数转换器,其特征在于:包括电容阵列 模块、比较器模块、时钟分配模块、逐次逼近逻辑控制模块以及电容失配校正模块;其中: 所述的电容阵列模块用于根据逐次逼近逻辑控制模块提供的选通信号以及时钟分配 模块提供的时钟信号,通过开关电路的切换输出两路差分信号; 所述的比较器模块用于将所述的两路差分信号进行比较,输出比较信号; 所述的逐次逼近逻辑控制模块用于对所述的比较信号逐次进行锁存,进而根据比较信 号产生用于控制所述开关电路切换的选通信号并输出一串多位数字码; 所述的时钟分配模块用于为模数转换器中其他各功能模块提供各自的时钟信号,并控 制逐次逼近逻辑控制模块使其对比较信号逐次进行锁存; 所述的电容失配校正模块用于使电容阵列模块中高位电容的相对失配误差电压逐次 进行差分比较得到高位电容的误差码字,通过对所述的误差码字进行移位求和处理得到高 位电容的真实失配误差;进而使所述的多位数字码对应减去每个高位电容的真实失配误 差,即得到模数转换器正确的数字码输出结果。2. 根据权利要求1所述的逐次逼近型模数转换器,其特征在于:所述的电容阵列模块由 两组差分结构的电容阵列电路组成,所述的电容阵列电路包括高位电容阵列、次高位电容 阵列、低位电容阵列、三个阵列开关Ki~K3、两个桥电容Cbi~CB2和一个补偿电容Ce;其中: 所述的高位电容阵列包括M个高位电容&~Cm和一个冗余电容Cmd,M为大于1的自然数; 高位电容Ci~Cm和冗余电容Cmd的上极板与桥电容Cbi的下极板以及阵列开关Ki的一端共连 作为电容阵列电路的输出端,阵列开关Ki的另一端接外部设备提供的共模电压Vcm,阵列开 关心的控制端接时钟分配模块提供对应的时钟信号;高位电容C 1-Cm和冗余电容Cmd的下极 板分别接各自的开关电路; 所述的次高位电容阵列包括N个次高位电容Cm+1~Cm+n,N为大于1的自然数;次高位电容 Cm+i~Cm+n的上极板与桥电容Cbi的上极板、桥电容Cb2的下极板、补偿电容Ce的一端以及阵列 开关K2的一端共连,补偿电容C c的另一端接地,阵列开关K2的另一端接外部设备提供的共模 电压Vcm,阵列开关K2的控制端接时钟分配模块提供对应的时钟信号;次高位电容Cm+i~Cm+n 的下极板分别接各自的开关电路; 所述的低位电容阵列包括两个低位电容Cm+n+i~Cm+n+2;低位电容Cm+n+i~Cm+N+2的上极板 与桥电容Cb2的上极板以及阵列开关K3的一端共连,阵列开关K3的另一端接外部设备提供的 共模电压Vcm,阵列开关K3的控制端接时钟分配模块提供对应的时钟信号;低位电容Cm+n+i~ Cm+n+2的下极板分别接各自的开关电路。3. 根据权利要求2所述的逐次逼近型模数转换器,其特征在于:所述高位电容C1-Cm所 连接的开关电路均包括一个反相器和三个开关;其中,反相器的输入端接逐次逼近逻辑控 制模块提供对应的选通信号,反相器的输出端与第一开关的一端相连,第二开关的一端接 共模电压V?,第三开关的一端接输入电压V in,三个开关的另一端共连并接对应高位电容的 下极板;三个开关的控制端分别接时钟分配模块提供对应的时钟信号。4. 根据权利要求2所述的逐次逼近型模数转换器,其特征在于:所述冗余电容Cmd所连接 的开关电路包括两个开关;其中,两个开关的一端分别接共模电压Vcm和输入电压Vin,两个 开关的另一端共连并接冗余电容Cmd的下极板;两个开关的控制端分别接时钟分配模块提供 对应的时钟信号。5. 根据权利要求2所述的逐次逼近型模数转换器,其特征在于:所述次高位电容CM+1~ Cm+n和低位电容Cm+n+i~Cm+n+2所连接的开关电路均包括一个反相器和两个开关;其中,反相 器的输入端接逐次逼近逻辑控制模块提供对应的选通信号,反相器的输出端与一开关的一 端相连,另一开关的一端接共模电压v?,两个开关的另一端共连并接对应次高位电容或低 位电容的下极板;两个开关的控制端分别接时钟分配模块提供对应的时钟信号。6. 根据权利要求2所述的逐次逼近型模数转换器,其特征在于:所述高位电容Cj的容值 为2M_ jC,所述次高位电容Ci的容值为2Μ+Ν_4,所述冗余电容Cmd和低位电容Cm+n+i~Cm+n+2容值 均为C;其中,C为单位电容值,i和j均为自然数且1彡j彡M,M+l$i彡M+N。7. 根据权利要求2所述的逐次逼近型模数转换器,其特征在于:所述的电容失配校正模 块包括: 电容失配提取子模块,其利用电容阵列模块中次高位电容阵列和低位电容阵列对每个 高位电容的相对失配误差电压进行转换,得到一串M位误差码字并保存至寄存器中; 失配后处理子模块,其对每位误差码字进行移位求和处理,对应得到每个高位电容的 真实失配误差并保存至寄存器中;在模数转换器正常工作时,失配后处理子模块使所述的 多位数字码对应减去每个高位电容的真实失配误差,即得到模数转换器正确的数字码输出 结果。8. 根据权利要求7所述的逐次逼近型模数转换器,其特征在于:所述的电容失配提取子 模块对每个高位电容的相对失配误差电压进行转换的具体过程如下: (1) 使高位电容阵列、次高位电容阵列以及低位电容阵列中所有电容的上下极板均连 接至共模电压Vcm; (2) 将差分结构的高位电容Cj下极板分别切换至电源电压VDD和接地GND,j为自然数且1 < j SM;对于高位电容Cj+1~CM和CMd,则将这些电容保持下极板接至共模电压V?,上极板断 开; (3) 对于高位电容Cj+1~CM和CMd,将差分结构的这些电容下极板分别切换至接地GND和 电源电压VDD; (4) 通过次高位电容阵列和低位电容阵列中开关电路的切换操作对差分结构的关于高 位电容Cj与余下电容C^ 1~Cm和Cmd相对失配误差电压进行逐次比较且使每次比较结果作为 反馈以控制次高位电容阵列和低位电容阵列中开关电路的逐次切换;最后将各次比较结果 组成误差码字并保存至寄存器中;返回步骤(1)对下一高位电容C j+1进行切换操作,直至得 到所有高位电容的误差码字。9. 根据权利要求7所述的逐次逼近型模数转换器,其特征在于:所述的失配后处理子模 块根据以下公式对每位误差码字进行移位求和处理: d( Ai)=-d(5i)>>2+d(5i-i)>>4+---+d(5i)>>2 i 其中=Cl(S1)和Cl(A1)分别为移位求和处理前后的第i位误差码字,(!(δ^)为移位求和处 理前的第i-Ι位误差码字,Cl(S1)为移位求和处理前的第1位误差码字,i为自然数且 M;d( Ai)即对应高位电容Ci的真实失配误差,Cl(Si)即对应高位电容C i的误差码字,>>为 右移运算符。10. 根据权利要求2所述的逐次逼近型模数转换器,其特征在于:所述模数转换器最终 输出的数字码位数为M+N+1且M=N+1。
【文档编号】H03M1/10GK105897266SQ201610195852
【公开日】2016年8月24日
【申请日】2016年3月31日
【发明人】杨小林, 赵梦恋, 施鸿波, 来晨, 吴晓波
【申请人】浙江大学