专利名称:电平信号加扰装置的制作方法
技术领域:
本发明涉及电子通讯产品功能单板的测试工具,特别是一种电平信号加扰装置。
在电子通讯产品的研发过程中,对单板稳定性、可靠性的测试是必不可少的。目前在单板性能测试过程中,一些异常情况往往不易模拟。比如要模拟时钟瞬间丢失,往往需要割线操作,这种方法的缺点一是破坏了单板,再者瞬断时间不易控制。特别是模拟时钟线上出现毛刺的情况,更是不易做到。
本发明的目的在于提供一种电平信号加扰装置,借助它可直接对正在运行的单板系统实施加扰,检验单板或系统的抗干扰能力、可靠性及稳定性。
本发明的电平信号加扰装置,主要包括一个控制电路,用于根据其输入端的两个拨码开关输入值设定加扰定时时间、选择触发方式及确定加扰信号的起始时刻;以及对外提供大的输出电流的若干路拉低电子开关和吸收大的电流的若干路拉高电子开关,所述拉低电子开关和拉高电子开关的控制端均连接于所述控制电路的输出端,各电子开关输出可直接接到被测电路的信号上,对正在运行的单板系统进行信号加扰测试。
本发明为电子产品容限测试提供了一种新的测试工具,其使用方便,可直接对正在运行的单板系统实施加扰,检验单板或系统的抗干扰能力和可靠性、稳定性。应用本电平信号加扰装置进行加扰测试时,不需要对被测试单板进行割线等操作,可直接把干扰信号加在被测试信号上,能方便地模拟时钟瞬断、毛刺等异常情况,并且可以在一定程度上可以控制加扰的位置。
经过实验,证明本测试工具方案是可行的,可以方便地进行电子、通讯等电子产品功能单板的信号加扰测试。
本发明的
如下图1为本电平信号加扰装置的原理图;图2为其拉低电子开关实施例电路图;图3为其拉高电子开关实施例电路图。
如图1所示,装置包括控制电路,以及连接在控制电路输出的若干路拉低电子开关和若干路拉高电子开关,所述拉低电子开关和拉高电子开关的控制端均连接于所述控制电路的输出端。电子开关输出可直接接到被测电路的信号上,对正在运行的单板系统进行信号加扰测试。
所述控制电路包括确定加扰信号的起始时刻的定时器C1,控制加扰时间长短的加扰定时器C2,定时器C1的输出连接于加扰定时器C2的输入端;方式及定时控制模块,它的两个输出端分别接定时器C1和加扰定时器C2,用于定时时间输入和触发方式的选择;多路选择器,在方式及定时控制模块控制控制下,用以选择其输入端的触发信号,启动定时器C1工作;以及连接于多路选择器的比较器,用于比较8路输入逻辑信号与逻辑设定电路的设定值。
定时器C1用于延时(有触发信号后,延时一段时间再加扰),定时器C2用于控制加扰时间长短。方式及定时控制模块主要完成定时时间输入,触发方式选择功能。多路选择器用于选择触发信号,3选1,由方式及定时控制模块来控制进行选择。
比较器将8路输入电平与逻辑设定值进行比较,相等时输出高,否则输出低。当采用外部逻辑触发时,拨码开关B1需设成外部触发逻辑值,当外部输入逻辑电平等于设定值时,就可触发定时器工作,完成定时加扰。可完成外部8路的组合逻辑输入检测。
拨码开关B1为8位,拨码开关B2为4位。设定定时时间时,按钮开关N1用来锁定定时时间数据(即拨码开关B1代表的值)。在加扰方式下,用作手动触发信号输入。拨码开关B2是用于方式控制,拨码开关B1用于输入数据,与B2配合可输入延时时间,加扰时间。拨码开关B1、B2和按钮开关N1分别与触发方式及定时模块连接,拨码开关B2同时连接到比较器输入端的逻辑设定模块输入端。
为简化电路设计,在典型实施例中上述控制电路可采用XC95288逻辑芯片等。
控制电路的输出设置有8路拉高电子开关和8路拉低电子开关,目的是组合起来可完成对某个8位寄存器的加扰,并把此寄存器置成一个任意8位数。
电子开关的输出端设置一个探针P1,探针P1能通过跳线器选择连接到拉高输出端H1或拉低输出端L1,主要目的为方便加扰,只要将探针P1点到被测点上,即可实施加扰。
8路拉高加扰输出和8路拉低加扰输出的电子开关均采用开关三极管。拉低控制开关K1--K8三极管电路如图2所示。三极管发射极接地,基极通过限流电阻接C端,其中C端是逻辑芯片的加扰定时器C2的输出信号,对外加扰时是高电平,时间长度等于加扰定时时长;不对外加扰时是低电平,相当于关断开关。
加扰原理是把被测信号瞬间短路到一个有较大的驱动能力的低电平(或高电平),以强行把被测信号拉低(或拉高)一段时间,完成加扰。
当在C端提供一个电流时,接通三极管,就可以把L端的被测信号拉成低电平。由于加扰方式采用强行把被测信号拉低的形式,加扰瞬间,被测单板的芯片会工作在过载状态。因此,为达到拉低的目的,加扰板要能提供较大的电流驱动能力,且能够快速地打开或关断。本发明采用NEC公司的开关三极管2SC3732,它速度快,驱动能力强,能完成20nS的脉冲输出,可以模拟毛刺干扰。
图3为对外拉高电子开关K9-K16电路。图示的开关三极管也可采用2SC3732等。三极管集电极接电源+5V,发射极输出,基极接地端,D端是逻辑芯片内加扰定时器控制的输出信号,对外加扰时是高电平,时间长度等于加扰时长。不对外加扰时是低电平,相当于关断开关。
本装置具有以下三种触发方式1、手动按钮触发方式,把被测信号强行拉成高电平或低电平一段时间(时间长度用户设定),以模拟信号瞬断丢失等情况,以检查信号出错时的单板容错情况。
2、以外部输入信号上升沿作为触发,延时一段时间后(时间长度用户设定),把被测信号强行拉高或拉低一段时间(时间长度用户设定),以检查单板运行情况。
3、以外部输入逻辑(读写地址)作为触发,延时一段时间后(时间长度用户设定),对某个数据信号进行加扰,以检查数据出错情况下系统运行情况。
其控制过程为捕捉到触发信号后,启动延时定时器C1,延时设定的时间长度后,启动加扰定时器C2,同时接通对外加扰的开关K1-----K16,开始对外加扰,C2定时时间到后,打开对外加扰的开关,对外加扰结束。
其测试例如下拨码开关B2置成0000,代表设定加扰时间,拨码开关B1设成一个具体数,按一下按钮开关N1,就锁存好了加扰定时器C2的定时值,定时值以uS为单位。
拨码开关B2置成0001,代表设定延时时间,拨码开关B1设成一个具体数,按一下按钮开关N1,就锁存好了延时定时器C1的定时值,以uS为单位。
拨码开关B2置成0010、0011及0100时,分别表示采用按钮开关手动触发、外部输入上升沿触发以及外部输入逻辑触发,这时就可以对被测单板进行加扰测试。
权利要求
1.用于电子产品容限测试的电平信号加扰装置,其特征在于包括一个控制电路,用于根据其输入端的两个拨码开关输入值设定加扰定时时间、选择触发方式及确定加扰信号的起始时刻;以及对外提供大的输出电流的若干路拉低电子开关和吸收大的电流的若干路拉高电子开关,所述拉低电子开关和拉高电子开关的控制端均连接于所述控制电路的输出端。
2.根据权利要求1所述电平信号加扰装置,其特征在于所述控制电路包括确定加扰信号的起始时刻的定时器C1,控制加扰时间长短的加扰定时器C2,定时器C1的输出连接于加扰定时器C2的输入端;方式及定时控制模块,它的两个输出端分别接定时器C1和加扰定时器C2,用于定时时间输入和触发方式的选择;多路选择器,在方式及定时控制模块控制控制下,用以选择其输入端的触发信号,启动定时器C1工作;以及连接于多路选择器的比较器,用于比较8路输入逻辑信号与逻辑设定电路的设定值。
3.根据权利要求1所述电平信号加扰装置,其特征在于所述的控制电路采用XC95288逻辑芯片。
4.根据权利要求1所述电平信号加扰装置,其特征在于它的输出端设置一个探针P1,探针P1能通过跳线器选择连接到拉高输出端H1或拉低输出端L1。
5.根据权利要求1所述电平信号加扰装置,其特征在于所述拉低电子开关和拉高电子开关均采用开关三极管。
6.根据权利要求5所述电平信号加扰装置,其特征在于所述的开关三极管是2SC3732三极管。
全文摘要
本发明涉及一种电平信号加扰装置,包括:一个控制电路,用于根据其输入端的两个拨码开关输入值设定加扰定时时间、选择触发方式及确定加扰信号的起始时刻;以及若干路拉低电子开关和若干路拉高电子开关,所述电子开关均由控制电路控制。其输出可直接接到被测电路的信号上,对正在运行的单板系统进行信号加扰测试,检验单板的抗干扰能力和可靠性、稳定性。
文档编号H04B17/00GK1383279SQ01117600
公开日2002年12月4日 申请日期2001年4月24日 优先权日2001年4月24日
发明者刘建成, 王国群, 肖高友 申请人:华为技术有限公司