一种bp-led显示屏的制作方法

文档序号:7970959阅读:1052来源:国知局
专利名称:一种bp-led显示屏的制作方法
技术领域
本实用新型涉及一种LED显示屏,尤其是一种BP-LED显示屏。
目前,社会上普遍使用的LED显示屏以其显示灵活、方便、快捷等特点在广告媒体中得到广泛应用,但这种LED显示屏也存在缺点,它所显示的内容要改变必须通过以下两种方式一是显示屏通过有线与微机相连,其显示内容由微机控制,二是通过红外遥控控制显示屏的显示内容,这两种方式要求微机和红外遥控器与显示屏之间的距离必须很近,但在有些场合下这是不可能的,例如 在公共汽车里,由于汽车是移动物体,要改变LED显示屏的内容,就必须上车操作,这样就增加了工作量,如果显示屏多,又不在同一地点,要同时改变显示屏的内容几乎是不可能的。这是现有技术中存在的不可克服的缺点。
本实用新型的目的在于提供一种由传呼台控制的在不同地点的多个LED显示屏,并可根据传呼台发送的信息改变显示屏内容。
本实用新型的目的是通过以下技术实现的,它包括传呼机BP、LED显示屏和由振荡电路、单片机CPU、电平转换器、复位电路、外部数据存储电路、电压比较放大电路组成的数据处理器。其特征在于CPU的时钟管脚与振荡电路连接,CPU的RESET脚连接复位电路,CPU连接有外部存储数据电路,CPU的数据接收管脚连接电压比较放大电路的输出端,电压比较放大电路的输入端与传呼机的输出端相连,CPU的数据发送管脚与电平转换器的输入端相连,电平转换器的输出端与LED显示屏相连。
本实用新型由于采用上述结构,传呼机可在任何时候、不同地点接收传呼台发送的信息并发送到数据处理器,经处理器处理后发送到LED显示屏显示传呼台发送的信息,可有效克服现有技术中存在的缺点,实现本实用新型的任务。
附图
为本实用新型的电路连接图。
以下结合附图对本实用新型作进一步说明附图中U1为89C51,U2为74LS573,U3为62256,U4为MAX232,U6A为LM393,根据附图本实用新型包括传呼机BP、数据处理器和LED显示屏,数据处理器由振荡电路、单片机CPU U1、电平转换器、复位电路、外部数据存储电路、电压比较放大电路组成,CPU U1的时钟管脚与振荡电路连接,CPU U1的RESET脚连接复位电路,CPU连接有外部数据存储电路,CPU U1的内部有一个全双工串行口,串行口有两个物理上独立的接收发送缓冲器SBUF,其数据接收管脚RXD连接电压比较放大电路的输出端,电压比较放大电路的输入端与传呼机的输出端相连,其数据发送管脚TXD与电平转换器的输入端T1 IN相连,电平转换器U4的输出端R1 OUT与LED显示屏相连。数据处理器的振荡电路由CY1、C1、C2组成,CPU U1的时钟管脚X1和X2之间连接有晶体CY1,电容C1和C2串接后分别接至CPU U1的X1和X2两端,电容C1和C2的公共端接地;数据处理器的复位电路由电解电容C8和电阻R2组成,电解电容C8的正极接至+5V电源,其负极接至CPU U1的RESET脚,电阻R2的一端接至CPU U1的RESET脚,其另一端接地;数据处理器的外部数据存储电路包括地址锁存器U2和数据存储器U3,地址锁存器U2的8根输入线(1D—8D)及信号线C分别接至CPU U1的数据总线(P00—P07)和ALE线,地址锁存器U2的8根输出线(1Q—8Q)接至数据存储器U3的地址线的低8位(A0—A7),数据存储器U3的高7位(A8—A14)和/CS线接至CPU U1的(P20—P27)口,数据存储器U3的读写线/OE和/WE分别接至CPU U1的读写线/RD和/WR,数据存储器U3的数据线(DQ1—DQ8)接至CPU U1的数据总线(P00—P07),地址锁存器U2的/OC脚接地;数据处理器的电压比较放大电路由电阻R3、R5、R4、R6、R7和比较器U6A组成,电阻R3和R5串接一端接至+5V电源,另一端接至地,公共端接至比较器U6A的正输入端(3脚),电阻R4和R6串接一端接至+5V,另一端接地,公共端接至比较器U6A的负输入端(2脚),比较器U6A的第8脚接+5V电源,第4脚接地,第3脚接传呼机BP的输出端,电阻R7一端接至+5V电源,另一端接至比较器U6A的输出端(1脚);CPU U1的数据接收脚RXD接至比较器U6A的输出端(1脚),CPU U1的数据发送脚TXD接至电平转换器U4的T1 IN,电平转换器U4的R1 OUT接至LED显示屏,电解电容C4和C5的正电极分别接至电平转换器U4的C1+、C2+,电解电容C4和C5的负电极分别接至电平转换器U4的C1-、C2-;CPU的/EA与+5V电源之间串接—电阻R1。当传呼机接收数据后,经比较放大电路后发送到CPU的数据接收脚RXD,信号由CPU U1、地址锁存器U2和数据存储器处理后经CPU的数据发送脚TXD发送到电平转换器U4的T1 IN,然后经电平转换器U4转换后,由R1OUT发送到LED显示屏。
权利要求1.一种BP-LED显示屏,它包括传呼机BP、LED显示屏和由振荡电路、单片机CPU、电平转换器、复位电路、外部数据存储电路、电压比较放大电路组成的数据处理器,其特征在于CPU的时钟管脚与振荡电路连接,CPU的RESET脚连接复位电路,CPU还连接有外部数据存储电路,CPU的数据接收管脚连接电压比较放大电路的输出端,电压比较放大电路的输入端与传呼机的输出端相连,CPU的数据发送管脚与电平转换器的输入端相连,电平转换器的输出端与LED显示屏相连。
2.根据权利要求1所述的BP-LED显示屏,其特征在于单片机CPU采用89C51芯片,电平转换器采用MAX232芯片,比较放大电路中的比较器采用LM393芯片,外部数据存储电路中的地址锁存器采用74LS573芯片,数据存储器采用62256芯片。
3.根据权利要求1所述的BP-LED显示屏,其特征在于数据处理器的振荡电路由CY1、C1、C2组成,CPU U1的时钟管脚X1和X2之间连接有晶体CY1,电容C1和C2串接后分别接至CPU U1的X1和X2两端,电容C1和C2的公共端接地。
4.根据权利要求1所述的BP-LED显示屏,其特征在于数据处理器的复位电路由电解电容C8和电阻R2组成,电解电容C8的正极接至+5V电源,其负极接至CPU U1的RESET脚,电阻R2的一端接至CPU U1的RESET脚,其另一端接地。
5.根据权利要求1所述的BP-LED显示屏,其特征在于数据处理器的外部数据存储电路包括地址锁存器U2和数据存储器U3,地址锁存器U2的8根输入线1D—8D及信号线C分别接至CPU U1的数据总线P00-P07和ALE线,地址锁存器U2的8根输出线1Q—8Q接至数据存储器U3的地址线的低8位A0—A7,数据存储器U3的高7位A8—A14和/CS线接至CPU U1的P20—P27口,数据存储器U3的读写线/OE和/WE分别接至CPU U1的读写线/RD和/WR,数据存储器U3的数据线DQ1—DQ8接至CPU U1的数据总线P00—P07,地址锁存器U2的/OC脚接地。
6.根据权利要求1所述的BP-LED显示屏,其特征在于数据处理器的电压比较放大电路由电阻R3、R5、R4、R6、R7和比较器U6A组成,电阻R3和R5串接一端接至+5V电源,另一端接至地,公共端接至比较器U6A的正输入端,电阻R4和R6串接一端接至+5V,另一端接地,公共端接至比较器U6A的负输入端,比较器U6A的第8脚接+5V电源,第4脚接地,第3脚接传呼机的输出端,电阻R7一端接至+5V电源,另一端接至比较器U6A的输出端。
7.根据权利要求1所述的BP-LED显示屏,其特征在于比较器U6A的输出端与CPU U1的数据接收脚RXD相连,CPU U1的数据发送脚TXD接至电平转换器U4的T1 IN,电平转换器U4的输出端R1 OUT与LED显示屏相连,电平转换器U4的C1+、C2+端分别连接电解电容C4和C5的正电极,电解电容C4和C5的负电极分别接至电平转换器U4的C1-、C2-。
8.根据权利要求1所述的BP-LED显示屏,其特征在于CPUU1的/EA与+5V电源之间串接一电阻R1。
专利摘要本实用新型公开了一种BP—LED显示屏,其特征是CPU的时钟管脚与振荡电路连接,CPU的RESET脚连接复位电路,CPU连接有外部存储数据电路,CPU的数据接收管脚连接电压比较放大电路的输出端,电压比较放大电路的输入端与传呼机的输出端相连,CPU的数据发送管脚与电平转换器的输入端相连,电平转换器的输出端与LED显示屏相连,具有可在不同地点接收传呼台发送的信息并根据发送的信息改变显示屏内容的特点。
文档编号H04Q7/14GK2465427SQ0121651
公开日2001年12月12日 申请日期2001年2月21日 优先权日2001年2月21日
发明者袁希强, 张成建 申请人:袁希强
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1