专利名称:对接口链路进行重新同步的方法
技术领域:
本发明涉及通信系统中的传输信号同步技术领域,尤其涉及一种对接口链路进行重新同步的方法。
背景技术:
目前在各种通信网络系统中,为了提高传输链路的可靠性及其传输速率,在通信网络的各个节点设备的高速数字接口设计中,通常采用两种设计方案,以保证高速数字接口对信号的稳定传输(1)并/串转换设计,即高速数字接口将并行信号转换为串行信号后,通过同轴电缆或者光传输模块等传输介质以差分信号形式进行传输;(2)接口同步设计,即在高速数字接口中设置一个同步状态机,以通过该设置的同步状态机来有效监控信号链路的状态,以达到控制信号链路传输的可靠性。
请参阅图1,该图是现有技术中在高速数字接口中设置的一个典型同步状态机结构的原理示意图;其中高速数字接口中同步状态机为使传输链路达到同步的处理过程如下当该同步状态机在进行上电(Power Up)或复位(Reset)操作时,同步状态机就会进入同步捕获状态(ACQ,Acquisition),以等待捕获同步训练字或同步控制信号;一旦接口接收到事先规定的同步训练字或同步控制信号,该同步状态机就会进入到同步状态(SYNC,Synchronization);SYNC状态为接口链路正常工作状态,如果在SYNC状态下,接口接收到无效码字,同步状态机将进入到CHECK状态;CHECK状态为接口链路出现无效码字的状态,其处于同步临界状态,如果在CHECK状态下接口连续接收到数个同步训练字或同步控制信息,则同步状态机将返回到SYNC状态下正常收发传输信息;而如果在CHECK状态下接口连续接收到数个无效码字,则同步状态机将返回到ACQ状态,等待重新捕获同步训练字或同步控制信息,以进行重新同步。
上述在接口链路进行同步处理的过程中,一旦接口链路进入非SYNC状态(即ACQ状态和CHECK状态),链路就将进入非正常工作状态,其可能表现为链路传输的数据帧结构中的偶校验出错,或伴随有链路传输的数据帧同步信号出现异常,或接口芯片出现失锁等现象。这时接口链路传输是非常不稳定的,即不能用于正常的信息收发,这些出错现象要一直等到同步状态机重新进入到SYNC状态后才能消除。
通常情况下,高速数字接口所进行的接口同步设计是采用“开环”同步方式,即接口的发送方和接收方之间没有信息交互处理,则接口接收方的同步捕获处理是依靠发送方周期发送同步训练字来进行控制的,如果发送方没有预期按照规定发送预先设置好的同步训练字,或者发送的同步训练字周期不够长,则都会致使接收方始终处于非SYNC状态(包括CHECK状态和ACQ状态)。
基于上述高速数字接口同步设计原理,如当由于受接口设计带宽的限制,以使没有预留能够传输足够长的同步训练字周期,以导致接口链路在启动过程中,只有通过软件控制方式控制接口链路达到同步状态,而同步后的接口链路却处于一种临界状态,一旦由于某种异常,同步处理后的接口链路就会从同步状态(SYNC状态)进入非同步状态(CHECK状态和ACQ状态),这样同步状态机就会陷入一种死循环状态,导致接口链路将不能重新进入链路同步状态(SYNC状态)。
因此综上理由,为了保证接口链路能够正常工作,且在接口链路出现非同步状态时能够顺利的完成重新同步处理,以转入同步状态工作,现有技术中往往会有如下几种处理方式A.通过高成本的硬件设计机制来设计高速数字接口中的同步状态机,以最小的概率来避免接口链路异常状态的发生,从而达到传输系统能够容忍的链路错误发生概率。或B.修改传输系统中每个节点的高速数字接口的设计方式,以确保接口有足够的传输带宽来传输同步训练字,以来控制接口链路出现链路异常状态的发生,但这种方式将要对前期已设计的高速数字接口进行全部修改,因此无疑将造成对前期投入的浪费。或C.通过设置高层软件来控制接口链路的重新同步处理,即一旦接口链路进入异常工作状态,可以通过该设置的高层软件来控制接口发送端重新发送同步训练字,以使得接口接收端根据发送端发来的同步训练字来进行重新同步处理,但是这种方式一方面会增加高层软件设计的复杂度,另一方面由于软件处理有延迟属性,因此会导致接口链路传输失败时间过长,从而影响了整个传输系统的传输质量。
发明内容
本发明要解决的技术问题是提出一种简单有效的对接口链路进行重新同步的方法,以降低接口设计的复杂度,并在接口链路出现异常状态时能够快速恢复到同步状态,以提高接口链路的传输性能。
为解决上述问题,本发明提出了一种对接口链路进行重新同步的方法,所述接口具有两个逻辑端口,每个逻辑端口上分别设置有接收实体和发送实体,包括步骤每个逻辑端口检测自身接收实体接收的接口链路传输信号状态是否正常;并在所述信号状态不正常时,触发自身发送实体发送用于请求同步训练帧的第一通知消息到另一逻辑端口的接收实体;所述另一逻辑端口检测到自身接收实体接收到第一通知消息后,触发自身发送实体发送同步训练帧给所述检测到接口链路传输信号状态不正常的逻辑端口的接收实体;
所述接收实体根据接收的同步训练帧对接口链路进行重新同步处理。
所述方法还包括步骤每个逻辑端口在检测到自身接收实体接收的接口链路传输信号状态正常时,触发自身发送实体发送用于请求正常数据帧的第二通知消息到另一逻辑端口的接收实体;所述另一逻辑端口检测到自身接收实体接收到第二通知消息后,触发自身发送实体发送正常数据帧给所述检测到接口链路传输信号状态正常的逻辑端口的接收实体。
所述检测接口链路传输信号状态包括检测接口链路传输信号中的时钟信号状态;或检测接口链路传输信号中的失锁信号状态;或检测接口链路传输信号中的校验信息状态。
所述每个逻辑端口周期检测接口链路传输信号的状态。
所述每个逻辑端口在所述一个周期内检测到自身接收实体接收的接口链路传输信号状态不正常时,触发自身发送实体发送的用于请求同步训练帧的第一通知消息为承载有同步训练帧请求信息的正常数据帧。
所述每个逻辑端口在连续两个所述周期内检测到自身接收实体接收的接口链路传输信号状态不正常时,触发自身发送实体发送的用于请求同步训练帧的第一通知消息为承载有同步训练帧请求信息的同步训练帧。
所述第二通知消息为承载有正常数据帧请求信息的正常数据帧。
所述正常数据帧的帧格式包括用于承载请求信息的请求域;用于承载同步训练字或同步控制信息的同步信息域;及用于承载正常业务数据的有效数据域。
所述同步训练帧为将正常数据帧中有效数据域的部分或全部用来承载同步训练字或同步控制信息所构成的数据帧。
本发明能够达到的有益效果如下本发明对接口链路进行重新同步的方法通过每个逻辑端口检测到自身接收实体接收到不正常的接口链路传输信号时,触发自身发送实体发送用于请求同步训练帧的第一通知消息给另一逻辑端口的接收实体,该另一逻辑端口上的发送实体便发送同步训练帧给检测到接口链路传输信号状态不正常的逻辑端口的接收实体,该接收实体根据接收的同步训练帧对接口链路进行重新同步处理;这样只需根据需要设计一个同步训练帧和一个正常数据帧,而无需对传输系统中每个节点的高速数字接口的设计方式进行修改,也无需设置高层软件来控制接口链路的重新同步,这样既可以节约以往的设计成本,也不会由于软件处理的延迟属性,而导致接口链路传输失败时间过长,从而影响到整个传输系统的传输质量,能够使接口链路在非同步工作状态下能够在较短时间内自动从失步状态恢复到同步工作状态,降低了接口设计的复杂度,并提高了接口链路的传输性能。
图1是现有技术中在高速数字接口中设置的一个典型同步状态机结构的原理示意图;图2是高速数字接口的传输模型示意图;图3是本发明对接口链路进行重新同步的方法的实现原理流程图;图4是在本发明对接口链路进行重新同步的方法中设计的正常数据帧帧格式示意图;图5是在本发明对接口链路进行重新同步的方法中设计的同步训练帧帧格式示意图。
具体实施例方式
本发明对接口链路进行重新同步的方法适用于网络系统中的所有物理接口设计,尤其更适用于高速数字接口;因为在标准的高速数字接口传输中,其接口两端时钟相位及其数据同步是高速数字接口进行稳定传输的前提,因此要获得传输数据的同步就需要为高速数字接口设计一种同步训练机制,通常采用接口两端预先约定相应的同步训练字来使得时钟相位及其数据达到同步,但当一旦出现接口传输带宽不足以承载同步训练字带宽的情况下,这时高速数字接口的可靠性传输就存在极大风险了,所以为现有网络系统中的接口,尤其是高速数字接口提供一种可靠的重新同步保障机制对高速数字接口的传输性能起着非常重要的作用。
本发明对接口链路进行重新同步的方法设计目的正是针对上述存在的缺陷,提供一种应用在高速数字接口中且不需要高层软件进行干预的自愈重新同步机制,使得高速数字接口在传输启动时刻及数据传输过程中出现了非物理原因的失步工作状态时(其物理原因包括如传输信号线被拔掉等情况,因为当传输信号线被拔掉时,传输通道已没有了传输介质,因此本发明对这种情况下的接口链路失步不能起作用),能够自动恢复接口链路数据传输的同步,从而提高高速数字接口传输的可靠性。
下面结合各个附图对本发明对接口链路进行重新同步的方法的具体实施过程进行详细阐述。
本发明所提及的接口包括网络系统中的各种类型接口,而更适用于高速数字接口,下面就以高速数字接口为例进行详细说明本发明对接口链路进行重新同步的实施情况。请参阅图2,该图是高速数字接口的传输模型示意图;如图2所示的高速数字接口传输模型,一个高速数字接口在逻辑上被分为两个逻辑端口逻辑端口A和逻辑端口B,而每个逻辑端口又被逻辑的设置有一个发送实体和一个接收实体;其中逻辑端口B上的各个实体名称及其作用如下接收实体E0用于下行链路数据接收;发送实体E1用于上行链路数据发送;逻辑端口A上的各个实体名称及其作用如下接收实体E2用于上行链路数据接收;
发送实体E3用于下行链路数据发送;其中逻辑端口B上的接收实体E0和逻辑端口A上的接收实体E2属于对等实体,工作行为一致,都为接收行为;而逻辑端口B上的发送实体E1和逻辑端口A上的发送实体E3也属于对等实体,工作行为一致,都为发送行为;本发明这里不考虑高速数字接口的传输信号形态、编码方式以及并行数据到串行数据的转换过程,而是采用对接口进行逻辑实体抽象处理,原因是本发明对接口链路进行重新同步的方法关注的要点是接口并行数据的传输结构,而因为高速数字接口传输信号从物理信号形态上来看是差分模拟信号,从发送端来说,信号在变为差分信号之前,通常是0、1电平形态的数字信号,需要通过校验位插入、8B/10B编码、FIFO缓存、并串转换、串行发送及高速时钟产生等处理(高速时钟通常达到几百兆,甚至几千兆HZ速率),最后转变为低压差分模拟信号发送出去,该部分信号变换处理工作通常都是由专门的芯片和IP核心模块(IP core)来完成,因此本发明对这部分信号处理过程将不予考虑。
本发明对接口链路进行重新同步的方法的主要设计思想是采用“信息告知”机制,在不需要外部介入的情况下,同时又保证不增加额外传输带宽的前提下,通过高速数字接口传输帧结构的变化,使得接口中逻辑端口上的接收实体一旦检测到接收的接口链路传输信号状态不正常时,可以通过本逻辑端口的发送实体“告知”对方逻辑端口上的接收实体重新启动一次同步训练帧,并将同步训练帧发送给发送“告知”信息的逻辑端口的接收实体,使该接收实体根据接收到的同步训练帧对接口链路进行重新同步处理,直到原来的接口链路传输重新恢复到同步状态,以达到自愈同步的目的。
请参阅图3,该图是本发明对接口链路进行重新同步的方法的实现原理流程图;其中对高速数字接口链路进行重新同步的处理过程主要如下步骤S10,每个逻辑端口上的接收实体接收接口链路传输信号;
步骤S20,每个逻辑端口检测自身接收实体接收的接口链路传输信号状态是否正常;如果正常,执行步骤S60,否则执行步骤S30;其中逻辑端口检测接口链路传输信号状态可以通过检测接口链路传输信号中的时钟信号状态,或检测接口链路传输信号中的失锁信号状态,或检测接口链路传输信号中的校验信息状态来判断自身接收实体接收的接口链路传输信号状态是否正常(即接口链路是否处于同步传输工作状态);并且每个逻辑端口可以周期地检测接口链路传输信号的状态。
步骤S30,该检测到接口链路传输信号状态不正常的逻辑端口触发自身发送实体发送用于请求同步训练帧的第一通知消息到另一个逻辑端口上的接收实体;步骤S40,另一个逻辑端口检测到自身接收实体接收到第一通知消息后,触发自身发送实体发送同步训练帧给检测到接口链路传输信号状态不正常的逻辑端口的接收实体;步骤S50,检测到接口链路传输信号状态不正常的逻辑端口的接收实体根据接收到的同步训练帧对接口链路进行重新同步处理;步骤S60,检测到接口链路传输信号状态正常的逻辑端口触发自身发送实体发送用于请求正常数据帧的第二通知消息到另一个逻辑端口的接收实体;步骤S70,该另一个逻辑端口检测到自身接收实体接收到第二通知消息后,触发自身发送实体发送正常数据帧给所述检测到接口链路传输信号状态正常的逻辑端口的接收实体。
从而通过上述的处理过程,就可以实现在接口链路出现失步工作状态时,能够以自愈方式控制对高速数字接口链路进行重新同步的处理。
其中上述所述的正常数据帧的帧格式包括但不限于以下几个承载域用于承载请求信息的请求域;及用于承载同步训练字或同步控制信息的同步信息域;及用于承载正常业务数据的有效数据域。
请参阅图4,该图是在本发明对接口链路进行重新同步的方法中设计的正常数据帧帧格式示意图;其中同步信息域用来承载用于接口链路同步处理的同步训练字或同步控制信息;IDLE表示请求域,用来承载用于请求同步训练帧或正常数据帧的请求信息;有效数据域用来承载正常传输的业务数据;数据保留位用于帧功能的后续扩展,一般该域填“0”。
请参阅图5,该图是在本发明对接口链路进行重新同步的方法中设计的同步训练帧帧格式示意图;图5所示的同步训练帧帧格式同图4所示的正常数据帧帧格式相比,是将正常数据帧中有效数据域的部分或全部都用来承载了同步训练字或同步控制信息,即同步训练帧将正常数据帧中的有效数据域的部分或全部都用来发送同步控制信息或同步训练字,这样设计的同步训练帧就能够保证在接口链路出现失步工作的状态下,有足够的同步控制信息或同步训练字来控制接口链路的同步处理。
请继续同时参阅图2所示的高速数字接口的传输模型示意图,图4所示的正常数据帧帧格式示意图,和图5所示的同步训练帧帧格式示意图,以用一个较佳的实施例对本发明对接口链路进行重新同步的方法的具体实现原理进行详细说明。
因为通常用来表征高速数字接口的接口链路传输信号状态的信息有接口链路传输信号中的时钟信号状态、失锁信号状态以及传输数据中的校验信息状态等;本发明这里采用检测接口链路传输信号中的失锁信号状态来表征接口链路传输信号的工作状态为例进行说明。一旦逻辑端口B上的接收实体E0或逻辑端口A上的接收实体E2接收到失锁信号时,就认为接口链路的工作状态进入了不正常的工作状态,这时接口链路上的数据传输是不可靠的,需要有一种同步机制能够控制接口链路传输重新恢复到同步状态。
在图4所示的正常数据帧帧结构和图5所示的同步训练帧帧结构中,在相同位置都定义了IDLE请求域,用来承载用于请求正常数据帧或同步训练帧的请求信息,采用一位二进制比特表示。该IDLE请求域主要针对接收实体E0或接收实体E2设置,如可以假设如果逻辑端口B上的接收实体E0(或逻辑端口A上的接收实体E2)接收到的数据帧中,IDLE请求域承载的信息为“0”,表示要求当前逻辑端口B上的发送实体E1(或要求逻辑端口A上的发送实体E3)发送图4所示的正常数据帧给逻辑端口A上的接收实体E2(或给逻辑端口B上的接收实体E0);而如果逻辑端口B上的接收实体E0(或逻辑端口A上的接收实体E2)接收到的数据帧中,IDLE请求域承载的信息为“1”,表示要求当前逻辑端口B上的发送实体E1(或要求逻辑端口A上的发送实体E3)发送图5所示的同步训练帧给逻辑端口A上的接收实体E2(或给逻辑端口B上的接收实体E0);从而通过上述的数据传输机制达到使接口链路重新恢复到同步工作状态的目的。
本发明对接口链路进行重新同步的方法定义了如下传输原则(或称为传输行为),以用于控制两个逻辑端口之间的收发实体相互传输正常数据帧或同步训练帧1)每个逻辑端口在预先规定的一个周期内检测到自身接收实体接收的接口链路传输信号状态不正常时,触发自身发送实体发送承载有同步训练帧请求信息的正常数据帧以用于作为请求同步训练帧的第一通知消息;如上例,如果逻辑端口B上的接收实体E0(或逻辑端口A上的接收实体E2)一旦通过周期T检测到接口链路传输信号中失锁信号输入,即触发本逻辑端口B上的发送实体E1(或本逻辑端口A上的发送实体E3)发送IDLE请求域置位为“1”的正常数据帧给逻辑端口A上的接收实体E2(或逻辑端口B上的接收实体E0);接收实体E2(或E0)接收到正常数据帧后,检测到正常数据帧中IDLE请求域为“1”,便触发自身逻辑端口A上的发送实体E3(或逻辑端口B上的发送实体E1)发送同步训练帧给逻辑端口B上的接收实体E0(或逻辑端口A上的接收实体E2),逻辑端口B(或逻辑端口A)根据自身接收实体E0(或接收实体E2)接收的同步训练帧对接口链路进行重新同步处理。
2)每个逻辑端口在连续两个预先规定的周期内检测到自身接收实体接收的接口链路传输信号状态不正常时,触发自身发送实体发送承载有同步训练帧请求信息的同步训练帧以作为用于请求同步训练帧的第一通知消息;如上例,如果逻辑端口B上的接收实体E0(或逻辑端口A上的接收实体E2)在连续两个周期T内仍然检测到接口链路传输信号中失锁信号输入,表示本逻辑端口B上的发送实体E1(或本逻辑端口A上的发送实体E3)在上一个周期T内发送的数据帧中IDLE请求域的承载信息没有生效,需要在本逻辑端口上的发送实体E1(或本逻辑端口A上的发送实体E3)发送IDLE请求域置位为“1”的同步训练帧给逻辑端口A上的接收实体E2(或逻辑端口B上的接收实体E0);接收实体E2(或E0)接收到同步训练帧后,检测到同步训练帧中IDLE请求域为“1”,便触发自身逻辑端口A上的发送实体E3(或逻辑端口B上的发送实体E1)发送同步训练帧给逻辑端口B上的接收实体E0(或逻辑端口A上的接收实体E2),逻辑端口B(或逻辑端口A)根据自身接收实体E0(或接收实体E2)接收的同步训练帧对接口链路进行重新同步处理。
3)综上两种情况,逻辑端口B(或逻辑端口A)上的接收实体E0(或接收实体E2)会不断检测接收到的数据帧(包括正常数据帧和同步训练帧)中的IDLE请求域承载的请求信息,一旦检测到IDLE请求域承载的请求信息为“1”,则触发本逻辑端口B(或逻辑端口A)上的发送实体E1(或发送实体E3)发送同步训练帧;其中同步训练帧在缺省情况下,同步训练帧中的IDLE请求域置无效位“0”。
综上,上述传输原则(或传输行为)中,由于在正常数据帧和同步训练帧中都定义了IDLE请求域,所以发送正常数据帧或发送同步训练帧与是否置位IDLE请求域是两个独立的行为,通过对接收实体E0/E2接收的接口链路传输信号状态进行检测,其检测分为如下几个情况检测是否为失锁信号输入;或检测是否收到IDLE请求域置位为“1”的数据帧;或检测是否在连续两个检测周期T计满时,仍然接收失锁信号;通过选择上述三种检测方式来决定本端发送实体E1/E3的传输行为,其传输行为分为如下方式发送置位IDLE请求域为“1”的正常数据帧或同步训练帧;或发送同步训练帧。
本发明对接口链路进行重新同步的方法可以实现在最短4个检测周期T内使得高速数字接口在没有物理器件损坏的情况下从失步工作状态重新恢复到同步工作状态,并获得稳定的数据传输。
当然,本发明对接口链路进行重新同步的方法也可以不限于上述检测接口链路传输信号中的失锁信号状态,视具体情况,可以选择通过检测接口链路传输信号中的同步时钟信号状态或校验信息状态等,这些检测方式也都在本发明的保护范围内。
其中本发明对接口链路进行重新同步的方法提出在每个逻辑端口的接收实体接收到不正常状态的接口链路传输信号时,触发本端口上的发送实体发送用于请求对方逻辑端口发送同步训练帧的通知消息,对方逻辑端口收到通知消息后,触发自身发送实体发送同步训练帧,但由于该同步训练帧是将正常数据帧中的有效数据域全部或部分用来发送同步控制信息或同步训练字而改造的数据帧,这样无疑会损失有效数据的传输;但本发明这里认为这种偶尔的有效数据损失却能够换来接口链路的重新同步是值得的,这正是本发明的价值所在。
以上所述仅是本发明的优选实施方式,应当指出,对于本技术领域的普通技术人员来说,在不脱离本发明原理的前提下,还可以作出若干改进和润饰,这些改进和润饰也应视为本发明的保护范围。
权利要求
1.一种对接口链路进行重新同步的方法,所述接口具有两个逻辑端口,每个逻辑端口上分别设置有接收实体和发送实体,其特征在于,包括步骤每个逻辑端口检测自身接收实体接收的接口链路传输信号状态是否正常;并在所述信号状态不正常时,触发自身发送实体发送用于请求同步训练帧的第一通知消息到另一逻辑端口的接收实体;所述另一逻辑端口检测到自身接收实体接收到第一通知消息后,触发自身发送实体发送同步训练帧给所述检测到接口链路传输信号状态不正常的逻辑端口的接收实体;所述接收实体根据接收的同步训练帧对接口链路进行重新同步处理。
2.根据权利要求1所述的对接口链路进行重新同步的方法,其特征在于,还包括步骤每个逻辑端口在检测到自身接收实体接收的接口链路传输信号状态正常时,触发自身发送实体发送用于请求正常数据帧的第二通知消息到另一逻辑端口的接收实体;所述另一逻辑端口检测到自身接收实体接收到第二通知消息后,触发自身发送实体发送正常数据帧给所述检测到接口链路传输信号状态正常的逻辑端口的接收实体。
3.根据权利要求1所述的对接口链路进行重新同步的方法,其特征在于,所述检测接口链路传输信号状态包括检测接口链路传输信号中的时钟信号状态;或检测接口链路传输信号中的失锁信号状态;或检测接口链路传输信号中的校验信息状态。
4.根据权利要求1所述的对接口链路进行重新同步的方法,其特征在于,所述每个逻辑端口周期检测接口链路传输信号的状态。
5.根据权利要求4所述的对接口链路进行重新同步的方法,其特征在于,所述每个逻辑端口在所述一个周期内检测到自身接收实体接收的接口链路传输信号状态不正常时,触发自身发送实体发送的用于请求同步训练帧的第一通知消息为承载有同步训练帧请求信息的正常数据帧。
6.根据权利要求4所述的对接口链路进行重新同步的方法,其特征在于,所述每个逻辑端口在连续两个所述周期内检测到自身接收实体接收的接口链路传输信号状态不正常时,触发自身发送实体发送的用于请求同步训练帧的第一通知消息为承载有同步训练帧请求信息的同步训练帧。
7.根据权利要求2所述的对接口链路进行重新同步的方法,其特征在于,所述第二通知消息为承载有正常数据帧请求信息的正常数据帧。
8.根据权利要求2、5或7所述的对接口链路进行重新同步的方法,其特征在于,所述正常数据帧的帧格式包括用于承载请求信息的请求域;用于承载同步训练字或同步控制信息的同步信息域;及用于承载正常业务数据的有效数据域。
9.根据权利要求8所述的对接口链路进行重新同步的方法,其特征在于,所述同步训练帧为将正常数据帧中有效数据域的部分或全部用来承载同步训练字或同步控制信息所构成的数据帧。
10.根据权利要求1所述的对接口链路进行重新同步的方法,其特征在于,所述接口为高速数字接口。
全文摘要
本发明公开了一种对接口链路进行重新同步的方法,所述接口具有两个逻辑端口,每个逻辑端口上分别设置有接收实体和发送实体,包括每个逻辑端口检测自身接收实体接收的接口链路传输信号状态是否正常;并在所述信号状态不正常时,触发自身发送实体发送用于请求同步训练帧的第一通知消息到另一逻辑端口的接收实体;所述另一逻辑端口检测到自身接收实体接收到第一通知消息后,触发自身发送实体发送同步训练帧给所述检测到接口链路传输信号状态不正常的逻辑端口的接收实体;所述接收实体根据接收的同步训练帧对接口链路进行重新同步处理。本发明可以在接口链路出现异常状态时能够快速恢复到同步状态,以提高接口链路的传输性能。
文档编号H04B7/26GK1753331SQ20041008016
公开日2006年3月29日 申请日期2004年9月24日 优先权日2004年9月24日
发明者张云, 李刚, 何亚波, 杨鹏 申请人:华为技术有限公司