专利名称:低频时码信号的不间断输出控制器的制作方法
技术领域:
本实用新型属于无线电通讯以及电子技术领域,具体涉及到产生低频时码信 号的不间断输出控制器。
技术背景美国、英国、德国、日本等发达国家相继扩建了低频时码电台。近年刺氐频 时码授时在西方国家的应用开发和系统改进引人注目。我国在跟踪国际授时技术 的同时,进行了低频时码授时技术的研究。特别是近两年,经过科技人员多年的 努力,低频时码授时技术在我国得到了快速地发展。低频时码发射机所发射的低频时码信号是由专用激励器产生的,而产生时码信号激励器需要由隔离放大器提供秒信号和高准确度的10MHz高频信号,经过激 励器调制后,产生出调幅信号传送到发射机经,天线辐射出去,用户使用电波 钟或低频时码定时接收机自动接收和解码。在正常发播时,秒和10MHz高频信号 不允许间断,要达到这样的特殊要求,需要研制出低频时码信号不间断输出控制 器。发明内容本实用新型所要解决的技术问题在于为电波钟或低频时码定时接收机提供 —种抗干扰能力强、功耗低、体积小、重量轻、操作简单的低频时码信号的不间 断输出控制器。解决上述技术问题采用的技术方案是它包括对整机进行控制的单片机系 统;延时触发电路1,该电路的输出端接单片机系统;延时触发电路2,该电路 的输出端单片机系统;逻辑控制输出电路,该电路的输入端接延时触发电路1和 延时触发电路2以及单片机系统;模拟开关输出电路,该电路的输入端接单片机 系统。本实用新型的延时触发电路1为秒信号IPPS-1由集成电路U2A的2脚输 入,集成电路U2A的14脚接电容Cl的一端、15脚接电容Cl的另一端并通过电
阻Rl接5V电源正极、3脚接单片机系统、4脚接集成电路U3A的3脚、1脚接地, 集成电路U3A的1 Al接5V电源正极、4脚和5脚接单片机系统。本实用新型的延时触发电路2与延时触发电路1相同。本实用新型的模拟开关输出电路为10MHz-1频率信号由集成电路U5的4 脚输入,10MHz-2频率信号由集成电路U5的5脚输入,集成电路U5的1脚接集 成电路U1的14脚、7脚接地、8脚输出10MHz的信号。本实用新型采用单片机控制的延时触发电路、逻辑控制输出电路和模拟开关 输出电路,保证了低频时码信号不间断输出。本实用新型具有抗干扰能力强、功 耗低、体积小、重量轻、操作简单等优点,可在低频时码发射机上使用。
图1是本实用新型的电气原理方框图。图2是本实用新型一个实施例的电子线路原理图。
具体实施方式
以下结合附图和实施例对本实用新型进一步详细说明,但本实用新型不限于 这些实施例。图1是本实用新型的电气原理方框图,参见图l。在图1中,本实用新型是 由延时触发电路l、延时触发电路2、单片机系统、逻辑控制输出电路、模拟开 关输出电路连接构成。延时触发电路1的输出端接单片机系统和逻辑控制输出电 路,延时触发电路2的输出端接单片机系统和逻辑控制输出电路,单片机系统的 输出端接逻辑控制输出电路和模拟开关输出电路。本实施例的延时触发电路l由集成电路U2A、集成电路U3A、电阻R1、电 容C1连接构成,集成电路U2A的型号为74HC221,集成电路U3A的型号为74HC74。 秒信号IPPS-1由集成电路U2A的2脚输入,集成电路U2A的14脚接电容Cl的 一端、15脚接电容Cl的另一端并通过电阻Rl接5V电源正极、3脚接单片机系 统、4脚接集成电路U3A的3脚、1脚接地,集成电路U3A的1脚接5V电源正极、 4脚和5脚接单片机系统。本实施例的延时触发电路2由集成电路U2B、集成电路U3B、电阻R2、电 容C2连接构成,集成电路132B的型号为74HC221 ,集成电路U3B的型号为74HC74。 秒信号IPPS-2由集成电路U2B的10脚输入,集成电路U2B的6脚接电容C2的
一端、7脚接电容C2的另一端并通过电阻R2接5V电源正极、ll脚接单片机系 统、12脚接集成电路U3B的11脚、9脚接地,集成电路U3B的13脚接5V电源 正极、10脚和9脚接单片机系统。本实施例的单片机系统由集成电路U1、电阻R3、电容C3 电容C5、晶振JT 连接构成,集成电路Ul是单片机型号为AT89C2051。集成电路Ul的6脚接集成 电路U3A的5脚、19脚接集成电路U3A的4脚、7脚接集成电路U3B的9脚、15 脚接集成电路U犯的10脚、17脚接集成电路U2A的3脚和集成电路U2B的11 脚、5脚和4脚接电容C3和电容C4以及晶振JT连接的振荡电路、1脚接电容C5 的一端并通过电阻R3接地,电容C5的另一端接5V电源正极,集成电路Ul的14 脚接模拟开关输出电路、16脚和18脚接逻辑控制输出电路。本实施例的逻辑控制输出电路由集成电路U4A、集成电路U4B、集成电路U4C 连接构成,集成电路U4A、集成电路U4B、集成电路U4C的型号为74HC00。秒信 号IPPS-2由集成电路U4A的一输入端1脚输入,集成电路U4A的另一输入端2 脚接集成电路Ul的18脚、输出端3脚接集成电路U4C的一输入端9脚,秒信 号IPPS-1由集成电路U4B的一输入端4脚输入,集成电路U4B的另一输入端5 脚接集成电路Ul的16脚、输出端6脚接集成电路U4C的另一输入端10脚,集 成电路U4C的输出端8脚输出秒信号。本实施例的模拟开关输出电路由集成电路U5构成,集成电路U5的型号为 AD8170。 10MHz-1频率信号由集成电路U5的4'脚输入,10MHz-2频率信号由集成 电路U5的5脚输入,集成电路U5的1脚接集成电路Ul的14脚、7脚接地、8 脚输出10MHz的信号。本实用新型的工作原理如下单片机集成电路Ul控制着整个信号不间断输出电路,初始化时对所有电路 设置初始状态,延迟电路集成电路U2A、集成电路U2B的Q端均设置为高电平, 经过不同的延时,秒信号的上升沿分别输出到集成电路U3A的CLK端、集成电 路U犯的CLK端,信号正常情况下,集成电路U3A的Q端先发生变化,原高电平 状态变成低电平,通过单片机的INTO端申请中断0,相应中断后,单片机控制 P1.4为高电平,P1.6为低电平,允许第一路1PPS—l信号通过逻辑电路输出;同 时控制着Pl. 2为低电平允许10MHz_l信号通过集成电路U5输出。如果1PPS—1
秒信号出现故障,则集成电路U3B的Q端先发生变化,原高电平状态变成低电平, 通过单片机的INT1端申请中断1,相应中断后,单片机控制Pl. 4为低电平,Pl. 6 为高电平,允许第二路1PPS一2信号通过逻辑电路输出;同时控制Pl. 2为高电平 允许10MHz—2信号通过集成电路U5输出。保证了两路信号其中一路信号发生故 障时都能正常输出秒信号和10MHz高频信号。
权利要求1、一种低频时码信号的不间断输出控制器,其特征在于它包括对整机进行控制的单片机系统;延时触发电路(1),该电路的输出端接单片机系统;延时触发电路(2),该电路的输出端单片机系统;逻辑控制输出电路,该电路的输入端接延时触发电路(1)和延时触发电路(2)以及单片机系统;模拟开关输出电路,该电路的输入端接单片机系统。
2、 按照权利要求1所述的低频时码信号的不间断输出控制器,其特征在于 所说的延时触发电路(1)为秒信号IPPS-1由集成电路U2A的2脚输入,集成 电路U2A的14脚接电容Cl的一端、15脚接电容Cl的另一端并通过电阻Rl接 5V电源正极、3脚接单片机系统、4脚接集成电路U3A的3脚、1脚接地,集成 电路U3A的1脚接5V电源正极、4脚和5脚接单片机系统。
3、 按照权利要求1或2所述的低频时码信号的不间断输出控制器,其特征 在于所说的延时触发电路(2)与延时触发电路(1)相同。
4、 按照权利要求1所述的低频时码信号的不间断输出控制器,其特征在于 所说的模拟开关输出电路为10MHz-1频率信号由集成电路U5的4脚输入, 10MHz-2频率信号由集成电路U5的5脚输入,集成电路U5的1脚接集成电路Ul 的14脚、7脚接地、8脚输出10MHz的信号。
专利摘要一种低频时码信号的不间断输出控制器,包括对整机进行控制的单片机系统;延时触发电路1,该电路的输出端接单片机系统;延时触发电路2,该电路的输出端单片机系统;逻辑控制输出电路,该电路的输入端接延时触发电路1和延时触发电路2以及单片机系统;模拟开关输出电路,该电路的输入端接单片机系统。由于本实用新型采用单片机控制的延时触发电路、逻辑控制输出电路和模拟开关输出电路,保证了低频时码信号不间断输出。本实用新型具有抗干扰能力强、功耗低、体积小、重量轻、操作简单等优点,可在低频时码发射机上使用。
文档编号H04B1/16GK201032716SQ20072003189
公开日2008年3月5日 申请日期2007年5月30日 优先权日2007年5月30日
发明者许林生 申请人:中国科学院国家授时中心