一种数字预失真处理方法及装置的制作方法

文档序号:7890375阅读:197来源:国知局
专利名称:一种数字预失真处理方法及装置的制作方法
技术领域
本发明涉及数字信号处理领域,尤其涉及一种数字预失真处理方法及装置。
背景技术
随着移动通讯技术的发展,移动通讯的用户和业务量都在急剧增加,频谱资源越来越稀缺,为了提高频谱的利用率,普遍采用高效率的调制方式,从而对于基站所用功率放大器的要求越来越高,在功放满足线性度的要求下,要求提高功率放大器的效率和降低其功耗,因此不能通过回退功率的方法来解决功放失真的问题。在现有的诸多功放线性化技术当中,数字预失真因其适应性强、频带宽、成本较低以及校正效果好等优势受到业界广泛的关注,成为非线性系统校正的首要选择。图I是目前使用的单通道数字预失真处理装置的典型结构,工作原理和过程为 数字预失真训练装置对输入的基带IQ信号和来自反馈耦合的ADC采集的数字信号进行比较运算,得到预失真校正参数用于数字预失真器执行数字预失真处理,预失真处理后的信号输出给DAC转换成模拟信号,模拟信号经过混频放大器放大输出。反馈耦合信号即来自这里的放大器输出经过混频器和ADC送入数字预失真训练装置。上述传统的数字预失真处理装置由可编程门阵列(FPGA)、DAC、混频器、DSP、滤波器和ADC组成。该装置将基带IQ信号进行上变频削峰处理,然后将削峰后的数字信号送入数字预失真器进行预失真处理。反馈链路将由基带IQ信号经变换处理和放大的模拟信号耦合反馈回来,将耦合回来的射频信号进行模拟下变频和滤波变成中频信号,再经ADC 转换成数字信号,输入到数字预失真训练装置与基带IQ信号进行比较,得到预失真校正参数,再将该预失真校正参数用于数字预失真器。对于单通道单功放系统而言,上述传统的数字预失真处理装置在成本和应用方面都是可接受的,但是随着有源天线技术的发展以及射频通道的增加,采用上述传统Dro装置,需要对每一发射通道添加一个数字预失真器和一条反馈链路,随着通道数目的增加,体积、成本、功耗以及链路复杂度将急剧增加。对于上述问题,目前已有一部分文献对其进行了研究分析,主要研究结果以及处理方法为采用通道选择信号进行通道切换控制,对采集的前向数字信号以及由输出的功放耦合回来的数字信号进行预失真训练,通道选择信号中的同步控制信号控制功放的输出,将得到的预失真校正参数用于对应的数字预失真器,如中国专利说明书 CN200810044447. 3 中的记载。图2为现有的多通道系统的数字预失真处理装置的结构图,该装置各个通道的基带IQ信号,每一路都有一个数字预失真器完成数字预失真处理,共用一个反馈通道,采用射频开关进行切换,采集对应通道的基带IQ信号和反馈信号,每个通道轮训做DH)训练,将提取的预失真校正参数下载到对应的数字预失真器进行预失真处理。但是,共用一个反馈通道和一个数字预失真训练装置,采用轮训切换的训练方式, 随着通道数的增加,训练速度将变慢,循环周期变长,校正效率不够高,不能满足实时校正的要求,而且每通道一个数字预失真器对于资源的需求也会越来越多。

发明内容
本发明要解决的技术问题是提出一种数字预失真处理方法及装置,能够适用于单通道多功放的系统中。为解决上述技术问题,本发明的一种数字预失真处理方法,包括根据预失真校正参数对基带信号进行数字预失真处理,将数字预失真处理后的基带信号转换为射频信号,对所述射频信号进行分路,将每一路射频信号分别输出到不同的功放;并且,将每一路功放输出的射频信号耦合输出到反馈链路进行合路,得到合路信号,对所述合路信号进行转换处理;根据转换处理后的合路信号和数字预失真处理前的基带信号生成预失真校正参数,更新所述预失真校正参数。进一步地,根据转换处理后的合路信号和数字预失真处理前的基带信号生成预失真校正参数,包括对所述合路信号和数字预失真处理前的基带信号进行处理,消除合路信号和基带信号的时延、幅度相位、能量和频偏的差异,得到对齐的合路信号和数字预失真处理前的基带信号;将所述对齐的合路信号和数字预失真处理前的基带信号进行对比运算,生成预失真校正参数。进一步地,对合路信号进行转换处理,包括将所述合路信号下变频为中频信号,对所述中频信号进行滤波,将滤波后的合路信号转换为数字信号,得到所述转换处理后的合路信号。进一步地,对所述射频信号进行分路,包括采用功分器将所述射频信号分为N(N > I)路相同的射频信号。进一步地,将基带信号转换为射频信号,包括将数字预失真处理后的基带信号进行数模转换,得到模拟信号,将所述模拟信号通过正交调制,调制为射频信号。进一步地,一种数字预失真处理装置,包括数字预失真处理器、基带信号转换电路、功分器、功放、合路器、合路信号处理电路和数字预失真训练装置,其中所述数字预失真处理器,用于根据预失真校正参数对基带信号进行数字预失真处理,将数字预失真处理后的基带信号传输给基带信号转换电路;所述基带信号转换电路,用于将数字预失真处理后的基带信号转换为射频信号, 将射频信号传送给所述功分器;所述功分器,用于对所述射频信号进行分路,将每一路射频信号分别输出到不同的功放;所述合路器,用于将每一路功放输出的射频信号耦合输出到反馈链路进行合路, 得到合路信号,将合路信号传送给合路信号处理电路;所述合路信号处理电路,用于对所述合路信号进行转换处理,将换处理后的合路信号传送给所述数字预失真训练装置;所述数字预失真训练装置,用于根据转换处理后的合路信号和数字预失真处理前的基带信号生成预失真校正参数,将预失真校正参数更新到所述数字预失真处理器。进一步地,所述数字预失真训练装置包括数据采集模块、数据处理模块、预失真校正参数提取模块和参数更新模块,其中所述数据采集模块,用于采集合路信号和数字预失真处理前的基带信号;所述数据处理模块,用于对所述合路信号和数字预失真处理前的基带信号进行处理,消除合路信号和基带信号的时延、幅度相位、能量和频偏的差异,得到对齐的合路信号和数字预失真处理前的基带信号;所述预失真校正参数提取模块,用于将所述对齐的合路信号和数字预失真处理前的基带信号进行对比运算,生成预失真校正参数;所述参数更新模块,用于将预失真校正参数更新到所述数字预失真处理器。进一步地,所述合路信号处理电路包括混频器、滤波器和模数转换器,其中所述混频器,用于将所述合路信号下变频为中频信号,将中频信号传送给所述滤波器;所述滤波器,用于对所述中频信号进行滤波,将滤波后的合路信号传送给所述模数转换器;所述模数转换器,用于将滤波后的合路信号转换为数字信号,得到所述转换处理后的合路信号。进一步地,所述功分器,具体用于将所述射频信号分为N(N > I)路相同的射频信号。进一步地,基带信号转换电路包括数模转换器和调制器,其中所述数模转换器,用于将数字预失真处理后的基带信号进行数模转换,得到模拟信号,将所述模拟信号传送给所述调制器;所述调制器,用于将所述模拟信号通过正交调制,调制为射频信号。综上所述,本发明针对单通道多功放系统,提供了一种应用于单通道多功放系统的数字预失真处理方法及装置,降低了链路复杂度,节省链路成本和资源,同时提高了数字预失真效率。


图I是现有的一种典型的单通道数字预失真处理装置的结构图;图2是现有的一种多通道共反馈链路的数字预失真处理装置的结构图;图3是本发明单通道多功放的数字预失真处理方法的流程图;图4是本发明单通道多功放的数字预失真处理装置的结构图;图5是本发明中的非线性系统的组成的结构图。
具体实施例方式本实施方式的数字预失真处理装置应用于单通道多功放系统,包括数字预失真处理器、数模转换器、IQ调制器、功分器、合路器、混频器、模数转换器、滤波器以及数字预失真训练装置等。本实施方式的数字预失真处理方法是将基带IQ(正交)信号以及由基带IQ 信号经过变换得到的射频信号的反馈信号输出到数字预失真训练装置,进行处理和对比运算生成预失真校正参数,将预失真校正参数传给数字预失真处理器,用于对基带IQ信号进行预失真处理。功分器位于功放的前端,IQ调制器之后,用于将射频信号分路为N(N> I)路相同的射频信号,对应输出给各路功放,N为功放数量。合路器位于反馈链路中,用于将从多个功放输出口耦合回来的射频信号进行合并叠加,输出一合路信号,合路器直接接收耦合回来的射频信号,输出的合路信号输出给混频器。混频器输入连接合路器的输出,将输入的合路信号进行混频,下变频为中频信号输出。滤波器为带通滤波器,滤除无用信号,输入为混频器输入的中频信号,输出传送给模数转换器,滤波器的中心频点与发射中频频点(中频信号的频点)相同,带宽为包括三阶交调和五阶交调的整个带宽。模数转换器(ADC),用于将模拟信号转换为数字信号。数字预失真处理器完成前向基带IQ信号(数字预失真处理前的基带信号)以及合路信号的采集,并向数字预失真训练装置传输合路信号和前向基带IQ信号,数字预失真训练装置采用数字预失真处理器传送的合路信号和前向基带IQ信号生成预失真校正参数。数字预失真处理器根据上述数字预失真训练装置生成的预失真校正参数对基带IQ信号进行数字预失真处理,将预失真处理后的信号送入非线性系统。数字预失真训练装置对合路信号和数字预失真处理前的基带信号进行数据处理和对比运算生成预失真校正参数,数字预失真训练装置一端与基带IQ信号端相连,该端口为经过上变频和CPR(削峰)的数字预失真处理前的基带IQ信号,数据速率为184. 32 ;另一端与反馈链路中的ADC输出端相连。数字预失真训练装置包括数据检查模块、数据处理模块、预失真参数提取模块和参数下载模块。数据检查模块对前向基带IQ信号和反馈的合路信号进行数据检查,保证样本数据的有效性和正确性。数据处理模块对样本数据进行数据处理,将处理好的数据送入预失真参数提取模快生成预失真校正参数,数据处理包括数据对齐,如时延、幅度、相位对齐等。参数下载模块将生成的预失真校正参数下载到数字预失真处理器用于链路的数
字预失真处理。本实施方式的数字预失真处理方法,包括第一步,通过功分器将功放前端的射频信号分成N路射频信号,N为对应的功放个数,将每路射频信号输出给对应的功放;第二步,将每一路射频信号耦合到反馈链路中的合路器,合路器将各路模拟信号叠加合并为一路信号(合路信号);第三步,将合路信号进行混频,下变频为中频模拟信号;第四步,对中频信号进行带通滤波,滤除无用信号;
第五步,将经过变频滤波后的信号输入到模数转换器,将模拟信号转换为数字信号;第六步,数字预失真训练装置根据基带IQ信号和反馈的合路信号生成预失真校正参数,并下载到数字预失真处理器;数字预失真训练装置生成预失真校正参数的包括以下步骤(I)数据采集;(2)数据预处理;(3)预失真校正参数生成;(4)预失真校正参数下载更新。上述为预失真校正参数生成的过程,数字预失真训练装置将训练好的预失真校正参数更新到数字预失真处理器,基带IQ信号经过上变频削峰后进入到数字预失真处理器, 对基带IQ信号进行数字预失真处理,将预失真后的信号送入非线性系统,这时输出的射频信号经过校正,达到系统要求。上述的非线性系统不是用来表述一个功放或者某一个非线性器件,该非线性系统表述了一个统一的非线性模型,该模型为N个功放的叠加,相当于用一个非线性模型来代替N个非线性模型,这里并不关心其中每个非线性模型的特性,也不关心每个非线性模型的数字预失真效果,将其看作一个整体,提取整个非线性系统的非线性特征进行数字预失真,使得整个系统的输出达到系统的指标性能要求。本文的数字预失真处理装置适用于单通道多功放系统,对于现有的有源天线系统较为实用,为了完成有源天线波束合成的功能,在上述系统的功放(PA)输出连接到模拟移相器,可用于有源天线的波束合成,反馈耦合点在功放处,从功放后端、模拟移相器前端,耦合出反馈信号用于数字预失真训练,这样可以使数字预失真训练不引入移相器的调整,不影响到有源天线的波束合成效果。现有技术都是对于多通道多功放或者多通道单功放系统的数字预失真装置,对于现有有源天线系统,属于单通道多功放的系统,对于基带没有分为多路,如果采用背景技术中提到的多通道数字预失真系统,将基带信号在数字预失真前分为N路,采用N路模拟链路连接到功放,再采用共反馈的方案,对于射频链路是一种浪费,也不是实际意义上多通道。本实施方式针对单通道多功放的系统提出了一种合路数字预失真的模型,采用了用一个非线性系统代替N个非线性系统的思想,简化了整个射频链路的设计,只需要一个通道,在功放前端分为N路并输出给N个功放,采集各个功放的反馈数据进行合路,数字预失真训练装置根据合路信号和前向基带IQ信号进行预失真参数提取,该方案实现简单,数字预失真迭代效率高,输出满足系统ACLR要求。以下将结合附图及实施例来详细说明本发明的实施方式,借此对本发明如何应用技术手段来解决技术问题,并达成技术效果的实现过程能充分理解并据以实施。如图3所示,本实施方式的针对单通道多功放的数字预失真处理方法,包括步骤301,将预失真处理后的基带IQ信号经过DAC模块进行数模转换,将该模拟信号通过正交调制器调制成射频信号输出给功分器;步骤302,将功放前端的射频信号用功分器进行分路,将每一路分别连接到不同的功放,每一路射频信号经过功放输出,并均耦合到反馈链路的合路器,其中功分器分为N路连接不同的功放,N由功放的个数决定;步骤303,将反馈链路耦合回来的射频信号统一输入给一个合路器,将每路反馈信号进行合路处理,叠加为一个射频信号(合路信号),可以得到和前向基带IQ信号统一对应的反馈信号;步骤304,将叠加得到的合路信号输入给混频器,将合路信号下变频为中频信号, 混频器所需的本振信号由同源参考的外部本振信号提供;步骤305,带通滤波器接收反馈链路上的中频模拟信号,滤除无用信号;步骤306,将经过变频滤波处理的合路信号输入到模数转换器,将模拟信号转换成数字信号并输出给数字预失真训练模块;步骤307,数字预失真处理器采集数字预失真处理前的基带IQ信号和叠加的合路信号给数字预失真训练装置,数字预失真训练装置进行预失真校正参数的提取和更新下载;数字预失真训练装置包括的具体功能的处理流程如下所述(I)数据采集模块,提供采数需求,发起采集基带IQ信号和反馈的合路信号;(2)数据检查模块,为了保证数字预失真处理的有效性,对采集的基带IQ信号和反馈的合路信号的有效性和正确性进行检查,既要保证信号足够大可以正确完整的反映信号特性,同时也要保证数据不能过大导致信号溢出失真,此时同样不能正确反映信号特性;(3)数据处理模块,在忽略整个链路失真特性影响的前提下,采集的基带IQ信号和反馈的合路信号之间存在时延差、幅度相位差、能量差以及频偏的差异,该模块的目的就是消除时延、幅度相位、能量和频偏的差异,这里系统的频偏是固定的,在反馈解调时使用一个固定的值;(4)预失真校正参数提取模块,将对齐的基带信号和反馈的合路信号进行对比运算,提取预失真校正参数;(5)参数更新模块,将提取的预失真校正参数下载更新到数字预失真处理器;步骤308,数字预失真处理器对削峰后的基带IQ信号进行数字预失真处理,再进行数字信号向模拟信号的转换,此时,回到步骤301。上述为整个数字预失真处理的流程,可以看出,数字预失真训练装置完成采数控制和对采集到基带信号、反馈信号的处理以及数字预失真参数的提取和更新功能,数字预失真处理器完成数据的采集和对基带信号进行数字预失真处理。需要说明的是,数字预失真训练装置并不直接采用模数转换器传送的合路信号,而是从数字预失真处理器获得合路信号和前向基带IQ信号,进行预失真校正参数的提取。如图4所示,本实施方式的数字预失真处理装置,包括数字预失真处理器、基带信号转换电路、功分器、功放(PA)、合路器、合路信号处理电路和数字预失真训练装置,其中数字预失真处理器,用于根据预失真校正参数对基带信号进行数字预失真处理, 将数字预失真处理后的基带信号传输给基带信号转换电路;基带信号转换电路,用于将数字预失真处理后的基带信号转换为射频信号,将射频信号传送给功分器;
9
功分器,用于对射频信号进行分路,将每一路射频信号分别输出到不同的功放;合路器,用于将每一路射频信号耦合输出到反馈链路进行合路,得到合路信号,将合路信号传送给合路信号处理电路;合路信号处理电路,用于对合路信号进行转换处理,将换处理后的合路信号传送给数字预失真训练装置;数字预失真训练装置,用于根据转换处理后的合路信号和数字预失真处理前的基带信号生成预失真校正参数,将预失真校正参数更新到所述数字预失真处理器。数字预失真训练装置根据从数字预失真处理器获得合路信号和前向基带IQ信号,进行预失真校正参数的提取。数字预失真训练装置包括数据采集模块、数据处理模块、预失真校正参数提取模块和参数更新模块,其中数据采集模块,用于采集合路信号和数字预失真处理前的基带信号;数据处理模块,用于对所述合路信号和数字预失真处理前的基带信号进行处理, 消除合路信号和基带信号的时延、幅度相位、能量和频偏的差异,得到对齐的合路信号和数字预失真处理前的基带信号;预失真校正参数提取模块,用于将所述对齐的合路信号和数字预失真处理前的基带信号进行对比运算,生成预失真校正参数;参数更新模块,用于将预失真校正参数更新到所述数字预失真处理器。合路信号处理电路包括混频器、滤波器和模数转换器,其中混频器,用于将所述合路信号下变频为中频信号,将中频信号传送给所述滤波器;滤波器,用于对所述中频信号进行滤波,将滤波后的合路信号传送给所述模数转换器;模数转换器,用于将滤波后的合路信号转换为数字信号,得到所述转换处理后的合路信号。功分器,具体用于将所述射频信号分为N(N > I)路相同的射频信号。基带信号转换电路包括数模转换器和调制器,其中数模转换器,用于将数字预失真处理后的基带信号进行数模转换,得到模拟信号, 将所述模拟信号传送给所述调制器;调制器,用于将所述模拟信号通过正交调制,调制为射频信号。本实施方式中调制器采用IQ调制器。图5为本实施方式中非线性系统的组成结构图,可以看出本实施方式采用合路的思想,将各个非线性系统进行合并,统一看做一个大的非线性系统,统一进行数字预失真处理,这里,每一路非线性系统的校正不会达到要求,但是整个非线性系统的校正可达到系统的要求,因为我们提取的特性为各个非线性系统合路的特性,并不满足每一个非线性系统, 这样做可节省链路,节约成本和空间,对于数字预失真来说,可以提高预失真迭代效率并且提高整个系统的校正速度。在具体的实施应用中,该方法可进行适当扩展,当通道数相应增多,对应多功放的情况下,比如两通道的有源天线系统,可对两个通道分别运用本装置,并运用图2所示方法利用共反馈通道的方法,在反馈合路后用开关进行切换,每一路分别进行数字预失真训练, 这样可有效提高数字预失真效率。本领域普通技术人员可以理解上述方法中的全部或部分步骤可通过程序来指令相关硬件完成,所述程序可以存储于计算机可读存储介质中,如只读存储器、磁盘或光盘等。可选地,上述实施例的全部或部分步骤也可以使用一个或多个集成电路来实现。相应地,上述实施例中的各模块/单元可以采用硬件的形式实现,也可以采用软件功能模块的形式实现。本发明不限制于任何特定形式的硬件和软件的结合。以上所述,仅为本发明的较佳实施例而已,并非用于限定本发明的保护范围,凡在本发明的精神和原则之内所作的任何修改、等同替换和改进等,均应包含在本发明的保护范围之内。
权利要求
1.一种数字预失真处理方法,其特征在于,包括根据预失真校正参数对基带信号进行数字预失真处理,将数字预失真处理后的基带信号转换为射频信号,对所述射频信号进行分路,将每一路射频信号分别输出到不同的功放; 并且,将每一路功放输出的射频信号耦合输出到反馈链路进行合路,得到合路信号,对所述合路信号进行转换处理;根据转换处理后的合路信号和数字预失真处理前的基带信号生成预失真校正参数,更新所述预失真校正参数。
2.如权利要求I所述的方法,其特征在于,根据转换处理后的合路信号和数字预失真处理前的基带信号生成预失真校正参数,包括对所述合路信号和数字预失真处理前的基带信号进行处理,消除合路信号和基带信号的时延、幅度相位、能量和频偏的差异,得到对齐的合路信号和数字预失真处理前的基带信号;将所述对齐的合路信号和数字预失真处理前的基带信号进行对比运算,生成预失真校正参数。
3.如权利要求I所述的方法,其特征在于,对合路信号进行转换处理,包括将所述合路信号下变频为中频信号,对所述中频信号进行滤波,将滤波后的合路信号转换为数字信号,得到所述转换处理后的合路信号。
4.如权利要求I所述的方法,其特征在于,对所述射频信号进行分路,包括采用功分器将所述射频信号分为N(N> I)路相同的射频信号。
5.如权利要求I所述的方法,其特征在于,将基带信号转换为射频信号,包括将数字预失真处理后的基带信号进行数模转换,得到模拟信号,将所述模拟信号通过正交调制,调制为射频信号。
6.一种数字预失真处理装置,其特征在于,包括数字预失真处理器、基带信号转换电路、功分器、功放、合路器、合路信号处理电路和数字预失真训练装置,其中所述数字预失真处理器,用于根据预失真校正参数对基带信号进行数字预失真处理, 将数字预失真处理后的基带信号传输给基带信号转换电路;所述基带信号转换电路,用于将数字预失真处理后的基带信号转换为射频信号,将射频信号传送给所述功分器;所述功分器,用于对所述射频信号进行分路,将每一路射频信号分别输出到不同的功放;所述合路器,用于将每一路功放输出的射频信号耦合输出到反馈链路进行合路,得到合路信号,将合路信号传送给合路信号处理电路;所述合路信号处理电路,用于对所述合路信号进行转换处理,将换处理后的合路信号传送给所述数字预失真训练装置;所述数字预失真训练装置,用于根据转换处理后的合路信号和数字预失真处理前的基带信号生成预失真校正参数,将预失真校正参数更新到所述数字预失真处理器。
7.如权利要求6所述的装置,其特征在于,所述数字预失真训练装置包括数据采集模块、数据处理模块、预失真校正参数提取模块和参数更新模块,其中所述数据采集模块,用于采集合路信号和数字预失真处理前的基带信号;所述数据处理模块,用于对所述合路信号和数字预失真处理前的基带信号进行处理, 消除合路信号和基带信号的时延、幅度相位、能量和频偏的差异,得到对齐的合路信号和数字预失真处理前的基带信号;所述预失真校正参数提取模块,用于将所述对齐的合路信号和数字预失真处理前的基带信号进行对比运算,生成预失真校正参数;所述参数更新模块,用于将预失真校正参数更新到所述数字预失真处理器。
8.如权利要求6所述的装置,其特征在于,所述合路信号处理电路包括混频器、滤波器和模数转换器,其中所述混频器,用于将所述合路信号下变频为中频信号,将中频信号传送给所述滤波器;所述滤波器,用于对所述中频信号进行滤波,将滤波后的合路信号传送给所述模数转换器;所述模数转换器,用于将滤波后的合路信号转换为数字信号,得到所述转换处理后的合路信号。
9.如权利要求6所述的装置,其特征在于所述功分器,具体用于将所述射频信号分为N(N> I)路相同的射频信号。
10.如权利要求6所述的装置,其特征在于,基带信号转换电路包括数模转换器和调制器,其中所述数模转换器,用于将数字预失真处理后的基带信号进行数模转换,得到模拟信号, 将所述模拟信号传送给所述调制器;所述调制器,用于将所述模拟信号通过正交调制,调制为射频信号。
全文摘要
本发明公开了一种数字预失真处理方法及装置,包括根据预失真校正参数对基带信号进行数字预失真处理,将数字预失真处理后的基带信号转换为射频信号,对所述射频信号进行分路,将每一路射频信号分别输出到不同的功放;并且,将每一路功放输出的射频信号耦合输出到反馈链路进行合路,得到合路信号,对所述合路信号进行转换处理;根据转换处理后的合路信号和数字预失真处理前的基带信号生成预失真校正参数,更新所述预失真校正参数。本发明针对单通道多功放系统,提供了一种应用于单通道多功放系统的数字预失真处理方法及装置,降低了链路复杂度,节省链路成本和资源,同时提高了数字预失真效率。
文档编号H04L25/49GK102594749SQ20121004750
公开日2012年7月18日 申请日期2012年2月28日 优先权日2012年2月28日
发明者王琳, 王鹏, 雷红 申请人:中兴通讯股份有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1