专利名称:基于匹配滤波的相关运算电路的制作方法
技术领域:
本发明涉及一种主要用于直扩/跳频混合扩频系统伪随机码相位快速捕获的基于匹配滤波的相关运算电路。
背景技术:
在直扩/跳频混合扩频系统中,为了有效建立通信链路,需要对接收信号进行解跳/解扩处理,而解跳/解扩处理的前提是在本地捕获到接收信号的伪码相位。捕获伪码相位要利用伪码的自相关特性,通过对接收信号与本地伪码作滑动相关运算,并搜索相关峰值来完成伪码相位的捕获。其中,相关运算多采用匹配滤波的方式实现。目前,对码相位捕获的精度为1/2个码片,这就要求每个码片周期内采样两个点的接收数据,然后采样的接收数据与本地伪码作相关运算,公式为
权利要求
1.一种基于匹配滤波的相关运算电路,包括,匹配滤波运算电路,其特征在于,在匹配滤波运算电路的移位寄存器的输入端,连接有一个先对接收数据作预累加处理的预累加电路和对预累加数据重新排序成奇数部分和偶数部分的数据缓存电路。
2.按权利要求I所述的基于匹配滤波的相关运算电路,其特征在于接收数据与本地伪码的滑动相关运算是通过匹配滤波运算电路完成的。
3.按权利要求I或2所述的基于匹配滤波的相关运算电路,其特征在于相关运算电路由相连预累加电路的数据缓存电路和匹配滤波运算电路组成,其中,预累加电路相连数据缓存电路,用于根据捕获精度的要求对接收数据作预累加运算;数据缓存电路相连于移位寄存器的输入端,用于对累加后的数据进行存储,以便按奇偶顺序进行匹配滤波运算;匹配滤波电路,用于对接收信号和本地伪码做相关运算,并通过搜索相关峰值完成直扩/跳频的伪码相位捕获。
4.按权利要求I所述的基于匹配滤波的相关运算电路,其特征在于在进行匹配滤波运算之前,预累加电路对接收数据进行预累加处理,预累加处理的过程为,当前时刻的数据与后一时刻的数据直接相加,满足关系公式 Sa (n) =S (n) +S (n+1)(I) 在上式中,S(n)为当前时刻接收数据,S(n+1)为后一时刻接收数据,Sa(n)为预累加后数据,式中Sa(n)为预累加后数据,S(n)为当前时刻接收数据,S(n+1)为下一时刻接收数据,n为自然数。
5.按权利要求4所述的基于匹配滤波的相关运算电路,其特征在于数据缓存电路将满足以下公式的相关运算
6.按权利要求5所述的基于匹配滤波的相关运算电路,其特征在于公式(3)、⑷所描述的相关运算可表示为预累加数据的求和形式,且满足公式
7.按权利要求I所述的基于匹配滤波的相关运算电路,其特征在于预累加的数据先送入数据缓存电路缓存,待存满所需长度后,再送入匹配滤波运算电路做相关运算;送入的顺序为,先写入偶数部分预累加数据,再写入奇数部分预累加数据。
全文摘要
本发明提出的一种基于匹配滤波的相关运算电路,在匹配滤波运算电路的移位寄存器的输入端,连接有一个先对接收数据作预累加处理的预累加电路和对预累加数据重新排序成奇数部分和偶数部分的数据缓存电路。其中,预累加电路,用于根据捕获精度的要求对接收数据作预累加运算;数据缓存电路,用于对累加后的数据进行存储,以便按奇偶顺序进行匹配滤波运算;匹配滤波电路,用于对接收信号和本地伪码做相关运算,并通过搜索相关峰值完成直扩/跳频的伪码相位捕获。本发明通过引入预累加电路对接收数据做预先处理,再进行相关运算,完成对接收数据伪码相位的搜索与捕获,有效解决了传统相关运算电路逻辑资源消耗过大,难于工程应用的问题。
文档编号H04B1/7075GK102723967SQ20121021032
公开日2012年10月10日 申请日期2012年6月25日 优先权日2012年6月25日
发明者邓强 申请人:中国电子科技集团公司第十研究所