时钟信号处理装置、电视信号发生器的制造方法

文档序号:7821627阅读:329来源:国知局
时钟信号处理装置、电视信号发生器的制造方法
【专利摘要】本发明提供一种时钟信号处理装置,包括:振荡器,产生一个时钟频率输入到现场可编程逻辑门阵列芯片;现场可编程逻辑门阵列芯片,内部具有锁相环单元,所述时钟信号经过锁相环单元倍频得到全局时钟信号。本发明还提供一种电视信号发生器,包括所述的时钟信号处理装置。本发明全局时钟信号由锁相环直接输出,信号稳定, 电路简单,直接应用现场可编程逻辑门阵列芯片中的锁相环,对振荡器产生的频率较低的时钟信号进行倍频得到需要的全局时钟信号,保证了电视信号发生器中最终的高清晰电视信号的稳定和质量。
【专利说明】时钟信号处理装置、电视信号发生器

【技术领域】
[0001]本发明属于广播电视领域,特别是涉及一种时钟信号处理装置和包括所述时钟信号处理装置的电视信号发生器。

【背景技术】
[0002]随着科技的发展和人民生活的提高,高清晰度电视设备越来越受到广大电子消费者的青睐,电视信号发生器成为在高清晰度电视的科研、生产以及售后服务过程中起着不可或缺的作用,电视信号发生器的信号的质量优劣,也会影响对高清电视生产,评价;在一种基于现场可编程逻辑门阵列芯片的高清度电视信号发生器中,现场可编程逻辑门阵列芯片,高清晰度数字电视信号的输出接口高清晰度多媒体接口芯片,高清模拟电视信号的输出接口数字模拟转换器需要同一个全局时钟信号进行控制;所述的全局时钟信号由振荡器直接产生,由于全局时钟信号频率高,传输过程中衰减严重,造成了输出的高清电视信号不稳定,时断时续,音频卡顿等问题。


【发明内容】

[0003]实现上述目的及其他相关目的,本发明提供一种时钟信号处理装置,其特征在于,包括:振荡器,产生一个时钟频率输入到现场可编程逻辑门阵列芯片;现场可编程逻辑门阵列芯片,内部具有锁相环单元,所述时钟信号经过锁相环倍频得到全局时钟信号。通过锁相环得到的全局时钟信号稳定,解决了高清晰度电视信号不稳定,时断时续,音频卡顿等问题。
[0004]进一步地,所述振荡器为有源振荡器。在本发明中,需要一种频率稳定不变的时钟信号,有源振荡器信号质量好,比较稳定,而且连接方式相对简单(主要是做好电源滤波,通常使用一个电容和电感构成的PI型滤波网络,输出端用一个小阻值的电阻过滤信号即可),不需要复杂的配置电路所以在本发明中,优选采用有源的振荡器。
[0005]进一步地,所述的振荡器为有源石英振荡器。因为石英振荡器由于石英晶体振荡器具有体积小、重量轻、可靠性高、频率稳定度高等优点,精度为1PPM(百万分之一)至100PPM,而电视信号发生器对于时序要求敏感,所以在本发明中采用了有源石英振荡器。
[0006]进一步地,所述全局时钟信号的频率为148.5MHz。在本发明中,高清电视信号发生器需要的全局时钟信号频率为148.5MHz,因为该信号频率较高,不能直接从振荡器生产。
[0007]进一步地,所述振荡器产生的频率为74.25MHz的时钟信号。74.25MHz的时钟信号经过锁相环倍频后,刚好得需要的全局时钟信号148.5MHz。
[0008]进一步地,所述振荡器输出脚与所述现场可编程逻辑门阵列芯片的时钟输入引脚正向相对,在同一直线上,且距离小于2毫米。振荡器的输出脚距离现场可编程逻辑门阵列芯片的时钟输入引脚距离过大时,会导致输入时钟波形恶化,进而导致锁相环单元工作不正常。采用引脚相对,距离靠近的方式,能彻底解决这个问题。
[0009]进一步地,所述现场可编程逻辑门阵列芯片提供输出引脚,将所述全局时钟信号连接到高清晰度多媒体接口芯片和数字模拟转换器,控制高清数字电视信号的输出。直接将全局时钟信号提供给高清晰度多媒体接口芯片,减少输出衰减环节,保证了高清数字电视信号的稳定性。
[0010]本发明还提供一种电视信号发生器,包括:如上所述的时钟信号处理装置。如上所述的时钟信号处理装置,解决了电视信号发生器的信号不稳定,时断时续,音频卡顿等问题。
[0011]如上所述,本发明的时钟信号处理装置,具有以下有益效果:
[0012]1、本发明全局时钟信号由锁相环直接输出,信号稳定,保证电视信号发生器中最终的高清晰电视信号的稳定和质量。
[0013]2、本发明本发明电路简单,直接应用现场可编程逻辑门阵列芯片中的锁相环,对振荡器产生的频率较低的时钟进行倍频得到需要的全局时钟信号。
[0014]4、本发明中振荡器输出引脚和现场可编程逻辑门阵列芯片时钟输入引脚靠近直线对接,解决了振荡器的时钟信号因传输距离过大,产生时钟波形恶化,进而导致锁相环单元工作不正常的问题。

【专利附图】

【附图说明】
[0015]图1为本发明时钟信号处理装置结构示意图。
[0016]图2为原有技术的结构示意图。
[0017]图3为振荡器与现场可编程逻辑阵列门芯片连接关系图。
[0018]零件标号说明:1、振荡器;2、现场可编程逻辑阵列门芯片;3、锁相环单元;4、高清晰度多媒体接口芯片;5、数字模拟转换器。

【具体实施方式】
[0019]以下由特定的具体实施例说明本发明的实施方式,熟悉此技术的人士可由本说明书所揭露的内容轻易地了解本发明的其他优点及功效。
[0020]为了能够详细地描述本发明,对本发明的时钟信号处理装置作具体说明:
[0021]如图1所示,一种电视信号发生器的时钟信号处理装置,包括:振荡器1,产生一个时钟频率输入到现场可编程逻辑门阵列芯片2 ;现场可编程逻辑门阵列芯片2,内部具有锁相环单元3所述时钟信号经过锁相环单元3倍频得到全局时钟信号。
[0022]其中所述振荡器I为有源振荡器。在本发明中,需要一种频率稳定不变的时钟信号,有源振荡器信号质量好,比较稳定,而且连接方式相对简单(主要是做好电源滤波,通常使用一个电容和电感构成的PI型滤波网络,输出端用一个小阻值的电阻过滤信号即可),不需要复杂的配置电路所以在本发明中,优选采用有源的振荡器。
[0023]其中,所述的振荡器为有源石英振荡器。因为石英振荡器由于石英晶体振荡器具有体积小、重量轻、可靠性高、频率稳定度高等优点,精度为IPPM(百万分之一)至100PPM,而电视信号发生器对于时序要求敏感,所以在本发明中采用了有源石英振荡器。
[0024]其中,所述全局时钟信号的频率为148.5MHz。在本发明实施例中,高清电视信号发生器需要的全局时钟信号频率为148.5ΜΗζο如图2所示,在原有技术中,振荡器I直接为可编程逻辑门阵列芯片2,高清晰度多媒体接口芯片4和数字模拟转换器5提供148.5MHz同步信号;因为该信号频率较高,直接从振荡器生产,传输到控制信号输出的高清晰度多媒体接口芯片4和数字模拟转换器5时,衰减严重,造成了高清晰度电视信号不稳定,时断时续,音频卡顿等问题。所以需要振荡器I产生频率低的时钟信号经现场可编程逻辑门阵列芯片2的锁相环单元3,得到稳定的高频率的全局时钟信号;这个全局时钟不但供现场可编程逻辑门阵列芯片2内部使用,现场可编程逻辑门阵列芯片2也提供输出引脚,将全局时钟信号连接到高清晰度多媒体接口芯片4和数字模拟转换器5使用。
[0025]其中,如图3所示,所述振荡器输出脚与所述现场可编程逻辑门阵列芯片的时钟输入引脚正向相对,在同一直线上;距离小于2毫米,振荡器I的输出引脚距离现场可编程逻辑门阵列芯片2的时钟输入引脚距离过大时,会导致输入时钟波形恶化,进而导致锁相环单元3工作的不正常。在实际运用中,由于印制板的面积要求,开始将振荡电路设置在离现场可编程逻辑门阵列芯片的距离较远的位置,锁相环单元3经常不能正常工作,或干脆不工作。采用将振荡器输出脚和现场可编程逻辑门阵列芯片2时钟输入引脚正向相对,在同一直线上,且距离不超过2毫米时,该问题得到完全解决。
[0026]其中,所述现场可编程逻辑门阵列芯片2提供输出引脚,将所述全局时钟信号连接到高清晰度多媒体接口芯片4,控制高清晰度数字电视信号的输出。直接将全局时钟信号提供给高清晰度多媒体接口芯片4,减少输出衰减环节,保证了高清晰度数字电视信号的稳定性。
[0027]其中,所述现场可编程逻辑门阵列芯片2提供输出引脚,将所述全局时钟信号连接到数字模拟转换器5,控制高清模拟电视信号的输出。直接将全局时钟信号提供给数字模拟转换器5,减少输出衰减环节,保证了高清模拟电视信号的稳定性。
[0028]在本发明中,有源石英振荡器I发出的74.25MHz的时钟信号经现场可编程逻辑门阵列芯片2的锁相环单元3电路,得到频率为148.5MHz的全局时钟信号;现场可编程逻辑门阵列芯片2对全局时钟信号进行计数运算等,形成同步时序信号,该同步时序信号和所述全局时钟信号一起直接输入到高清晰度多媒体接口芯片4和数字模拟转换器5 ;作为同步控制信号,能保证晰度电视信号的稳定性。
[0029]其中,包括了以上所述的时钟信号处理装置的电视信号发生器,属于本发明的保护范围。
[0030]上述实施例仅例示性说明本发明的原理及其功效,而非用于限制本发明。任何熟悉此技术的人士皆可在不违背本发明的精神及范畴下,对上述实施例进行修饰或改变。因此,举凡所属【技术领域】中具有通常知识者在未脱离本发明所揭示的精神与技术思想下所完成的一切等效修饰或改变,仍应由本发明的权利要求所涵盖。
【权利要求】
1.一种时钟信号处理装置,其特征在于,包括: 振荡器(I),产生一个时钟信号输入到现场可编程逻辑门阵列芯片(2); 现场可编程逻辑门阵列芯片(2),内部具有锁相环单元(3),所述时钟信号经过锁相环单元(3)倍频得到全局时钟信号。
2.根据权利要求1所述时钟信号处理装置,其特征在于:所述振荡器(I)为有源振荡器。
3.根据权利要求2所述时钟信号处理装置,其特征在于:所述的振荡器(I)为有源石英振荡器。
4.根据权利要求1所述时钟信号处理装置,其特征在于:所述全局时钟信号的频率为148.5MHzo
5.根据权利要求4所述时钟信号处理装置,其特征在于:所述振荡器(I)产生的频率为74.25MHz的时钟信号。
6.根据权利要求1所述时钟信号处理装置,其特征在于:所述振荡器(I)输出接口(6)与所述现场可编程逻辑门阵列芯片(2)的时钟输入引脚(7)正向相对,在同一直线上,且距离小于2毫米。
7.根据权利要求1所述时钟信号处理装置,器特征在于:所述现场可编程逻辑门阵列芯片(2)提供输出引脚,将所述全局时钟信号连接到高清晰度多媒体接口芯片(4)和数字模拟转换器(5),控制高清数字电视信号的输出。
8.一种电视信号发生器,其特征在于:包括: 如上权利要求1至7中任一项所述时钟信号处理装置。
【文档编号】H04N5/44GK104469206SQ201410718245
【公开日】2015年3月25日 申请日期:2014年12月1日 优先权日:2014年12月1日
【发明者】周杰, 宿家瑞 申请人:重庆洪深现代视声技术有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1