能接收变码的解码接收器的制造方法
【专利摘要】能接收变码的解码接收器,属于遥控【技术领域】,根据已申请的变码发射的电路,提出能与单波双码发射相配的一种变码接收电路,由射频接收解调部分、悬浮式变“1”的变码电路、执行单元、解码集成块共同组成,在初始状态下,解码集成块的变码端与发射编码集成块的变码端是一致的,因此能接收发射的第一次信号,当接收了第一次信号后,解码集成块的第一输出有高压,启动悬浮式变“1”的变码电路形成变码,可靠接收发射的第二次信号,从而激励执行单元,实现发射部分发出的悬浮式与“1”码两次变码的接收,为研究双码发射创造了更好的条件。
【专利说明】能接收变码的解码接收器
【技术领域】
[0001]属于遥控【技术领域】。
【背景技术】
[0002]遥控编码发射技术,是一种应用极广泛的电子技术,在群众的生活中十分广泛地出现,如用在汔车的保安防盗关门与开门上,用在高级防盗门的开门与关门上等等。
[0003]遥控时常受外界的干扰,如天气恶劣、周围环境拥挤、周围的遥控电器产品多等,都是影响遥控的干扰源,从而导致信号传递不准确,本单位曾研制了多个能变码的发射线路方案,它能够有效地解决这些问题,但如果没有与之匹配的接收器,一切都成为空谈,因此,根据已有的发射线路方案,量身研制能接收变码的接收电路,已成为目前必须迫切解决的问题,所以,特研究能与单波双码发射所匹配的接收电路,与之配合成为一个整体,为遥控产品的发展提供更安全的保障。
【发明内容】
[0004]本专利的主要目的是根据已申请的变码发射的电路,提出能与单波双码发射相配的一种变码接收电路,实现发射部分发出的悬浮式与“ I”码两次变码的接收,为研究双码发射创造更好的条件,实施后,有利于三态编码类集成电路的防破解能力的提升,以它价格低廉的优势,有利于市场的竞争,与其它高级类编码集成块组合后,有利于密级度的更大的提升。
[0005]本专利提出的措施是:
[0006]1、能接收变码的解码接收器由射频接收解调部分、悬浮式变“I”的变码电路、执行单元、解码集成块共同组成。
[0007]其中:射频接收解调部分的输出连接解码集成块的输入,解码集成块的第一个输出连接悬浮式变“ I ”的变码电路,解码集成块的第二输出连接执行单元。
[0008]解码集成块8位码位的其中7位连接为固定码,另一位成为变码端。
[0009]悬浮式变“I”的变码电路:由两个反相器与一个模拟开关组成:
[0010]解码集成块的第一个输出连接第一个反相器的输入,第一个反相器的输出连接第二个反相器的输入,第二个反相器的输出连模拟开关的控制端,模拟开关的输入端与解码集成块的火线连接在一起,模拟开关的输出连接变码端。
[0011]2、所用的解码集成块为非锁定型。
[0012]3、解码集成块的固定码的连接方式应与对应发射中编码集成块的固定码连接方式一样。
[0013]4、模拟开关的输出是连接解码集成块8位码位中的第二位码,这位码位即为变码端。
[0014]对本措施进一步解释如下:
[0015]1、简述前段时间本单位所研制的单波双码发射的主要原理:编码集成块的8位码中,其中7位是固定码,其中一位是变动码,发射部分在发射时,要发射两次码。其中第一次发射码是其中的7位固定码,和一位的“变动”码的第一次码,第二次发射的码是不变的7位固定码,和一位“变动码”变动后的码信号。而本发明所相配合的接收部分是接收编码集成中变动的第一次码信号是“悬浮”,第二次信号是“I”的情况。而现在本发明的接收线路,就是要可靠地能接收第一次发出的变动码是“悬浮”,第二次信号是“ I ”的情况的信号,但是这次方案与上次所申请的专利方案不同。
[0016]2、本措施I中,产生的二次解码的线路结构:用解码集成块中的8位码线与发射部分编码集成块对应。其中的7位码连接成了固定码(图2中的18)。最后一位码成为了一种接收两次信号的变码端(图2中的17),而在初始状态时,接收部分中“变位码”位始终呈现出的码位是“悬浮”的固定状态,而收到信号后才产生解码中的变码成为“I”状态。其解码集成有两位输出端,其中第一位输出端(图2中的4),又称为是悬浮式变“I”的变码电路控制端,该端直接控制变码。另一位是第二位输出端(图2中的6),该输出端与后级相连,是直接输出本级的解码结果。这种线路的结构可以实现本发明接收变码的要求。在上述线路结构中,第一输出连接第一个反相器的输入,第一个反相器的输出连接第二个反相器的输入,第二个反相器的输出连接模拟开关的控制端,模拟开关的输入端接解码集成块的火线,模拟开关的输出端连接变码端。
[0017]3、悬浮式变“ I ”的变码电路实现“悬浮”码变“ I ”的原因是:当解码集成第一输出无输出为零时,所连接的第一个反相器输入为低位,输出为高位,第二反相器输出端为低位,所连接的模拟开关控制端为低位,其输入端与输出端是断开的,所以模拟开关输出端所接的解码集成的变码端既不接电源又不接地线,为悬浮。反之当解码集成第一输出无输出为高位时,其模拟开关的输出端接通电源为高位,所连接的变码端为高位,即“I”状态,从而实现了悬浮码与“I”的变换。
[0018]4、与本单位曾申请的单波双码发明相配产生的解码原理。
[0019]本电路产生四种功能与相应原理:
[0020](I)、接收发射部分发出的第一次码的的原理:如图2,当解码集成块的第一输出无电压输出时,第一反相器的输入为低位,根据反相器的原理,可以得知,其输出端必定为高位,即“1”,同理可得知第二反相器的输出为低位,所连接的模拟开关为断开状态,所以模拟开关输出端所接的解码集成的变码端既不接电源又不接地线,为悬浮,与发射发出的第一次信号为悬浮相对应,所以能收到发射部分所发出的第一个信号。
[0021](2)、接收发射部分发出的第二次码的的原理:当收到发射发出的第一信号后,这时编码集成线路的第一输出端有I的高位信号输入,第一反相器的输入就是高位,其输出端必定了低位,即“0”,同理,第二反相器的输出必定为高位,模拟开关为接通状态,由于模拟开关的输入端与解码集成块的火线接在一起的,所以模拟开关输出端所接的解码集成的变码端为高位,即“I”状态,与发射的变动码“I”相同,所以能接收第二次不同的码信号。
[0022](3)、接收两次变码必须具有先后的有时序限制及原理:由于本发明中的解码集成块变位线初始状为悬浮,所以只有发射部分发出变动码为悬浮时,发射与接收码才能对应,编码集成块第一位输出才有输出,因而引起解码集成块变码才有“ I”的新码,而这个新码才能和发射吻合,从而使本发明中解码集成第二输出端有高位输出。反之发射部分如果是先发射出是第二次的“I”信号,此时因本发明的编码集成块的变码位线是初始状态下的悬浮状与发射码不符合,不会有与后级相连的输出。以上分析,本发明解码集成有输出,必须先接到第一次的正确信号后,才可能接收第二次发射的正确信号。
[0023](4)、两次发射信号具有接收时限的严格要求,(其好处是可以大大提高破解能力)及原理:在本措施中其解码集成块采用的瞬态输出型解码集成块,其好处是,解码集成块在收到第一次发出的信号后,第一输出端有高位输出,但不是长久的,只能在一个暂短的时间收到第二次信号,否则自动作费,需要重新接收第一次信号,才能接收第二信号。因而要破解必须要形成重要要素。因而大大地提高了破解的密级。
[0024]5、反相器用于逻辑取反,具有很好的带负载能力,当电压由高变低时,具有缓冲作用,使解码集成块不会损坏。
[0025]6、措施I中使用的电子开关是模拟开关⑶4066,内部有4个独立的模拟开关,各开关间的串扰很小,典型值为一 50dB,当控制端加高电平时,开关导通,导通阻抗比较低,另夕卜,导通阻抗在整个输入信号范围内基本不变。消除了开关晶体管阈值电压随输入信号的变化,因此在整个工作信号范围内导通阻抗比较低。与单通道开关相比,具有输入信号峰值电压范围等于电源电压以及在输入信号范围内导通阻抗比较稳定等优点。当控制端加低电平时开关截止。模拟开关导通时,导通电阻为几十欧姆;模拟开关截止时,呈现很高的阻抗,可以成为开路。模拟开关可传输数字信号和模拟信号,可传输的模拟信号的上限频率为40MHz ο
[0026]模拟开关是一种三稳态电路,它可以根据选通端的电平,决定输人端与输出端的状态。当选通端处在选通状态时,输出端的状态取决于输人端的状态;当选通端处于截止状态时,则不管输人端电平如何,输出端都呈高阻状态。模拟开关具备了功耗低、速度快、无机械触点、体积小和使用寿命长等特点。
[0027]本发明实施后,与本单位前申请的发射部分配合后,以下突出的特点:
[0028]1、实现了低价格的编码集成电路的变码形式,提升了编码集成电路的性质,本
【发明者】的接收电路解码后必须要接收两次码后才有输出,因而具有很高的防破解能力,由于低级的编码集成块具有价格低廉的优势,所以其产品有很强的竞争力。
[0029]2、如果与滚动码线路的再次组合,其破译难度是超强的,因为滚动码是一类性质的编码,而本措施中双码发射又是一类性质的编码,两种不同性质的编码组合,比一种性质的编码破解难度更大。
[0030]3、本措施的双码接收线路接收可靠。
[0031]其原因是本发明中的解码集成块固定码与与发射部分的固定码完全相符。而接收的变化码部分,第一次信号码是“悬浮”,第二次信号的码是“ 1”,与发射部分发出的两次变码绝对相符,第一次信号是“悬浮”,第二个信号也是“I”。完全遵循了这类编解码集成块的规律。另一个十分重要的原因是,在本发明中的接收线路中的解码实现的是“跟踪制”,也即是在接收到第一个变码“悬浮”后,才自动变为第二次所需的码“ 1”,两次接收过程不紊舌L不越位。
[0032]4、破解十分困难:主要有三个原因,一是必须有两次不同的码才能实现解码,才有输出。二是两次所需的不同的码有时序要求,不能紊乱,第三个重要原因是,这种不同的两次变码在发射时还必须有时间的要求,因为本发明中采用的编码集成输出是采用的瞬态输出型,也即是说在收到信号后,其输出只能保持为瞬态高位,短暂时间后就会消失。如果作案者,在第一次试探作正确的码后,想在十分短暂的时间内再试探出第二次正确的码显然是十分困难的。也既是说,作案者想破解本发明必须通过三关:一是必须两次不同双码,二是还必须有时序,三是还必须限制在很短的时间之内才能完成,因此采用作案的“扫码仪”破解几乎不可能。从某一方面意义来说,这种密级高于滚动码,因为破解滚动码在理论上,存在一定的概率,只是这种概率很低,很低,而本发明因为存在上述的破解三要素,这种破解概率就可能更低。
[0033]5、线路可靠,一是线路精简。二是反相器具有很好的带负载能力,当电压由高变低时,具有缓冲作用,使解码集成块不会损坏。模拟开关具备了功耗低、速度快、无机械触点、体积小和使用寿命长等特点。
[0034]6、生产容易,一是不用贵重的设备与仪表,二是技术简单,三是线路精简且所用元件要求低,所以可以产生很高的直通率,十分适合微型企业生产。
【专利附图】
【附图说明】
[0035]图1是能接收变码的解码接收器的总措施示意图。
[0036]图中:1、射频接收解调部分(如超再生式接收解调单元,或外差式接收解调单元);2、解码集成块;3、执行单元;4、解码集成块第一输出;5、悬浮式变“I”的变码电路;6、解码集成块第二输出。
[0037]图2是本措施有关部分的实际电路图。
[0038]图中:1、射频接收解调部分(如超再生式接收解调单元,或外差式接收解调单元);2、解码集成块;3、执行单元;4、解码集成块第一输出;6、解码集成块第二输出;8、第一个反相器;11、第二个反相器;12、第二个反相器的输出,即模拟开关的控制端;13、模拟开关;
15、模拟开关的输入端;17、模拟开关的输出端,即解码集成块的变码端;18、解码集成块的固定码。
【具体实施方式】
[0039]图1与图2共同描述了具体实施的一种方式。
[0040]1、挑选元件:其中解码集成块选用2272,反相器可用CMOS系列,可用⑶系列,如CD4069,模拟开关是CD4066。
[0041]2、焊接:按图2焊接。
[0042]3、调整与检测:
[0043](I)、能自动变码位线的功能检测:当发射出第一次信号时,本发明能可靠接收:有万用表测解码集成块的第一输出端有高位输出。
[0044](2)、两次信号接收功能检测:在收到第一信号后,很快发射第二信号,这时解码集成块第二输出有高位输出。有万用表测该位时有电压输出,如果采用示波器时,显示屏有高位反应。
[0045](3)、检测接收信号是否时序:将万用表或示波器接到解码集成块的第二输出端,如果首先发射第二信号,此时解码集成块第二输出无高压,如果有高压,说明反相器损坏了,或是模拟开关的损坏。
[0046](4)、检测解码集成块是否为非互锁型:将万用表或示波器接到解码集成块的第一输出与第二输出观察,当收到信号后,在暂短的时间内信号会消失,否则应更换解码集成块的型号。
【权利要求】
1.能接收变码的解码接收器,其特征是:由射频接收解调部分、悬浮式变“I”的变码电路、执行单元、解码集成块共同组成; 其中:射频接收解调部分的输出连接解码集成块的输入,解码集成块的第一个输出连接悬浮式变“I”的变码电路,解码集成块的第二输出连接执行单元; 解码集成块8位码位的其中7位连接为固定码,另一位成为变码端; 悬浮式变“I”的变码电路:由两个反相器与一个模拟开关组成: 解码集成块的第一个输出连接第一个反相器的输入,第一个反相器的输出连接第二个反相器的输入,第二个反相器的输出连模拟开关的控制端,模拟开关的输入端与解码集成块的火线连接在一起,模拟开关的输出连接变码端。
2.根据权利要求1所述的能接收变码的解码接收器,其特征是:所用的解码集成块为非锁定型。
3.根据权利要求1所述的能接收变码的解码接收器,其特征是:解码集成块的固定码的连接方式应与对应发射中编码集成块的固定码连接方式一样。
4.根据权利要求1所述的能接收变码的解码接收器,其特征是:模拟开关的输出是连接解码集成块8位码位中的第二位码,这位码位即为变码端。
【文档编号】H04B1/16GK204068951SQ201420511420
【公开日】2014年12月31日 申请日期:2014年9月7日 优先权日:2014年9月7日
【发明者】郑敏芝, 蒋丹 申请人:重庆尊来科技有限责任公司