本实用新型涉及一种射频信号转基带信号的pcba模块,属于卫星通信产品技术领域。
背景技术:
在采用超外差结构的卫星接收机中,均需要将射频信号转换到基带信号;随着小型化产品的大量出现,射频信号在一块pcba上直接转换为基带信号,并进行数字解码的方案成为了可能。
因此,本方案针对现有技术中射频信号转基带信号集成程度不足的问题,设计了本方案中的结构。
技术实现要素:
本实用新型的目的在于,解决上述问题,设计了本实用新型,实现射频信号转基带信号功能在同一pcba模块上高度集成。
本实用新型解决其技术问题所采用的技术方案是:
本实用新型公开一种射频信号转基带信号的pcba模块,包括集成在同一pcb板上的下述器件:
bpf滤波器,用于接收射频信号并滤波;
lna放大器,与所述bpf滤波器通信连接并接收滤波后的射频信号;
att衰减器,与所述lna放大器通信连接并配合其调整射频信号的幅度;
混频器,与所述att衰减器通信连接并将射频信号还原为基带信号;
vga信号放大器,与所述混频器通信连接并调整增益所述基带信号;
高速ad转换器,与所述vga信号放大器通信连接并将其输出信号转换为数字信号数据;
第一fpga控制器,与所述高速ad转换器连接并用于其输出数据的解调译码;
第二fpga控制器,与所述第一fpga控制器通信连接并用于接口和配置的管理,同时,也用于第一fpga控制器资源不够时所分发的数据的解调译码;
本振源,向上述各器件提供所需的时钟信号。
优选地,所述本振源包括晶振和pll电路,所述pll电路连接晶振并输出不同的时钟信号以供给所需的器件。
优选地,所述pll电路分别与高速ad转换器、第一fpga控制器和第二fpga控制器连接并提供所需的时钟信号。
优选地,所述bpf滤波器所接收的射频信号频率为950mhz~2150mhz。
优选地,还包括sma母头连接器和fmc连接器;所述sma母头连接器对外连接并接收射频信号;所述fmc连接器对外连接并将数据解调译码后输出。
本实用新型的有益效果为:
1、本设计采用零中频方案,提供一种射频信号直接到基带信号,并进行解码的pcba板;
2、采用模块化设计,统一接口和封装,实现射频信号转基带信号功能在同一pcba模块上高度集成,能够在设备上进行快速维修和更换。
附图说明
图1为本技术方案中pcba模块的电路原理图;
图2为本技术方案中pcba模块主要元器件分布图。
附图标记:1-bpf滤波器,2-lna放大器,3-att衰减器,4-混频器,5-vga信号放大器,6-高速ad转换器,7-第二fpga控制器,8-第一fpga控制器,9-pll电路,10-晶振,11-sma母头连接器,12-fmc连接器。
具体实施方式
本实用新型公开一种射频信号转基带信号的pcba模块,包括集成在同一pcb板上的下述器件:bpf滤波器1、lna放大器2、att衰减器3、混频器4、vga信号放大器5、高速ad转换器6、第一fpga控制器8、第二fpga控制器7、sma母头连接器11和fmc连接器12。
所述bpf滤波器1连接sma母头连接器11并通过该sma母头连接器11接收频率为950mhz~2150mhz的射频信号,然后对射频信号进行滤波。
所述lna放大器2bpf滤波器1通信连接,bpf滤波器1滤波输出的射频信号传递至lna放大器2,lna放大器2将该信号放大后输出到att衰减器3。
所述att衰减器3与lna放大器2通信连接,两者配合将滤波后的射频信号调整至指定幅度。
所述混频器4与att衰减器3通信连接,调整后的射频信号输入到混频器4中后,混频器4将射频信号还原为基带信号。
所述vga信号放大器5与混频器4通信连接,并用于调整增益被混频器4还原出的基带信号。
所述高速ad转换器6与vga信号放大器5通信连接并将其输出信号转换为数字信号数据。
所述第一fpga控制器8与高速ad转换器6连接并用于其输出数据的解调译码;第二fpga控制器7,与所述第一fpga控制器8通信连接并用于接口和配置的管理,同时,也用于第一fpga控制器8资源不够时所分发的数据的解调译码。
所述本振源包括晶振10和pll电路9,所述pll电路9连接晶振10并输出不同的时钟信号以供给所需的器件;所述pll电路9分别与高速ad转换器6、第一fpga控制器8和第二fpga控制器7连接并提供所需的时钟信号。
所述fmc连接器12对外连接并将数据解调译码后输出。
本pcba模块在使用时主要完成射频信号转换为基带信号的功能,射频信号输入950mhz~2150mhz,经过bpf滤波器1滤波后,由lna放大器2和att衰减器3调整信号幅度后,进入混频器4,还原基带信号,再通过vga信号放大器5调整增益,最后高速ad转换器6采样,形成数字信号送入第一fpga控制器8或第二fpga控制器7;fpga完成解码后,通过fmc连接器12将数据送给其他模块;在此过程中,pll电路9用于产生板卡各器件工作所需要的所有时钟,设置在pcba模板上的电源电路保证提供给各器件高品质电源;第一fpga控制器8的作用是:接收高速ad转换器6的采样数据,进行解调译码;当第一fpga控制器8资源不够时,将部分数据分发到第一fpga控制器8;第二fpga控制器7的作用是:接口的管理、对模块本身进行管理和配置、对第一fpga控制器8分发过来的数据进行解调译码。
上述实施例仅仅是为了清楚的说明所做的举例,而并非对实施方式的限定。对于所属领域的技术人员来说,在上述说明的基础上还可以做出其它不同形式的变化或变动。这里无需也无法对所有的实施方式予以穷举。而由此所引伸出的显而易见的变化或变动仍处于本实用新型的保护范围内。
1.一种射频信号转基带信号的pcba模块,其特征在于,包括集成在同一pcb板上的下述器件:
bpf滤波器(1),用于接收射频信号并滤波;
lna放大器(2),与所述bpf滤波器(1)通信连接并接收滤波后的射频信号;
att衰减器(3),与所述lna放大器(2)通信连接并配合其调整射频信号的幅度;
混频器(4),与所述att衰减器(3)通信连接并将射频信号还原为基带信号;
vga信号放大器(5),与所述混频器(4)通信连接并调整增益所述基带信号;
高速ad转换器(6),与所述vga信号放大器(5)通信连接并将其输出信号转换为数字信号数据;
第一fpga控制器(8),与所述高速ad转换器(6)连接并用于其输出数据的解调译码;
第二fpga控制器(7),与所述第一fpga控制器(8)通信连接并用于接口和配置的管理,同时,也用于第一fpga控制器(8)资源不够时所分发的数据的解调译码;
本振源,向上述各器件提供所需的时钟信号。
2.如权利要求1所述的射频信号转基带信号的pcba模块,其特征在于,所述本振源包括晶振(10)和pll电路(9),所述pll电路(9)连接晶振(10)并输出不同的时钟信号以供给所需的器件。
3.如权利要求2所述的射频信号转基带信号的pcba模块,其特征在于,所述pll电路(9)分别与高速ad转换器(6)、第一fpga控制器(8)和第二fpga控制器(7)连接并提供所需的时钟信号。
4.如权利要求1所述的射频信号转基带信号的pcba模块,其特征在于,所述bpf滤波器(1)所接收的射频信号频率为950mhz~2150mhz。
5.如权利要求1-4之一所述的射频信号转基带信号的pcba模块,其特征在于,还包括sma母头连接器(11)和fmc连接器(12);所述sma母头连接器(11)对外连接并接收射频信号;所述fmc连接器(12)对外连接并将数据解调译码后输出。