一种RS485总线自动收发电路的制作方法

文档序号:27926880发布日期:2021-12-11 11:51阅读:121来源:国知局
一种RS485总线自动收发电路的制作方法
一种rs485总线自动收发电路
技术领域
1.本实用新型涉及rs485电路技术领域,具体为一种rs485总线自动收发电路。


背景技术:

2.rs485是目前工业现场广泛使用的数字通信标准,其特点是实施简单方便,使用该标准的数字通信网络传送距离远、速度快、抗干扰能力强,支持总线与多站点互联模式,是集散控制系统和现场总线控制系统中采用最多的通信和组网方法。然而rs485作为一种半双工的通信总线,在实际应用中,通常需要mcu来控制收发器的收发状态,一旦控制出现问题,就会导致数据收发出现错误。为节省mcu的i/o资源,提高数据收发的准确性,rs485自动收发电路应运而生。
3.传统的rs485自动收发电路在从接收状态瞬间转为发送状态时,由于数据传输存在延时,此时还有部分接收进来的数据信号残留在芯片内或是a、b端,成为一段干扰信号,容易导致收发信号的不稳定,因此需要对电路进一步优化,使数据收发更为稳定可靠。


技术实现要素:

4.本实用新型的目的在于提供一种rs485总线自动收发电路,能够消除数据收发过程中的干扰信号,提高数据收发的准确性和稳定性,解决传统rs485自动收发方式信号不稳定的问题。
5.为实现上述目的,本实用新型提供如下技术方案:一种rs485总线自动收发电路,包括rs485芯片u1、三极管q1、电容c1、c2、c3和电阻r2、r3、r4;三极管q1的发射极与电源vcc电性连接,三极管q1的基级与电阻r2的一端电性连接,电阻r2的另一端与芯片u1的di端电性连接,三极管q1的集电极分别与释能电阻r4的一端、芯片u1的de端、储能电容c3的一端电性连接,释能电阻r4的另一端与储能电容c3的另一端电性连接,且二者同时与接地端电性连接。
6.优选的,储能电容c3与释能电阻r4形成一个rc延时电路。
7.优选的,rs485芯片u1的8号引脚vcc端与电容c1、c2的一端连接,电容c1、c2的另一端与接地端电性连接。
8.优选的,rs485芯片u1的7号引脚与电阻r3的一端电性连接,电阻r3的另一端与rs485芯片u1的6号引脚电性连接。
9.与现有技术相比,本实用新型的有益效果如下:
10.1、本rs485总线自动收发电路,通过在收发控制电路部分增设电容来达到收发转换延时的作用,使电路由接收状态转为发送状态时不会存在还未接收完成的数据,而导致残留的数据对发送状态的数据形成干扰,实现了数据的自动收发功能,简化了数据收发的软件处理流程。
11.2、本rs485总线自动收发电路,解决了传统自动收发电路信号不稳定的问题,使数据收发更为稳定可靠,整个电路结构新颖,使用方便。
附图说明
12.图1为本实用新型的电路示意图。
具体实施方式
13.下面将结合本实用新型实施例中的附图,对本实用新型实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本实用新型一部分实施例,而不是全部的实施例。基于本实用新型中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本实用新型保护的范围。
14.请参阅图1,一种rs485总线自动收发电路,包括rs485芯片u1、三极管q1、电容c1、c2、c3和电阻r2、r3、r4;三极管q1的发射极与电源vcc电性连接,三极管q1的基级与电阻r2的一端电性连接,电阻r2的另一端与芯片u1的di端电性连接,三极管q1的集电极分别与释能电阻r4的一端、芯片u1的de端、储能电容c3的一端电性连接,释能电阻r4的另一端与储能电容c3的另一端电性连接,且二者同时与接地端电性连接。
15.在上述实施例中,储能电容c3与释能电阻r4形成一个rc延时电路。
16.在上述实施例中,rs485芯片u1的8号引脚vcc端与电容c1、c2的一端连接,电容c1、c2的另一端与接地端电性连接。
17.在上述实施例中,rs485芯片u1的7号引脚与电阻r3的一端电性连接,电阻r3的另一端与rs485芯片u1的6号引脚电性连接。
18.工作原理:本rs485总线自动收发电路,rs485芯片u1的型号为max485,如图1所示,当接收数据时,tx为高电平,三极管q1截止,re为低电平使能,ro接收数据有效,芯片u1为接收状态,此时储能电容c3与释能电阻r4形成一个rc延时电路,使接收状态延时,确保所有的数据都能够完成接收。
19.当发送数据时,tx为低电平,三极管q1导通,电源vcc可以瞬时将电容c3充满,de为高电平使能,di发送数据有效,芯片u1为发送状态,此时由于接收状态时所有数据均已完成接收,不会存在数据信号残留对发送状态的信号干扰,因此可以稳定地发送数据。
20.综上所述:本rs485总线自动收发电路,通过在收发控制电路部分增设电容来达到收发转换延时的作用,使电路由接收状态转为发送状态时不会存在还未接收完成的数据,而导致残留的数据对发送状态的数据形成干扰,实现了数据的自动收发功能,简化了数据收发的软件处理流程,解决了传统自动收发电路信号不稳定的问题,整个电路稳定可靠,使用方便。
21.需要说明的是,在本文中,诸如第一和第二等之类的关系术语仅仅用来将一个实体或者操作与另一个实体或操作区分开来,而不一定要求或者暗示这些实体或操作之间存在任何这种实际的关系或者顺序。而且,术语“包括”、“包含”或者其任何其他变体意在涵盖非排他性的包含,从而使得包括一系列要素的过程、方法、物品或者设备不仅包括那些要素,而且还包括没有明确列出的其他要素,或者是还包括为这种过程、方法、物品或者设备所固有的要素。
22.尽管已经示出和描述了本实用新型的实施例,对于本领域的普通技术人员而言,可以理解在不脱离本实用新型的原理和精神的情况下可以对这些实施例进行多种变化、修改、替换和变型,本实用新型的范围由所附权利要求及其等同物限定。


技术特征:
1.一种rs485总线自动收发电路,其特征在于:包括rs485芯片u1、三极管q1、电容c1、c2、c3和电阻r2、r3、r4;三极管q1的发射极与电源vcc电性连接,三极管q1的基级与电阻r2的一端电性连接,电阻r2的另一端与芯片u1的di端电性连接,三极管q1的集电极分别与释能电阻r4的一端、芯片u1的de端、储能电容c3的一端电性连接,释能电阻r4的另一端与储能电容c3的另一端电性连接,且二者同时与接地端电性连接。2.根据权利要求1所述的一种rs485总线自动收发电路,其特征在于:储能电容c3与释能电阻r4形成一个rc延时电路。3.根据权利要求2所述的一种rs485总线自动收发电路,其特征在于:rs485芯片u1的8号引脚vcc端与电容c1、c2的一端连接,电容c1、c2的另一端与接地端电性连接。4.根据权利要求3所述的一种rs485总线自动收发电路,其特征在于:rs485芯片u1的7号引脚与电阻r3的一端电性连接,电阻r3的另一端与rs485芯片u1的6号引脚电性连接。

技术总结
本实用新型公开了一种RS485总线自动收发电路,包括RS485芯片U1、三极管Q1、电容C1、C2、C3和电阻R2、R3、R4;三极管Q1的发射极与电源VCC电性连接,三极管Q1的基级与电阻R2的一端电性连接,电阻R2的另一端与芯片U1的DI端电性连接,三极管Q1的集电极分别与释能电阻R4的一端、芯片U1的DE端、储能电容C3的一端电性连接,释能电阻R4的另一端与储能电容C3的另一端电性连接,且二者同时与接地端电性连接。本电路实现了数据的自动收发功能,简化了数据收发的软件处理流程,解决了传统自动收发电路信号不稳定的问题,整个电路结构新颖,稳定可靠,使用方便。方便。方便。


技术研发人员:祝益民 黄良
受保护的技术使用者:杭州一益信息技术有限公司
技术研发日:2021.05.31
技术公布日:2021/12/10
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1