利用cdma方式接收信息时的码同步时刻确定方法、确定装置、及cdma接收装置的制作方法

文档序号:71192阅读:335来源:国知局
专利名称:利用cdma方式接收信息时的码同步时刻确定方法、确定装置、及cdma接收装置的制作方法
技术领域
本发明涉及一种利用CDMA(码分多址)方式接收信息时的码同步时刻确定方法、确定装置、及CDMA接收装置。
背景技术
在CDMA方式中,由发射站利用与用于发射信息信号扩频时的码数据相同的码数据来进行反扩,从而可接收特定信道的信息。在进行该接收时,必须使包含于发射信息信号中的码数据与预先准备于接收侧的码数据同步。
可是,在CDMA方式的通信领域中,从发射站发射的CDMA电波因高层建筑物等改变传播方向,通过不同的多重路径(多个路径)传播。结果,相同的CDMA信息电波由于路径长度的不同,在不同的时刻到达接收站并被接收。另外,作为电波传播媒体的空气的温度、密度的不同导致电波传播速度的不同,从而使得接收站在相互稍有差异的时刻接收到多个相同内容的信号。
如上述那样,在CDMA电波接收站,由发射站利用与用于扩频的码相同的码来进行两者的相关计算,检测出相关性高的时刻,确定码同步,通过反扩进行所分配信道的接收信号的解调。在这里,从接收站接收的电波如上述那样,在通过多重路径传播的场合,相对发射的一个信息存在多个与码相关的时刻。
在CDMA通信中,已知有RAKE接收方式,其通过合并这样的多重路径的信息,利用经由具有最高相关性的路径以外的路径的信息,提高接收精度。在该RAKE接收方式中,是利用经由多重路径的信息,但为了提高信息处理效率,需要将选择的路径信息数按相关性从高到低的顺序限定为规定数量,即限定为有限个。
在接收CDMA信息时,对与扩频所用码系列的一个循环时间相当的期间内的多个抽样时刻的码相关值进行计算,利用与各抽样时刻对应的地址将这些码相关值存放到RAM中,反复进行该数据存放操作,积累相关值数据,为了将经由规定数量的多重路径的信息用于RAKE合成,需要相应于路径数,从存放的码相关值中获得与所需的规定数量的信息对应的数量的高相关值时刻数据。
为了获得一个高相关值时刻数据,对码系列的一个循环时间内的所有候补点即从RAM的起始地址到最终地址进行扫描,在读出的相关值中确定最高的相关值。抽取相应于与该最高相关值对应的地址而形成的时刻,将其定为码同步所用的第1时刻数据。
在现有的时刻确定方法中,当求得第2时刻数据时,在屏蔽(マスク)与最初时刻确定的第1时刻数据对应的数据的状态下,对1码系列时间内的所有候补时刻即从RAM的起始地址到最终地址进行扫描,在读出的相关值中,抽取与仅次于已确定的最高相关值的高相关值对应的地址的时刻,作为第2时刻数据。
以下同样,对所有时刻数据,扫描1码系列时间内的所有候补时刻即从RAM的起始地址到最终地址,在余下的相关值中,按顺序抽取与高相关值对应的时刻,定为各时刻数据。为此,要对用于RAKE合成的各指形(フインガ一)回路的接收信号的同步进行确定,需要很长时间。
另外,提供表示高相关值的时刻的1个路径,可能产生提高从该时刻稍错开的近旁时刻的相关值那样的影响。在这样的场合,即使具有高的相关值,也需要将该近旁时刻从正规时刻数据的候补中加以排除。然而,当进行该排除操作时,存在误将本来应作为正规时刻数据的候补的时刻排除的危险。为此,进行排除时,需要很多不必要的存储装置以暂时使该数据回避。另外,为了排除,而有可能将特定时刻的信息删除的场合,需要对存放的相关值随时间的变化状况进行监视等,为此需要烦杂的控制。
另外,最近,为了提高CDMA信号的接收性能,存在减小抽取码相关值时的抽样间隔的倾向。为此,在发射的信息扩频率大的场合,扫描的候补时刻非常多。在这样的场合,检测出的、大的相关值的时刻数量也多,同步确定需要很长时间。

发明内容
本发明的一实施形式的码同步时刻确定方法,在多个时刻获取CDMA接收信号的码与内部码的相关值,与上述多个时刻对应地存储各相关值,从存储的多个相关值中检索具有最大值的时刻,将该时刻登录为极大时刻,以上述极大时刻为起点,朝上述极大时刻的前后方向分别对相关值进行扫描,将检测出极小相关值的时刻登录为极小时刻,从在上述极大时刻到极小时刻的具有规定时间间隔的多个时刻中存储的相关值中,将具有规定值以上的值的、至少1个相关值作为高相关值候补来抽取,将与上述抽取的高相关值候补对应的时刻作为码同步的时刻信息而保存。



图1为示出本发明一实施形式的CDMA接收装置的一部分构成的框图。
图2A为将经由多个路径的CDMA信号接收时的一个信道信号的码相关值与多个时刻对应起来画成曲线时的相关值曲线图。
图2B为用于说明图1所示码同步时刻确定回路的动作的相关曲线图。
图3为示出图1所示本发明一实施形式的码同步时刻确定装置的构成的框图。
图4为示出图3所示移位寄存器的信息保存方式的一例的图。
图5为示出图3所示码同步时刻确定回路检索相关值的极大时刻时的顺序的流程图。
图6为示出图3所示码同步时刻确定回路从相关值的极大时刻朝以前方向到检索出极小点时的顺序的流程图。
图7为示出图3所示码同步时刻确定回路从相关值的极大时刻朝以后方向到检索出极小点时的顺序的流程图。
图8A~8C分别为用于说明图1所示本发明一实施形式的CDMA接收装置的动作的图。
具体实施方式
下面参照附图详细说明本发明的实施形式。
首先,参照图1说明CDMA接收装置的本发明一实施形式的部分构成和动作。
在图1中,示出CDMA接收机的接收回路11、作为相关器而使用的匹配滤波器(matched filter)MF、相关回路COR1~CORn、RAM12、码同步时刻确定装置13、控制装置14、RAKE合成装置15。
接收回路11虽然未在图中具体示出,但实际上由模拟回路部和作为数字回路部的CDMA信号处理部构成,该模拟回路部由接收所传送的CDMA信号波的天线、和将来自天线的无线频率信号转换成中频信号的中频回路构成。
CDMA信号处理部由将中频信号转换成数字信号的A/D转换回路、和用于包含于获得的数字接收信号中的噪声成分的去除从而产生接收信号的正交解调回路构成。
生成的接收信号供给到匹配滤波器MF,同时分别供给到相关回路COR1~CORn。这些匹配滤波器MF和相关回路COR1~CORn任一个都具有如下构成,即对于与分配给该实施形式的CDMA接收装置的接收信道相对应的扩频码,例如伪噪声(PN)码,都具有高相关性;而且每个都生成表示解调数据的相关值数据。
在CDMA信号经由例如直线状的直接传播路径那样的单一传播路径被接收的场合,由匹配滤波器MF生成的相关值,相对循环一周的PN码系列表面上是仅生成1个,但实际上在接近最大相关值的峰值前后生成多个关联相关值。这些关联相关值是根据经由相同传播路径而来的接收波而获得,所以,在该实施形式的时刻确定中是不需要的,应从时刻确定的候补中排除。这一点将在后面参照图2B详细说明。
在从发射站到接收站之间,除直线状的直线传播路径以外,如果形成由高层建筑物等折射的多个传播路径,则多个CDMA信号波以与相互间的传播路径长度差对应的时间差依次被接收。因此,除与最短直接传播路径的接收波对应地获得的码相关值以外,在码系列循环一周期间按时序依次从匹配滤波器MF获得与传播路径的数量对应的数量的相关值。
图2A示出其一例的一连串的相关值曲线。在图2A中,横轴表示时间轴,纵轴表示相关值。例如,当传播路径的数量为6个时,PN码系列循环一周所需时间T0-Tm间分别具有峰值P1~P6,而且,6个高相关值曲线C1~C6具有设定最小值Vmin以上的值并分别与不同的6个传输路径对应,表示6个高相关值曲线C1~C6的相关值数据依次在时刻Tp1~Tp6的各前后的规定时间宽度内获得。
这些获得的相关值数据存放于RAM12中。在这里,RAM12具有与图2A所示的从时刻T0到Tm的多个抽样时刻对应的地址,由包含于控制装置14的、未在图中示出的地址计数器的输出来控制。由于CDMA接收信号连续地供给到匹配滤波器MF,所以,提供图2A所示那样的高相关值曲线C1~C6的相关值数据,在PN码系列每循环一周时被更新并供给到RAM12。
当该实施形式的CDMA接收装置为移动中的手机时,即使在短时间内多个路径的各路径长度也产生变化。例如当与曲线C1对应的一个路径的长度在短时间内稍变化时,在极大值P1前后经过相同路径的接收信号在某一时间宽度内出现。这与例如在图2B的极大值P1前后从时刻T(p1-q)到时刻T(p1+s)的时间宽度内的相关值数据相当。这一点将在后面参照图2B详细说明。
按照图1的匹配滤波器MF的输出,相关值曲线C1~C6反复累积存储到RAM12的基本相同的地址,各峰值依次增大后被存放。另一方面,不规则地出现的噪声成分连续地被存放到相同地址的概率极低,所以,即使进行多次累积存储,在特定时刻相关值也不增大,与接收信号成分相比,实质上可忽略。
通过对存放于RAM12的相关值进行的最初的扫描,例如相应于第1路径获得图2A的最初的高相关值曲线C1的最大值P1和其对应时刻Tp1的数据。在该状态下,时刻确定装置13内的地址控制部125指定图2B的从时刻T(p1-q)到T(p1+s)的地址,从RAM12依次读出对应的相关值数据,通过接口122供给到FIFO移位寄存器124。该读出的相关值曲线C1的数据图表如图2B所示。该相关值曲线C1的数据是分别包含相关值的大小数据和该数据被匹配滤波器MF获得的时刻数据,以下将其称为相关值数据。
在以下说明中,设定具有最大相关值的峰值在最初达到,但也可能最初没有达到最大的峰值。例如,存在基站与移动站之间的视线状况差、直达波衰落的场合。因此,实际上,不能将最大相关值无条件地确定为第1波。
为了对应这样的场合,需要只在从获得最大峰值的时刻到获得所期望的数量的峰值的时刻的期间,作为应输入到图3的FIFO移位寄存器124的最初相关值,使用从最大峰值时刻返回后的时刻的相关值。在图2A的例子中,需要只在从时刻Tp1到Tpm的期间(Tp6-Tp1=Titv)相当的期间,从时刻Tp1朝前返回后的时刻相当的RAM12的地址读出并进行处理。在这里,期间Titv可利用按经验或统计预先获得的期间。
时刻确定装置13,将从RAM12按与数据存放时相同的时序依次读出的相关值数据,读入到设于其内部的FIFO移位寄存器124,比较保存于寄存器123的例如16个候补相关值中最小的候补相关值与取入到FIFO移位寄存器124的相关值中的注目时刻的相关值。在最初状态下,寄存器123中预置与候补相关值的最小值相当的初期值。
例如,在从最初到第16位的、所取入的相关值都比初期值大的场合,将该16个相关值保存于寄存器123,并保存对应的时刻数据。之后,将取入的相关值与已经保存的16个候补相关值的最小值相比较,根据其大小按大小顺序取入。
这样,对于从RAM12读出的相关值曲线C1的数据,选择从相关值高的一方到第16位的相关值,保存到码同步时刻确定装置13内的寄存器123。
下面,更为详细地说明图3所示码同步时刻确定装置13的一例的构成。在图3中,相应于从码同步时刻确定装置13供给的地址数据从RAM12读出的、例如表示图2A的最初的相关值曲线C1的相关值数据,通过总线121供给到设于码同步时刻确定装置13内的接口122。
码同步时刻确定装置13由接口122、寄存器123、FIFO移位寄存器124、地址控制部125、比较器126、及间取回路127构成。
寄存器123保存例如16个具有高相关值的时刻候补的相关值数据,即高相关候补的时刻的识别符和相关值。
接口122按照地址控制部125的控制信号,从RAM12按时序读入多个相关值数据即多个时刻的识别符和相关值。
移位寄存器124按时序或与时序相反地(即按时间行进方向或按与时间相反方向)以FIFO形式保存通过接口122从RAM12依次读出的多个相关值数据即多个时刻的识别符和相关值。
比较器126分别比较保存于移位寄存器124的多个相关值和注目的相关值,若检测到在后面根据图4要说明的规定时间区域内的多个时刻中的最大相关值的时刻,则将最大相关值时刻检测信号输出到地址控制部125。
当保存于移位寄存器124的、在后面要说明的规定时间区域内获得的多个相关值中注目时刻的相关值为最大时,比较器126还比较该注目时刻的相关值与保存于寄存器123内的高相关候补中的最小相关值。当该注目时刻的相关值比保存于寄存器123中的16个高相关候补中的最小相关值大时,将用于使该最小相关值置换为注目时刻的相关值的置换信号输出到地址控制部125。
间取回路127仅在比较器126输出置换信号时,根据地址控制部125的控制信号,将保存于移位寄存器124的时刻信息经由间取回路127供给到寄存器123。这样,当上述注目时刻的相关值比保存于寄存器123的高相关候补中的最小相关值大时,该高相关候补的最小相关值置换为来自间取回路127的注目时刻的相关值。
这样,在该实施形式中,仅限于到注目时刻Tp1的前后的极小值为止的狭小时间宽度内的数据,进行存放于RAM12的相关值的扫描。同样,对于通过其它路径接收的接收信号的码相关值数据,也指定注目时刻,对在包含极大值时刻的、其前后极小值时刻间的狭小时间宽度内的相关值数据进行扫描。因此,与现有技术那样为了获得与各路径对应的时刻数据每次对RAM的所有地址进行扫描的方法相比,可由较少的扫描容易地获得相关性高的时刻信息。
在现有的时刻确定方法中,每次为了获得时刻数据,在屏蔽与已确定的时刻数据对应的相关值数据的状态下,对1码系列时间内的所有候补时刻即从RAM的起始地址到最终地址进行扫描,抽取提供高相关性的地址的时刻作为候补时刻数据。即,对于所有时刻数据,扫描1码系列时间内的所有候补时刻,即从RAM的起始地址扫描到最终地址,抽取在余下的相关值中顺序排列的高相关值所对应的时刻并确定为各时刻数据。为此,确定用于RAKE合成的各指形回路的接收信号的同步需要较长时间。
图4示出FIFO移位寄存器124的时刻信息保存方式。移位寄存器124是由FIFO回路构成,而该FIFO回路的各移位段是由多个触发器组成,通过接口122(图3)从RAM12读出的时刻信息从起始的移位段201朝最终移位段207依次传送。
即,最初输入到移位寄存器124的最初时刻信息锁存到起始的移位段201。当将下一时刻信息(即第2时刻信息)输入到移位寄存器124时,保存于起始移位段201的最初时刻信息迁移到第2段的移位段202,锁存到该移位段202。初段的移位段201锁存上述第2时刻信息。
这样,最初时刻信息达到最后的移位段207。当在最初的时刻信息到达最后的移位段207的状态下,将下一时刻信息输入到起始移位段201时,锁存于所有移位段201~207的时刻信息分别迁移1个移位段的量。因此,将锁存于最后的移位段207的最初的时刻信息被废弃。
下面,参照图2A、2B的相关值曲线图和图5~图7的流程图说明具有图3的构成的码同步时刻确定装置13。
首先,从匹配滤波器MF将包含示于图2A的相关值曲线C1~C6的相关值数据供给图3的RAM12加以存储。虽包含这些相关值曲线C1~C6,但这些曲线C1~C6的极大值P1~P6的值及示出该极大值P1~P6的时刻Tp1~Tp6中的任何一个都是未知的数据,通过如下方式检测这些数据。
首先,从地址控制部125将用于从其起始地址T0依次读出相关值数据的地址信号供给到RAM12。最初对RAM12的所有地址进行扫描,找到最大相关值。进行该动作时,例如由地址控制部125最初指定RAM12的起始地址,读出相关值,将从RAM12读出的相关值与设定于寄存器123的初期值相比较。如读出的相关值比初期值大,则将其存放到寄存器123,如依次读出的相关值大,则进行将其取入的扫描。这样,当扫描到RAM12的最终地址Tm时,存储于RAM12的相关值中的最大值和与其对应的时刻数据一起留在寄存器123中,在这里,如图2A所示那样,曲线C1的极大值P1为最大值,与其对应的时刻为Tp1。在该最初的扫描中,其它曲线C2~C6为未知,还未确定。
作为该操作的替代,也可读出从RAM12的最初地址T0依次读出的相关值数据,直到在FIFO124的最后寄存器中起始地址T0的数据被保存为止,确认在该保存的数据中是否可获得比图2A的设定最小值大的值。但是,需要确定该设定最小值以便可在山间部等电波较弱的场所进行接收。
当每次递增1个RAM12的地址并反复进行该动作时,在图2A的最初的峰值P1的曲线C1的上升部分依次获得比设定最小值大的相关值。在该场合,也可在将曲线C1的后半的下降部分的最小值供给到FIFO寄存器124的时刻检测出最大值Pl。
当检测出最初相关值曲线C1的最大值P1时,根据该最大值P1检测出极大值、极小值。首先,为了找到极大值,由地址控制部125在与该最大值P1对应的时刻Tp1的前后,指定与受到该路径的影响的规定时间宽度相对应的地址。从RAM12依次读出该时间宽度内的相关值数据。图2B以该相关值曲线C1的极大值P1为中心放大示出前后规定宽度的相关值数据。
现在,注意与相关值曲线C1的最大值P1对应的时刻Tp1。
地址控制部125在相关值曲线C1中的注目时刻Tp1前后,对具有规定时间宽度的规定时间区域进行地址指定。其中,在图2B中,为从T(p1+s)到T(p1-q)的时间区域。
对于注目时刻Tp1,作为信息,需要有关联地处理相关值和时刻识别符。时刻识别符为时刻的值本身、将其编码化而得到的代码、或地址计数器的计数值等,例如可从图中未示出的地址计数器,将保存有被数字化的相关值的RAM12的地址数据取出并使用。
在从匹配滤波器MF获得如图2A所示那样的、与所有路径对应的码相关值曲线C1~C6的数据的状态下,通过对RAM12的所有地址的1次扫描可检测出最大值Pl。与该最大值P1对应的相关值曲线C1的规定时间宽度的数据依次从RAM12被读出,通过接口122保存于FIFO124。例如,从图2B的时刻T(p1-q)到(p1+s)的相关值数据被依次从RAM12读出,供给到FIFO124。
当在FIFO124中保存从时刻T(p1-q)到T(p1+s)的相关值时,比较器126比较保存于寄存器204的注目时刻的相关值与分别保存于FIFO124中的除此以外的寄存器的相关值,当其中的最大值比最小相关值大时,作为曲线C1中的极大值候补相关值存放到寄存器123。虽然最大值P1可能为极大值,但与最大值P1具有相同值的极大值也可能在RAM12存放2个以上。
该寄存器123例如最大可保存16个高相关值候补数据地构成。
如上述那样,若基站与移动站的直线的视线状况较差,则当进行相关值的扫描时,最初不能获得最大的峰值。为了对应这样的场合,也可从RAM12的最初地址依次将相关值读出到FIFO移位寄存器124,比较可接收的最小设定值与各相关值。当通过该比较从FIFO移位寄存器124的保存值中检测出比可能接收的最小设定值大的多个值时,从该多个值中找到提供极大值的时刻将其确定。
该FIFO移位寄存器124的移位段数如上述那样设定,使该数量为相对提供该极大相关值的路径仅保存具有关联的不灵敏期间内的相关值的那样程度的数量。另一方面,用于在确定的极大值的前后找出极小值时的时间宽度比上述不灵敏期间大,所以,虽然没有在图中示出,但实际上作为该极小值检测用FIFO移位寄存器,也可设置更多段数的别的FIFO移位寄存器。
对于该场合,也可在将极大值数据保存于FIFO移位寄存器124的状态下,以该极大值数据为基点,按时序或朝与时序相反的方向依次从RAM12中读出相关值数据,并保存到其它FIFO移位寄存器中,检测出极小值。
然而,在以下的说明中,对于移动站处于可从基站看穿的位置的场合,以可获得图2A所示相关值数据的场合为例。即,对于最初的相关值曲线C1,进行最大值P1与其时刻Tp1一起找到时的曲线C1的极大点的检测。
首先,参照图2B、图5说明码相关值曲线C1的极大点的时刻检测顺序。如图5的流程图所示那样,首先,在步骤1,将与保存于移位寄存器124内的特定寄存器例如移位段204的相关值对应的时刻数据选为注目时刻而设定。
最初,在步骤2,检测该注目时刻例如时刻Tp1的相关值是否比初期设定于寄存器123的最小相关值大。这样,当确认比寄存器123中的最小相关值大时,处理转移到下一步骤3。如注目时刻Tp1的相关值比最小相关值小,则转移到步骤5并结束处理。
在该步骤3,地址控制部125在该注目时刻的前后设定规定的时间宽度。例如在图2B中,设置从注目时刻Tp1前的时刻T(p1-q)到Tp1后的时刻T(p1+s)的时间宽度。
包含这些时刻T(p1-q)、T(p1+s)的时间宽度都如图2B所示那样,需要进行设定,以便使进入到形成于注目时刻Tp1前后的相关的不灵敏期间r内。在该相关不灵敏期间r中,当通过多个路径进行CDMA方式的信息接收时,注目时刻是,根据例如从Tp1到r的期间,统计地来看,不能获得通过其它传播路径的接收信号的高相关值这一事实的基础上加以确定。即,在满足T(p1-q)<T(p1-r)、T(p1+r)>T(p1+s)的关系的时刻,不会出现根据如下路径的相关值,即该路径是可获得与注目时刻,例如时刻Tp1相对应的相关值的路径不同的路径。因此,在与注目时刻Tp1对应的相关值为规定值以上的值的场合,即使其前后r的时刻的相关值较高,也必须忽略。
为了确定注目时刻Tp1,适当地选定时刻T(p1-q),设定从该时刻T(p1-q)到p1后的时刻T(p1+s)的时间宽度。地址控制部125将指定在该设定的时间宽度中的最早时刻即T(p1-q)的地址数据送到RAM12,读出相关值数据。该数据从接122转送到移位寄存器124的起始移位段201。
接着,根据地址控制部125的地址指定数据,读出时刻数据T(p1-q+1)的相关值数据,转送到移位寄存器124的起始移位段201,时刻T(p1-q)的相关值数据移位到下一移位段202。
以下同样,由图4示出最初读出的相关值数据移位到移位寄存器124的例如最终移位段207的状态。在该状态下,如图2B所示那样,注目时刻的相关值数据保存于中间的移位段204,时刻T(p1-q)的相关值数据例如保存于最终移位段207,时刻T(p1+s)的相关值数据保存于起始移位段201。上述相关的不灵敏期间的数据没有必要保存于移位寄存器124的整体中,通过选择读出的抽样周期,决定该移位寄存器124的数据保存段数。
这样,从RAM12读出存储于与选择时刻Tp1对应的RAM12地址的相关值,从接口122供给到移位寄存器126,如图4所示那样与其它相关值一起保存于移位段201~207。
接着,在步骤3,比较保存于移位段204的注目时刻Tp1的相关值与保存于移位寄存器124的各移位段的各相关值。
经过步骤3的比较,确认注目时刻Tp1的相关值是否比移位寄存器124中的任一相关值大。在该比较的过程中,当找到最大的相关值时,转移到步骤4,确定该最大相关值为相关值曲线C1中的极大值,将与其对应的时刻确定为码同步候补时刻。例如,在将注目时刻Tp1的相关值P1确认为极大值的场合,将该时刻Tp1确定为对于最初的相关值曲线C1,即经由最初的路径传播来的CDMA信号的码同步候补时刻。
即,在时刻Tp1的相关值比寄存器123中的高相关候补的最小相关值大的场合,首先,比较时刻Tp1的相关值与从时刻T(p1-q)到T(p1+s)的时间区域内的时刻Tp1以前的候补时刻T(p1-1)的相关值。接着,与候补时刻T(p1-2)的相关值进行比较。以下同样,依次比较上述时间区域内的候补时刻,直到上述时间区域内的最早时刻T(p1-q)。
同样,比较时刻Tp1的相关值与上述时间区域内的时刻Tp1以后的候补时刻T(p1+1)的相关值,接着,与候补时刻T(p1+2)的相关值进行比较。之后,一边依次改变上述时间区域内的候补时刻一边依次比较直到上述时间区域内的候补时刻T(p1+s)。
比较器126在注目时刻的相关值比保存于寄存器123中的16个高相关候补中的最小相关值大时,向地址控制部125输出用于将该最小相关值置换成注目时刻的相关值的置换信号。
间取回路127仅在比较器126输出置换信号时,按照地址控制部125的控制信号,使保存于移位寄存器124的注目时刻的信息通过间取回路127供给寄存器123。这样,当上述注目时刻的相关值比保存于寄存器123的高相关候补内的最小相关值大时,将该高相关候补的最小相关值置换为来自间取回路127的注目时刻的相关值。
这样,在该实施形式中,保存于寄存器123中的高相关候补内的最小相关值仅在检测到比其大的相关值时,与该相关值进行置换。
其中,注目时刻Tp1的相关值与寄存器123中的多个高相关候补的相关值内的最小相关值的比较不一定非要进行。然而,通过实施步骤2,在注目时刻Tp1的相关值比高相关值候补的最小相关值小的场合,立即转移到步骤5,使与注目时刻Tp1相关的处理结束,可防止注目时刻Tp1的随后的无用处理,提高系统的处理效率。
进行步骤3的比较后,也有可能连续2个以上的时刻例如Tp1、T(p1+1)、T(p1+2)的相关值为相同数值,但在这样的场合,仅将注目时刻Tp1登录为极大点P1。其它时刻T(p1+1)、T(p1+2)虽被判定为最大相关值的时刻,但不登录为极大点。即,一旦登录了极大点P1,则如后面说明的那样,在接下来登录极小点之前不再登录极大点。
另外,当检测到该极小点时,可能出现与噪声门限值或最小高相关值门限值相当的值的相关。在该场合,将这些值作为表示极小时刻的相关值处理。
而且,在步骤3,当得知注目时刻的相关值比移位寄存器124中的相关值都小时,转移到步骤5,结束注目时刻Tp1的相关处理。
在图2B中,若确定注目时刻Tp1具有极大相关值P1,则以该时刻Tp1为中心在其前后以时间宽度r的间隔指定RAM12的地址,进行检测应与该注目时刻Tp1相关联而存在的相关值的极小点的处理。该时间宽度r如上述那样,通过以统计方式确认在检测出极大相关值P1的时刻Tp1的前后以一定时间间隔可获得高相关,加以确定。
图6为示出以按图5的流程图确定的极大点P1为起点,直到极大点P1以前方向的极小点P1min-1的抽取扫描顺序的流程图。图7为示出以按图5的流程图说明的动作确定的极大点P1为起点,直到极大点P1以后方向的极小点P1min-2的抽取扫描顺序的流程图。
首先,如图6的流程图所示那样,将在图5的流程图的步骤4确定的极大点P1的时刻Tp1选择为抽取扫描的起点(步骤11)。
接着,通过从极大点P1,以1个采样的间隔朝与时序相反的方向进行RAM12的地址指定,抽取极大点P1的以前方向的相关值,将其保存于FIFO移位寄存器124(步骤12)。从该FIFO移位寄存器124中保存的数据中以间隔r进行间取检测。如上述那样,对于图2B的相关曲线,由于以间隔r的中间的X标记示出的时刻处于极大点P1的相关所波及的时间范围内,所以,不抽取由X标记示出的时刻。另一方面,由于每隔r获得的由○标记示出的时刻处在极大点P1的相关以高概率波及的时间范围内,所以抽取由○标记示出的时刻。
首先,在步骤12中,从FIFO移位寄存器124间取地抽取极大点P1的时间r以前的时刻T(p1-r)的相关值。
接着,比较时刻T(p1-r)的相关值是否比登录于寄存器123的16个高相关值候补中的最小相关值大(步骤13)。在时刻T(p1-r)的相关值比高相关值候补的最小相关值小的场合,结束处理(步骤16)。
另一方面,在时刻T(p1-r)的相关值比高相关值候补的最小相关值大的场合,将高相关值候补的最小相关值的时刻信息置换成时刻T(p1-r)的相关值的时刻信息(步骤14)。作为置换的替代,也可将时刻T(p1-r)的相关值的时刻信息作为高相关候补。
接着,判定时刻T(p1-r)是否为极小点(步骤15)。该极小点的抽取与极大点的抽取一样,按每1个采样,依RAM12的地址顺序通过接口122读出相关值数据并保存于FIFO移位寄存器124,并与保存于寄存器123中的时刻Tp1的值进行比较。如比该值小,则在保存于FIFO移位寄存器124的数据中,间取地抽取下一个r间隔的时刻T(p1-2r)的相关值,返回到步骤12进行检测。在该时刻T(p1-2r)的相关值比前一次的时刻T(p1-r)时的相关值大时,判断时刻T(p1-r)为极小点,结束处理(步骤16)。
另一方面,在步骤12中,如果极大点P1的时间2r以前的时刻T(p1-2r)的相关值比时刻T(p1-r)的值小,则在T(p1-3r)以后,按同样的顺序进行检测处理。在图2B的场合,由于接下来的时刻T(p1-5r)的相关值比时刻T(p1-4r)的相关值大,所以,确定该时刻T(p1-4r)具有极小值。对这样保存于移位寄存器124中的各个相关值,按每间隔r检测是否为极小值。
这样,沿将相关值曲线C1的极大点P1作为起点的场合的极大点以前方向完成直到极小点抽取为止的处理后,与极大点P1以前方向上的上述处理同样地进行以后方向上的处理。
首先,如图7的流程图所示那样,将在图5的流程图的步骤4中确定的极大点P1选择作为进行抽取扫描的起点(步骤21)。
接着,从极大点P1按时序,以时间r的间隔抽取极大点P1以后方向的相关值(步骤22)。首先,在步骤22,抽取极大点P1的时间r以后的时刻T(p1+r)的相关值。
然后,比较时刻T(p1+r)的相关值是否比预先登录的多个时刻的高相关候补的相关值中的最小相关值大(步骤23)。在时刻T(p1+r)的相关值比高相关候补的最小相关值小的场合,结束处理(步骤26)。
另一方面,在时刻T(p1+r)的相关值比高相关候补的最小相关值大的场合,将高相关候补的最小相关值的时刻信息置换为时刻T(p1+r)的相关值的时刻信息(步骤24)。而且,也可将时刻T(p1+r)的相关值的时刻信息作为高相关候补。
接着,判定时刻T(p1+r)是否为极小点(步骤25)。该极小点的判定与图6的说明同样地进行。在时刻T(p1+r)为极小点的场合,结束处理(步骤26)。另一方面,在时刻T(p1+r)不是极小点的场合返回到步骤22。即,在步骤22中,这次抽取极大点P1的时间2r以后的时刻T(p1+2r)的相关值,以后,按与时刻T(p1+r)相同的顺序处理直到步骤25。例如,当下一时刻T(p1+4r)的值比时刻T(p1+3r)的相关值高时,将时刻T(p1+3r)的值作为极小点。
在结束极大点P1以后方向的处理的时刻,寄存器123相对最初的路径,对码相关保存例如16个相关性高的时刻信息的相关值和识别符。
对于相关值曲线C1,结束第1路径的码相关时刻候补的抽取后,接着对例如相关值曲线C2进行第2路径的码同步时刻候补的抽取。
对于图1的曲线C1,由于从RAM12的起始地址T0时刻到时刻T(p1+4r)的数据检测已经结束,所以,可对曲线C2在该时刻T(p1+4r)以后进行极大值的确定、所确定的极大值的前后的极小值的确定、及从相关值数据的对第2路径的高相关值候补的抽取。
极大值,例如P2及对应时刻Tp2的抽取,通过将时刻T(p1+4r)以后的RAM12的数据读出到FIFO移位寄存器124进行处理而进行。即,在最初抑制比较器126的比较动作的状态下,读出RAM12的数据并转送到FIFO124,直到时刻T(p1+4r)的相关值移位并保存到对应于注目时刻而设定的FIFO124的最终寄存器207。在该时刻T(p1+4r)的数据转送到寄存器207的阶段,解除比较器126的抑制,分别比较保存于寄存器204中的值和保存于其它寄存器中的值,将最大值转送并保存于寄存器。
下面,针对第2路径,与第1路径同样地进行极大值、极小值的检测。即,最初检测出极大值P2,从该极大值P2进行扫描直到最初发现例如具有噪声门限值或最小高相关门限值以下的值的极小值。结果,在确定的时间宽度范围,依次使RAM12的地址每递增1个,就将相关值数据转送到FIFO移位寄存器124,对于曲线C2将极大值P2和其时刻Tp2送到寄存器123。
即,根据该极大值P2和时刻Tp2的数据,对于曲线C2,与对于曲线C1如图5的流程图进行的说明同样地进行检测极大值和对应时刻的动作。在这里,峰值P2为极大值。
根据确定的极大值P2和其时刻Tp2,首先,从RAM12将按每1个采样的相关值数据读出到FIFO移位寄存器124,在保存于该FIFO移位寄存器124的相关值数据中,按第2路径特有的每规定时间宽度,间取地检测相关值,如果比候补相关值的最小值大,进行取入到寄存器123的动作。该时间宽度例如与第1路径一样为r。
同时,在保存于该FIFO移位寄存器124的相关值数据中,检测按每时间宽度r获得的相关值,在极大值P2的前后的时间内找到极小值。该动作为与在图6、图7中对曲线C1进行的说明同样的动作。结果,对所确定的极大值P2和其时刻Tp2可获得第2路径的多个码同步时刻候补。
以下同样,在将从匹配滤波器MF检测出并存储于RAM12中的相关值转送到FIFO移位寄存器的状态下,检测出极大值,根据该极大值检测极小值。对从该极大值到极小值的相关值,将多个路径例如根据与曲线C1~C6对应的第1~第6路径的码同步时刻候补,存放到码同步时刻确定装置13的寄存器123中。
这样按照本发明实施形式,初次检测出极大点P1,接着,将检测出的极大点P1作为起点而选择,扫描相关性高的时刻,直到将与极大点P1对应的时刻Tp1以前方向的极小点被检测出的时间范围为止,并且,从极大点P1扫描相关性高的时刻,直到将对应的时刻Tp1以后方向的极小点被检测出的时间范围为止。对于其它路径的相关值数据,同样地,仅靠对RAM受到限制的地址范围的扫描即可获得所需的时刻候补。因此,不需要如现有技术那样为了找到极大点每次都需要对RAM12整个区域扫描,可容易地在短时间内确定相关性高的时刻。另外,由于可使对所有时刻候补的扫描次数少,所以,可高速地确定码分多址通信的码同步。
而且,在例如图2B的例子中,极大点P1的以前方向的上述处理和极大点P1的以后方向的上述处理不需要依次进行,也可利用2个FIFO移位寄存器同时进行。另外,在连续检测出极小点的场合,第2个以后的极小点的登录也可重写。
按照以上结果,根据从图2A那样的从匹配滤波器MF输出的相关值曲线数据,将图8A所示那样的候补时刻Tp1到Tp6的码同步时刻候补和分别对应的相关值保存于码同步时刻确定装置13中。表示该候补时刻Tp1~Tp6的数据供给到控制装置14。
控制装置14相应于码同步时刻确定装置13的时刻数据输出,输出用于控制多个路径信号间的同步的控制信号。控制信号输入到相关器COR1~CORn。供给到匹配滤波器MF的接收信号同时供给到各相关器COR1~CORn。
例如,当与在多个路径内最早接收的第1路径的相关值曲线C1对应的接收信号在时刻Tp1成为码同步时,如图8B所示那样,可认为对应于该曲线C1的接收信号的码系列的起始位置与时刻Tp1对应。因此,当与时刻Tp1同步地从控制装置14对第1相关器COR1供给控制信号时,相关器COR1进行与通过第1路径接收的信号的码系列的起始位置同步的相关动作,通过第1指形回路将相对码系列反扩的第1路径的接收信号提供给RAKE合成装置15。
同样,当与第2路径的相关值曲线C2对应的接收信号在时刻Tp2成为码同步时,如图8B所示那样,可认为对应于该曲线C2的接收信号的码系列的起始位置与时刻Tp2对应。因此,当与时刻Tp2同步地从控制装置14对第2相关器COR2供给控制信号时,相关器COR2进行与通过第2路径接收的信号的码系列的起始位置同步的相关动作,通过第2指形回路将相对码系列反扩的第2路径的接收信号提供给RAKE合成装置15。
同样,如果在码同步时刻确定装置13相对n个多个路径分别确定Tp1~Tpn的码同步时刻候补,则从控制装置14分别向图1的相关器COR1~CORn供给与这些时刻对应的控制信号,进行与通过各路径在不同时刻接收的信号的码系列起始位置同步的相关动作,将相对码系列反扩的接收信号供给到RAKE合成装置15。
这样在与各路径对应的时刻形成码同步的相关值都与码系列的起始位置同步地获得,所以,例如可在RAKE合成装置15的内部各指形回路中利用RAM等来进行存储,同时读出,从而可将从时刻Tp1到Tpn的相互间的时间差调整为零,如图8C所示那样,可在同步状态下合成所有指形回路的输出,获得高精度的接收输出。
在本发明的实施形式中,在相关值的最大变化点的前后的短时间内分别划分用于确定码同步时刻的相关值曲线的扫描范围,在该划分区内将具有与最大变化点的相关值同一相关的相关值的影响排除,减轻相关值比较的负担,简单地决定相关性高的时刻,所以,可减少扫描次数,以高速实现码分多址连接接收时的码同步。
其它优点和改进对于本领域的专业人员是显而易见的。因此,本发明在其更广泛的方面不限于在这里已经示出和说明的具体细节和典型实施例。为此,在不脱离后附权利要求
和它们的相当内容所限定的一般发明思想的精神或范围的条件下,可进行多种改进。
权利要求
1.一种码同步时刻确定方法,其特征在于,包括在多个时刻获取CDMA接收信号的码与内部码的相关值;与上述多个时刻对应地存储各相关值;从存储的多个相关值中检索具有各极大值的时刻,并将该时刻登录为极大时刻;以上述极大时刻为起点,朝上述极大时刻的前后方向分别对相关值进行扫描,将检测出极小相关值的时刻登录为极小时刻;从在自上述极大时刻到极小时刻具有规定时间间隔的多个时刻被存储的相关值中,抽取具有大于或等于规定值的值的、至少1个相关值作为高相关值候补;以及将与上述抽取的高相关值候补对应的时刻作为码同步的时刻信息而保存,在进行上述极大时刻的检索过程中,比较注目时刻的相关值是否比规定值大,当检测到上述相关值比规定值大时,检测上述相关值是否具有极大值,当检测到具有极大值时,将上述注目时刻作为上述极大时刻而登录。
2.根据权利要求
1所述的码同步时刻确定方法,其特征在于为了上述极大时刻的检索,在上述注目时刻的前后将检索时间宽度设定为规定的宽度,在该设定的检索时间宽度内进行上述极大时刻的检索。
3.根据权利要求
1所述的码同步时刻确定方法,其特征在于作为上述相关值与规定值的比较结果,在上述注目时刻的相关值比上述规定值小的场合,结束与上述注目时刻的相关值相关的处理。
4.根据权利要求
1所述的码同步时刻确定方法,其特征在于上述规定值为为了确定码同步时刻而预先设定的高相关时刻候补的最小相关值。
5.根据权利要求
1所述的码同步时刻确定方法,其特征在于上述规定值为规定的门限值。
6.根据权利要求
1所述的码同步时刻确定方法,其特征在于上述规定的门限值为针对噪声的门限值。
7.根据权利要求
2所述的码同步时刻确定方法,其特征在于上述相关值的抽取是通过比较上述存储的相关值与规定值进行的。
8.根据权利要求
7所述的码同步时刻确定方法,其特征在于作为上述比较结果,在上述存储的相关值比上述规定值大的场合,将上述存储的相关值的时刻信息与上述保存的高相关候补的时刻信息置换并保存。
9.根据权利要求
7所述的码同步时刻确定方法,其特征在于作为上述比较结果,在上述存储的相关值比上述规定值小的场合,结束对上述所存储的相关值的处理。
10.根据权利要求
7所述的码同步时刻确定方法,其特征在于上述规定值为从上述检索时间宽度的外部区域抽取的高相关候补中的最小相关值。
11.根据权利要求
7所述的码同步时刻确定方法,其特征在于上述规定值为规定的门限值。
12.根据权利要求
7所述的码同步时刻确定方法,其特征在于上述规定的门限值为针对噪声的门限值。
13.一种码同步时刻确定方法,其特征在于使表示分配到规定信道的码与CDMA接收信号的码之间的相关性的多个相关值与表示获得该相关值时的时刻的时间数据相关联地获得;将该获得的多个相关值与对应的时间数据相关联地进行存储;在上述存储的多个相关值中确定注目时刻的相关值是否在规定的时间宽度内为最大;在上述相关值为最大的场合,将上述注目时刻登录为极大时刻;以上述极大时刻为起点,将沿着上述极大时刻的前后方向按上述规定的每个时间宽度分别存储的相关值与规定的极小相关值进行比较;当上述相关值小于或等于上述极小相关值时,将检测出的时刻登录为极小时刻;从自上述极大时刻到上述极小时刻按上述规定的时间宽度获得的各相关值中,抽取至少1个高相关值;以及将与上述抽取的高相关值对应的时刻数据登录为码同步的候补时刻数据。
14.根据权利要求
13所述的码同步时刻确定方法,其特征在于登录上述极大点后,在登录上述极小时刻之前不再登录极大点。
15.一种码同步时刻确定装置,其特征在于,包括相关器,在多个时刻获得CDMA接收信号的码与分配的码的相关值;存储电路,与上述多个时刻相对应地分别存储上述获得的相关值;第1登录部,从上述存储的多个相关值中检索出至少1个具有极大值的时刻,并将该时刻登录为极大时刻;第2登录部,以上述登录的极大时刻为起点,沿上述极大时刻的前后方向分别扫描相关值,将检测出极小相关值的时刻登录为极小时刻;抽取部,从在自上述极大时刻到极小时刻具有规定时间间隔的多个时刻被存储的相关值中,抽取具有大于或等于规定值的值的、至少1个相关值作为高相关值候补;以及保存部,将与上述抽取的高相关值候补对应的时刻保存为码同步的时刻信息,其中,上述第1登录部还包括比较电路,比较注目时刻的相关值是否比规定值大;检测电路,在检测到上述相关值比规定值大时,检测上述相关值是否具有极大值;以及登录电路,在检测到具有极大值时,将上述注目时刻登录为上述极大时刻。
16.根据权利要求
15所述的码同步时刻确定装置,其特征在于还具有为了检索上述极大时刻而在上述注目时刻的前后将检索时间宽度设定为规定宽度的电路,在该设定的检索时间宽度内进行上述极大时刻的检索。
17.根据权利要求
15所述的码同步时刻确定装置,其特征在于包含控制电路,该控制电路在上述比较电路对相关值与规定值的比较结果为上述注目时刻的相关值比上述规定值小时,结束上述注目时刻的相关值的处理。
18.根据权利要求
15所述的码同步时刻确定装置,其特征在于上述规定值为为了确定码同步的时刻而预先设定的高相关时刻候补的最小相关值。
19.根据权利要求
15所述的码同步时刻确定装置,其特征在于上述规定值为规定的门限值。
20.根据权利要求
15所述的码同步时刻确定装置,其特征在于上述规定的门限值为针对噪声的门限值。
21.根据权利要求
16所述的码同步时刻确定装置,其特征在于上述相关值的抽取是通过由上述比较电路比较所存储的相关值与规定值而进行的。
22.根据权利要求
16所述的码同步时刻确定装置,其特征在于包含控制部,该控制部在上述比较电路的比较结果为上述存储的相关值比上述规定值大时,将上述存储的相关值的时刻信息与上述保存的高相关候补的时刻信息置换并保存。
23.根据权利要求
22所述的码同步时刻确定装置,其特征在于在上述比较电路的上述比较结果为上述存储的相关值比上述规定值小的情况下,上述控制部结束上述存储的相关值的处理。
24.根据权利要求
16所述的码同步时刻确定装置,其特征在于上述规定值为从上述检索时间宽度的外部区域抽取的高相关候补中的最小相关值。
25.根据权利要求
16所述的码同步时刻确定装置,其特征在于上述规定值为规定的门限值。
26.根据权利要求
16所述的码同步时刻确定装置,其特征在于上述规定的门限值为针对噪声的门限值。
27.根据权利要求
16所述的码同步时刻确定装置,其特征在于上述控制部在登录上述极大点后,在登录上述极小时刻之前不再登录极大点。
28.一种CDMA接收装置,其特征在于,包括接收机,接收经由多个路径传送而来的CDMA信号;第1相关器,根据上述接收机的输出,生成对应于规定的码的、上述多个路径中的各个路径的码相关值;存储装置,对上述相关值进行存储;时刻确定装置,读取存储于上述存储装置中的相关值,确定对应于上述多个路径中的各个路径的码同步时刻候补;控制装置,利用上述时刻确定装置的码同步时刻候补,输出控制信号,该控制信号用于控制与接收到的多个路径的各个CDMA信号之间的码同步;多个第2相关器,按照上述控制信号分别输出上述多个路径的时刻的相关值;以及合成装置,合并来自上述多个第2相关器的相关值输出。
29.一种码同步时刻确定装置,其特征在于,包括相关器,在多个时刻获得CAMA接收信号的码与内部码的相关值;存储电路,与上述多个时刻对应地分别存储上述获得的相关值;扫描元件,对上述存储的相关值进行扫描;以及高相关候补保存元件,保存通过上述扫描元件的扫描而检测出大于或等于规定值的高相关值的时刻的识别符和相关值,其中,上述扫描元件包括保存电路,按与相关值关联地获得上述多个时刻的时刻信息的时间顺序来保存上述多个时刻的时刻信息;以及登录电路,从保存于上述保存电路的多个时刻信息中,检索与至少1个具有极大值的相关值相对应的时刻,并将该时刻登录为极大时刻,其中所述登录电路比较注目时刻的相关值是否比规定值大,当检测到上述相关值比规定值大时,检测上述相关值是否具有极大值,当检测到具有极大值时,将上述注目时刻作为上述极大时刻而登录。
专利摘要
提供一种码同步时刻确定方法、确定装置、及CDMA接收装置,在多个时刻获取CDMA接收信号的码与内部码的相关值,与上述多个时刻对应地存储各相关值,从存储的多个相关值中检索具有各极大值的时刻,将该时刻登录为极大时刻,当上述极大时刻为起点,朝上述极大时刻的前后方向分别对相关值进行扫描,将检测出极小相关值的时刻登录为极小时刻,在上述极大时刻到极小时刻的、具有规定时间间隔的多个时刻被存储的相关值中,抽取具有规定值以上的值的、至少1个相关值作为高相关值候补,将与上述抽取的高相关值候补对应的时刻作为码同步的时刻信息保存。
文档编号H04B1/707GKCN1242579SQ01139414
公开日2006年2月15日 申请日期2001年11月23日
发明者长谷川纯 申请人:株式会社东芝导出引文BiBTeX, EndNote, RefMan
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1