通信装置的制作方法

文档序号:7582075阅读:208来源:国知局
专利名称:通信装置的制作方法
技术领域
本发明涉及用来传送经过正交频分多路复用调制(这里称为OFDM)的信号和接收经过OFDM调制的信号的一种通信装置。
OFDM调制作为一种调制方法已经被以无线传送或其它形式实际应用来传送相比较而言大量的数字数据。例如,在相对较窄的区域,如在家中或办公室里,如

图1所示,由视频信号源1输出的包括用来接收电视播送的调谐器和用来重放记录在记录介质上的视频节目的重放装置的视频信号(数字视频数据)被提供给无线发射装置2。视频信号在无线发射装置2进行调制处理。结果得到的OFDM调制信号以预定的频带从天线3进行无线发射。无线发射的信号在与天线4连接的无线接收装置5处被接收处理。接收的频带的OFDM波被进行解调处理,以产生视频信号。接收的视频信号提供给视频记录和重放装置6,并被记录在预定的记录介质上,如录象带上。或者将接收到的视频信号提供给电视接收器7,并进行图象接收处理。在这种情况下,也可能重放被视频记录和重放装置6记录的视频信号,并把重放的信号提供给电视接收器7。
在这种系统结构中,在与无线发射装置2连接的天线3和与无线接收装置5连接的天线4之间的无线传送是通过使用经OFDM调制的信号来进行的。因此,大量数字数据的无线传送能顺利有效地进行。OFDM调制方法是一种用来将传输数据作为在大量副载波中所分配出的多级载波而执行传送的方法。大量数据的无线传送可通过这种调制方法有效地进行。
用来进行OFDM调制以在无线发射装置2中传送的结构的示例表示于图2。在输入端子2a得到的传送信号(数字数据)提供给串行-并行转换器2b,并且每一预定单位被转换为并行数据。从串行-并行转换器2b得到的并行数据提供给存储器2c以用于交错。通过改变写入存储器2c的顺序和从存储器2c读出的顺序,用来改变数据排列的交错处理可被实施。进行交错处理的并行数据提供给傅氏反变换电路(IFFT电路)2d。通过快速傅氏反变换的计算处理,就进行了把时间轴转变为频率轴的正交变换处理。进行正交变换后的并行数据提供给并行-串行转换器2e。结果得到的串行数据提供给输出端子2f。在输出端子2f得到的数据由传送处理系统经频率转换到预定传送频带,来进行无线传送。
用来在无线接收装置5处接收经这种无线发射的信号和解调该信号的结构的示例表示于图3。预定频带的信号被接收到,并且被频率转换为中频信号或类似形式。中频信号在输入端子5a获得。在输入端子5a获得的数据每预定单位被串行-并行转换器5b转换为并行数据。转换后的输出提供给傅氏变换电路(FFT电路)5c。通过快速傅氏变换的计算处理,就在傅氏变换电路5c进行了把频率轴转变为时间轴的正交变换处理。进行正交变换后的并行数据提供给存储器5d来除去交错。通过改变写入存储器5d的顺序和从存储器5d读出的顺序,用来改变数据排列的去除交错处理可被实施。进行去除交错处理的并行数据被并行-串行转换器5e转换为串行数据,并把串行数据提供给输出端子5f。
这样信号传送时的调制结构和OFDM信号接收时的解调结构中的每一个都是相对大规模的电路结构。传送和接收OFDM信号的通信装置出现了电路规模太大的问题。换句话说,在传送时通过傅氏反变换的计算处理来产生OFDM调制信号的傅氏反变换电路和在接收时通过傅氏变换的计算处理来产生解调OFDM调制信号的傅氏变换电路中的每一个都需要具有大规模的结构的电路,导致大尺寸的电路规模。而且,在进行比图2和3示出的传送更早的交错的情况下,也需要装置,如用于交错处理和去交错处理的存储器。这样用来传送和接收OFDM信号的无线通信装置有一个电路尺寸过大的问题。
本发明的一个目的是使用来在传送时产生OFDM调制信号的处理和用来在接收时解调OFDM调制信号的处理通过使用简单的结构来实现成为可能。
为了解决这个问题,根据本发明,用于传输的傅氏反变换处理和用于接收的傅氏变换处理在傅氏变换装置中进行,并且当读出设置在傅氏变换装置的输出寄存器中的数据并形成串行数据时,在传送时数据以与数据在接收时被读出的顺序不同的顺序被读出。
根据本发明,调制信号以在传送时产生OFDM调制信号的处理和在接收时解调OFDM调制信号的处理由一套傅氏变换装置和连接在傅氏变换装置之前和之后的电路来进行。
图1是表示无线通信系统的结构的示例的方块图。
图2是表示用来产生交错的OFDM调制信号的传统结构的示例的方块图。
图3是表示用来解调交错的OFDM调制信号的传统结构的示例的方块图。
图4是表示根据本发明的第一实施例的整个结构的示例的方块图。
图5是表示根据本发明的第一实施例的OFDM信号的调制和解调处理的方块图。
图6A和6B是各自例示根据本发明的第一实施例的OFDM信号的频谱图。
图7是表示根据本发明的第二实施例的OFDM信号的调制和解调处理的方块图。
图8是表示根据本发明的第三实施例的OFDM信号的调制和解调处理的方块图。
此后,参考图4到6对本发明的第一实施例进行描述。
本例中,本发明被应用于无线通信装置来进行OFDM调制信号的传输处理和接收处理。无线通信装置与另一无线通信装置之间进行双向的无线通信。
图4示出了本例的无线通信装置的整个结构。传送处理和接收处理由一个链路层处理器21控制。对于传送结构,从链路层处理器21输出的传送数据Tx提供给一个OFDM调制器/解调器10,并且获得OFDM调制传送数据。尽管OFDM调制器/解调器10的结构后面要叙述,OFDM调制器/解调器10是一个用来在传送时进行OFDM调制处理及与其相关的处理,和在接收时进行OFDM解调处理及与其相关的处理的电路。
在OFDM调制器/解调器10进行OFDM调制的传送数据由一个数-模转换器22转换为一个模拟信号。转换后的输出由调制器单元23进行调制处理以用于无线传送。调制后的信号与来自合成器25的一个频率信号经一个传输高频单元24来混合,因而频率转换为一个传输频率。信号经一个天线切换开关26提供给一个天线27,进行无线传送。
而且,在一个接收系统中,OFDM调制数据从天线27经天线切换开关26提供给一个接收高频单元28,并与来自合成器25的一个频率信号混合,从而频率-转换为一个中频信号(或基带信号)。经频率-转换的信号提供给一个解调器29,并进行解调处理。经解调器29解调后的信号被一个模-数转换器30转换为数字数据。转换到数字数据的OFDM调制接收数据Rx由OFDM调制器/解调器单元10进行OFDM解调处理。由OFDM调制器/解调器10进行OFDM解调的接收数据在链路层处理器21进行所需的接收处理。
本实施例的OFDM调制器/解调器10的结构现将参考图5来描述。将来自链路层处理器21的到一个输入端子10a的传送数据Tx提供给个交错单元11。交错单元11执行交错处理来重排传送数据Tx的数据排列以用于传送。交错单元11由一个具有许多级的移位寄存器构成。通过把设置在移位寄存器内的读出数据的顺序重排为等价于相应的交错模式的顺序,可进行交错处理。从移位寄存器读出数据的顺序基于一个地址发生器12提供的地址数据来设定。
交错的传输数据由一个微分编码器13进行微分编码处理。微分编码的传送数据提供给一个选择器14的一个第一输入端子。而且,来自模-数转换器30的到一个输入端子10b的接收数据Rx被提供给选择器14的一个第二输入端子。选择器14被提供了一个传送/接收选择信号,该选择信号从链路层处理器21经一个端子10c被传来。当这一选择信号选择传送时,选择器14选择提供给第一输入端子的传送信号,并输出它。当这一选择信号选择接收时,选择器14选择提供给第二输入端子的接收信号,并输出它。
由选择器14选择并输出的数据(传送数据或接收数据)被提供给设置在一个傅氏变换电路16的一个输入部分上的输入寄存器15。输入寄存器15是一个其中能设置和被傅氏变换电路16转换的点一样多的分级数据的寄存器(这里为N点,N是一个整数,如64点)。设置在输入寄存器15的数据以预定的时间定时提供给傅氏变换电路16,并进行傅氏变换处理或傅氏反变换处理。从链路层处理器21经一个端子10c给傅氏变换电路16提供传送/接收选择信号。当这一选择信号选择传送时,在傅氏变换电路16进行快速傅氏反变换的计算处理。当这一选择信号选择接收时,在傅氏变换电路16进行快速傅氏变换的计算处理。
在传送时应用快速傅氏反变换的计算处理中,就进行了把排列在时间轴上的数据转换为排列在频率轴上的数据的正交变换处理。假设进行N点的转换处理(这里为64点),转换后的数据作为N点(64点)的并行数据被设置在一个输出寄存器17中。
如果在傅氏变换电路16进行傅氏反变换时变换点的数目是64,傅氏反变换处理的转换方程以如下表达式(1)来表示。yn=Σk=063xkej2πkn64······(1)]]>
在接收时应用快速傅氏变换的计算处理,就进行了把排列在频率轴上的数据转换为排列在时间轴上的数据的正交变换处理。假设进行N点(这里为64点)的变换处理,变换后的数据作为N点(64点)的并行数据设置在一个输出寄存器17中。
如果在傅氏变换电路16进行傅氏变换时转换点的数目是64,傅氏变换处理的转换方程以如下表达式(2)来表示。yn=Σk=063xkej2πkn/64······(2)]]>这样傅氏反变换处理产生的OFDM调制信号和傅氏变换处理解调的OFDM调制信号中每一个都变为一个具有例如图6A所示频谱的信号。换言之,例如,在调制时(传送时)输入到傅氏变换电路16的输入数据(Xk)变为位于频率轴上n=0到24之间的以及位于频率轴上n=39到63之间的数据。在图6A例示的频谱中,数据被分为两组。然而如图6B所示,频谱等于在k=0处的一个连续的频谱。如果如图6所示的应用连续频谱的表达式,傅氏变换的转换方程以如下表达式(3)来表示。yn=Σk=-2524xkej22kn64······(3)]]>在傅氏变换电路16进行傅氏反变换或傅氏变换的并被设置在输出寄存器17中的并行数据被根据一个地址发生器18提供的地址数据的一个顺序读出,并被转换为串行数据。从链路层处理器21经一个端子10c给地址发生器18提供传送/接收选择信号。当由这一选择信号选择传送时,地址发生器18给输出寄存器17提供地址数据集以执行传送。当由这一选择信号选择接收时,地址发生器18给输出寄存器17提供地址数据集以用于接收。
形成设置在本例的地址发生器18中的用来传送的顺序来一个接一个地指定输出寄存器17的N串(64串)地址。但是,当例如64串并行数据由Y0到Y63来表示时,在本例中为4个头部的串,即Y60到Y63,和4个尾部的串,即Y0到Y3,反复指定相同的地址。即,因此对于这些串,同样的数据被重复输出。即,对于8个头部取样和8个尾部取样,可获得重复的波形数据。从而可得到具有加到其上的防护间隙的传送数据Tx。
形成设置在本例的地址发生器18的用来接收的顺序使得以相应于去交错模式的顺序来指定输出寄存器17的N串(64串)的地址以便从在传送数据上进行的交错恢复并恢复为原来的状态。对于这样一种顺序的产生地址数据的结构,地址数据可通过诸如是计数器的计数处理来产生,或者地址数据可提前以相应于交错模式的顺序设置在一个寄存器中。在本例情况下,在传送时数据作为一系列中的串行数据被输出,并且当数据在接收时被从输出寄存器17输出时,数据是作为两个序列串行数据被输出的。
在传送时以地址发生器18指定的顺序输出的一串行系列数据提供给OFDM调制的传送数据Tx’的一个输出端子10d,并经端子10d输出给图4所示的数-模转换器22。而且,在接收时以地址发生器18指定的顺序输出的两个串行序列数据被提供给一个其中对两个序列的数据进行微分解码的微分解码器19。被微分解码器19微分解码后的接收数据Rx’被提供给一个输出端子10e,并经端子10e输出给图4所示的链路层处理器21。
由于本实施例的结构,在传输时产生OFDM调制信号的处理和在接收时用以解调OFDM信号的处理由身为普通电路的OFDM调制器/解调器10执行。因此不必准备独立的电路来调制OFDM信号和解调OFDM信号。因此,用来传送和接收OFDM信号的通信装置的结构可简化。尤其在本例的结构中,在传输时,可通过输出顺序的设定来进行向传送数据增加防护间隙的处理,这种对输出顺序的设定是用于将傅氏变换电路输出寄存器中所设置的数据转换为串行数据。因此,不需要一个独立的电路增加防护间隙来传送。另外,用来将接收数据的排列恢复为原来状态的去交错处理可在接收时进行。因此,不需要一个独立的去交错处理电路。结果电路结构进一步简化。
本发明的第二实施例现将参考图7进行描述。
在本例中,本发明也是适用于无线通信装置来进行与上述第一实施例的方式相同的OFDM调制信号的传送处理和接收处理。该无线通信装置与另一无线通信装置之间进行双向的无线通信。
根据本实施例的通信装置的整个结构与参考图4的第一实施例中的结构相同。在本实施例中,OFDM调制器/解调器10有图7所示的结构。
此后,OFDM调制器/解调器的结构将根据图7来描述。来自链路层处理器21的到一个输入端子10a的传输数据Tx提供给一个交错单元31。交错单元31执行交错处理以便重排传送数据的数据排列以用于传输。交错单元31由一个具有许多级的移位寄存器构成。通过把设置在移位寄存器的读出数据的顺序重排为等价于相应的交错模式的顺序,可执行交错处理。从移位寄存器读出数据的顺序基于一个地址产生器32所提供的地址数据来设定。在本实施例的情况下,构成交错单元31的移位寄存器分为前面一半和后面一半。从这两个移位寄存器,数据以相应于每个交错模式的顺序同时被读出。从交错单元31,同时输出两个序列的数据。
被交错单元31交错的两个序列的传输数据同时提供给一个微分编码器33,并进行微分编码处理。各个微分编码的传送数据TA和TB提供给一个选择器34的一个第一输入端子。而且,从模-数转换器30提供到一个输入端子10b的接收数据Rx被提供给选择器34的一个第二输入端子。经端子10c从链路层处理器21给选择器34提供一个传送/接收选择信号。当这一选择信号选择传送时,选择器34选择提供给第一输入端子的传送信号,并输出它。当由这一选择信号选择接收时,选择器34选择提供给第二输入端子的接收信号,并输出它。
由选择器34选择并输出的数据(传送数据或接收数据)被提供给设置在一个傅氏变换电路36的一个输入部分上的输入寄存器35。输入寄存器35是一个其中能设置和被傅氏变换电路36转换的点一样多的分级数据的寄存器(这里为N点,N是一个整数,如64点)。在这种情况下传送数据,两序列数据被同时提供给输入寄存器35。例如,第一序列的数据设置在寄存器35的前面部分,第二序列的数据设置在寄存器35的后面部分。设置在寄存器35的数据以预定时间定时提供给傅氏变换电路36,并进行傅氏变换处理或傅氏反变换处理。从链路层处理器21经一个端子10c给傅氏变换电路36提供传送/接收选择信号。当由这一选择信号选择传送时,在傅氏变换电路36进行快速傅氏反变换的计算处理。当由这一选择信号选择接收时,在傅氏变换电路36进行快速傅氏变换的计算处理。
在传送时应用快速傅氏反变换的计算处理,傅氏变换电路36就进行了把排列在时间轴上的数据转换为排列在频率轴上的数据的正交变换处理。假设傅氏变换电路36进行N点的转换处理(这里为64点),转换后的数据作为N点(64点)的并行数据设置在一个输出寄存器37中。
在接收时应用快速傅氏变换的计算处理,就进行了把排列在频率轴上的数据转换为排列在时间轴上的数据的正交变换处理。假设傅氏变换电路36进行N点的转换处理(这里为64点),转换后的数据作为N点(64点)的并行数据设置在一个输出寄存器37中。
在傅氏变换电路36中进行傅氏反变换或傅氏变换的以及设置在输出寄存器17中的并行数据被依据一个地址发生器38所提供的地址数据的一个顺序而读出,并被转换为串行数据。从链路层处理器21经一个端子10c给地址发生器38提供传送/接收选择信号。当由这一选择信号选择传送时,地址发生器单元38给输出寄存器37提供地址数据设置来传送。当这一选择信号选择接收时,地址发生器38给输出寄存器37提供地址数据设置用于接收。
形成设置在本例的地址发生器38中的用来传送的顺序按顺序指定输出寄存器17的N串(64串)地址。但是,当例如64串的并行数据由Y0到Y63来表示时,在本例中为4个头部的串,即Y60到Y63,和4个尾部的串,即Y0到Y3,反复指定相同的地址。因此对于这些串,同样的数据被重复输出。即,对于8个头部取样和8个尾部取样,可获得重复的波形的数据。从而可得到具有加到其上的防护间隙的传送数据Tx’。
形成设置在本例的地址发生器38中的用来接收的顺序使得以相应于去交错模式的顺序来指定输出寄存器37的N串(64串)地址,以便在从传送数据上进行的交错恢复并恢复为原来的状态。对于按这样一种顺序的产生地址数据的结构,地址数据可通过诸如是计数器的计数处理来产生,或者地址数据可提前以相应于交错模式的顺序设置在一个寄存器中。在本例情况下,在传送时数据作为一个串行序列数据被输出,并且当数据在接收时从输出寄存器37输出时,数据是作为两个串行序列数据被输出的。
在传送时以地址发生器38指定的顺序输出的一系列中的串行数据被提供给经OFDM调制的传送数据Tx’的一个输出端子10d,并经端子10d输出给图4所示的数-模转换器22。而且,在接收时以地址发生器38指定的顺序输出的两个串行序列数据被提供给一个其中对两个串行的数据进行微分解码的微分解码器39。被微分解码器39微分解码后的接收数据Rx’被提供给一个输出端子10e,并经端子10e输出给图4所示的链路层处理器21。
其它部分的形成方式与上面第一实施例描述的相同。傅氏反变换产生的和傅氏变换处理解调的OFDM调制信号也与根据图6描述的第一实施例的OFDM调制信号相同。
由于本实施例的结构,在传送时产生OFDM调制信号的处理和在接收时用以解调OFDM信号的处理由与上述第一实施例相同的普通电路OFDM调制器/解调器10进行。因此不必准备独立的电路来调制OFDM信号和解调OFDM信号。因此,用来传送和接收OFDM信号的通信装置的结构可简化。而且在本实施例中,在传送数据的处理中传送数据被分为两个串行的数据并被交错单元31进行交错处理。两个串行的数据同时被设置在傅氏变换电路36的输入寄存器35中。(例如第一串行的数据设置在输入寄存器35的前半部分,另外第二串行的数据设置在输入寄存器35的后半部分)。因此在输入寄存器35设置传送数据的时间与原来相比减少了一半。所需用于传送数据的OFDM调制处理的时间也相应地缩短了。
本发明的第三实施例现将参考图8来描述。
在本例中,本发明也是应用于无线通信装置来进行与上述第一和第二实施例的方式相同的OFDM调制信号的传送处理和接收处理。该无线通信装置与另一无线通信装置之间进行双向的无线通信。
根据本实施例的通信装置的整个结构与参考图4的第一实施例中的结构相同。在本实施例中,OFDM调制器/解调器10有图8所示的结构。
此后,OFDM调制器/解调器的结构将根据图8来描述。将来自链路层处理器21的到一个输入端子10a的传送数据Tx提供给一个交错单元41。交错单元41进行交错处理来重排传送数据的数据配置以便传送。交错单元41由一个具有许多级的移位寄存器构成。通过把设置在移位寄存器的读出数据的顺序重排为等价于相应于交错模式的顺序,可进行交错处理。从移位寄存器读出数据的顺序是根据一个地址发生器42提供的地址数据来设定。在本实施例的情况下,构成交错单元41的移位寄存器分为前面一半和后面一半。从这两个移位寄存器,数据以相应于每个交错模式的顺序同时被读出。从交错单元41两个序列的数据同时被输出。
被交错单元41交错的两个串行的传送数据同时提供给一个微分编码器43,并进行微分编码处理产生微分编码的传送数据TA和TB。各个微分编码的传送数据TA和TB提供给一个选择器44的一个输入端子。而且,从模-数转换器30提供到一个输入端子10b的接收数据Rx被提供给选择器44的一个第二输入端子。经端子10c从链路层处理器21给选择器44提供一个传送/接收选择信号。当由这一择信号选择传送时,选择器44选择提供给第一输入端子的传送信号,并输出它。当由这一选择信号选择接收时,选择器44选择提供给第二输入端子的接收信号,并输出它。
选择器44选择和输出的数据(传送数据或接收数据)经乘法器45和46提供给一个设置在一个傅氏变换电路48的一个输入部分上的输入寄存器47。给乘法器45提供接收数据Rx或第一传输数据TA。乘法器45将来自一个输入端子45a的纠错数据乘以Rx或TA。向乘法器46提供第二传输数据TB。乘法器46将来自一个输入端子46a的纠错数据乘以TB。在传送时提供给输入端子45a和46a的纠错数据是用来进行孔径失真校正的系数数据和用来纠正滤波器的相位失真和群失延失真的系数数据。在接收时提供给输入端子45a的纠错数据是用来处理频率误差的系数数据。这些纠错数据在控制通信状态的一侧(未示出)产生。
将从乘法器45和46经乘法输出的信号加到输入寄存器47,该输入寄存器47是一个其中能设置和被傅氏变换电路48转换的点一样多的分级数据的寄存器(这里为N点,N是一个整数,如64点)。在这种情况下,当传送数据时,两串行数据被同时提供给输入寄存器47。例如,第一串行的数据设置在寄存器47的前半部分,第二串行的数据设置在寄存器47的后半部分。设置在输入寄存器47中的数据以预定时间定时提供给傅氏变换电路48,在该傅氏变换电路48中执行傅氏变换处理或傅氏反变换处理。从链路层处理器21经一个端子10c给傅氏变换电路48提供传送/接收选择信号。当由这一选择信号选择传送时,在傅氏变换电路48进行快速傅氏反变换的计算处理。当由这一选择信号选择接收时,在傅氏变换电路48进行快速傅氏变换的计算处理。
在传输时应用了快速傅氏反变换的计算处理中,就进行了把排列在时间轴上的数据转换为排列在频率轴上的数据的正交变换处理。假设进行N点的转换处理(这里为64点),转换后的数据作为N点(64点)的并行数据设置在一个输出寄存器49中。
在接收时应用快速傅氏变换的计算处理,就进行了把排列在频率轴上的数据转换为排列在时间轴上的数据的正交变换处理。假设进行N点的转换处理(这里为64点),转换后的数据作为N点(64点)的并行数据设置在一个输出寄存器49中。
在傅氏变换电路48进行傅氏反变换或傅氏变换的,以及设置在输出寄存器49中的并行数据被依据一个地址发生器50提供的地址数据的顺序而读出,并被转换为串行数据。从链路层处理器21经一个端子10c给地址产生器50提供传送/接收选择信号。当由这一选择信号选择传送时,地址产生器单元50给输出寄存器49提供地址数据集合来传送。当由这一选择信号选择接收时,地址产生器50给输出寄存器49提供地址数据置位来接收。
用于传输的设置在本例地址发生器50中的顺序的形成是便于一个接一个地指定输出寄存器49的N串(64串)地址。但是,当例如64串的并行数据由Y0到Y63来表示时,在本例中为4个头部的串,即Y60到Y63,和4个尾部的串,即Y0到Y3,反复指定相同的地址。因此对于这些串,同样的数据被重复输出。对于8个头部取样和8个尾部取样,可获得重复的波形的数据。从而可得到具有加到其上的防护间隙的传送数据Tx’。
所形成的设置在本例的地址发生器50的用来接收的顺序使得以相应于去交错模式的顺序来指定输出寄存器49的N串(64串)的地址,以便在从传送数据上进行的交错恢复并恢复为原来的状态。对于按这样一种顺序的产生地址数据的结构,地址数据可通过例如是计数器的计数处理来产生,或者地址数据可提前以相应于交错模式的顺序被设置在一个寄存器内。在本例情况下,在传送时数据作为一个串行序列数据被输出,并且当数据在接收时从输出寄存器49输出时,数据是作为两个串行序列数据被输出的。
在传送时按地址发生器50指定的顺序从输出寄存器49输出的一个串行序列数据直接提供给一个微分解码器52。对于在接收时从输出寄存器49输出的两个串行序列数据,则第一串行数据经一个选择器51被提供给微分解码器52,第二串行数据直接被提供给微分解码器52。从链路层处理器21经一个端子10c给选择器51提供传/接收选择信号。当由这一选择信号选择传送时,选择器51输出来自一个输入端子51a的窗口系数数据,而当由这一选择信号选择接收时,选择器51选择所提供的接收数据,并提供选择的接收数据给微分解码器52。窗口系数数据用来与一个单元的OFDM调制信号相乘,从而进行频带限制的窗口处理。
在微分解码器52中,提供的传送数据和窗口系数的复数乘法是在传送时进行的。将所得到的复数相乘的数据提供给OFDM调制信传送数据Tx’的一个输出端子10d,并经输出端子10d提供给图1所示的数-模转换器22。而且,在接收时,通过将两个串行序列数据相乘并将其提供给微分解码器52,可实现微分解码处理。在微分解码器52微分解码的接收数据Rx’提供给一个输出端子10e,并经端子10e提供给图4所示的链路层处理器21。
其它部分的形成方式与上面第一和第二实施例描述的相同。傅氏反变换产生的和傅氏变换处理解调的OFDM调制信号也与根据图6描述的第一实施例的OFDM调制信号相同。
由于本实施例的结构,在传送时产生OFDM调制信号的处理和在接收时用以解调OFDM信号的处理由与上述第一实施例相同的普通电路OFDM调制器/解调器10进行。因此不必准备独立的电路来调制OFDM信号和解调OFDM信号。因此,用来传送和接收OFDM信号的通信装置的结构可简化。而且在本实施例中,在传送数据处理时,两个串行的数据同时被设置在傅氏变换电路48的输入寄存器47中,与第二实施例方式完全相同。因此在输入寄存器47内设置传输数据的时间与原来相比减少了一半。所需用于传送数据的OFDM调制处理的时间也相应地缩短了。
而且,在本实施例中,用于校正的使用纠错系数数据乘以数据的乘法器45和46在傅氏变换电路48的输入寄存器之前提供。在每个乘法器中,数据与用于传输的纠错数据相乘或与用于接收的纠错数据相乘。因此,传输数据的纠错特性和接收数据的纠错特性可与OFDM信号的调制或解调一致地进行。而且,对于传送数据,传输数据和选择器51选择的窗口系数数据的复数相乘是在微分解码器52中进行。这样可获得窗口系数与传送数据的乘积。用窗口系数乘以传送数据的处理可使用微分解码器在接收时进行。结果电路结构可进一步简化。
对于参照本实施例所说明的用作在乘法器45和46中的特有的相乘的数据,已经说明了这样一个例子。也可对其它纠错数据作乘法。在参照实施例所描述的傅氏变换电路中,执行的是64点的转换处理。当然事实上也可使用具有不同转换点的傅氏变换电路。
根据本实施例,OFDM调制信号的传送和接收处理可由只包括一套傅氏变换装置的简单结构的一个电路来进行。用来传送和接收OFDM调制信号的通信装置的结构可被简化。尤其,在传送时增加防护间隙给传送信号的处理和在接收时用来恢复数据排列为原来状态的传送可在傅氏变换装置的输出处理中进行。这样就不再需要实现各自的处理操作的专用电路,相应地电路结构可简化。
而且,根据本发明,通信装置包括用来以预定排列交错传送数据的一个交错装置、一个用来在对被交错装置交错的传送数据上进行微分编码并提供经微分编码的传送数据给一个选择装置的微分编码装置、和一个用来在对傅氏变换装置输出的接收数据上进行微分解码的微分解码装置。因此,所有的在传送时交错处理和微分编码处理,及接收时的去交错处理和微分解码的处理可由与一套傅氏变换装置的前面和后面连接的电路来进行。结果,电路结构进一步简化。
而且,根据本发明,通信装置具有这样一种结构,在这种结构中传送数据可由交错装置转换为两个串行的数据,并且两个串行的数据在微分编码中进行微分编码,然后被并行设置在傅氏装置的输入寄存器中。因此,所需用来在传送时向傅氏变换装置设置传送数据的时间被缩短了。而且所需的用于产生用作传输之用的OFDM调制信号的时间也缩短了。
而且,根据本发明,通信装置还包括一个在傅氏变换装置的输入寄存器之前的阶段就设置的、用来将数据与用于传输的纠错数据和用于接收纠的错数据相乘的第一乘法器装置,和用来将窗口系乘以由傅氏变换装置的输出寄存器输出的传输数据的一个第二乘法器装置。因此,对传送数据和接收数据的纠错处理也可同时进行。另外,在传送时对窗口系数的乘法处理也能进行。从而电路结构进一步简化。
参考附图已经对本发明的优选实施例进行了说明,应该理解本发明并非只局限于上述的实施例,本领域技术人员可在不脱离由随后的权利要求所限定的本发明的精神或范围的情况下对发明作各种改变和修改。
权利要求
1.一种用来调制和解调一个信号的调制器/解调器,包括一个用来选择传输数据和接收数据的选择装置;一个用来把所述选择装置所选择的数据设置在一个输入寄存器中、用于执行设置在该输入寄存器中的傅氏变换处理或傅氏反变换处理数据,以及用于设置在一个输出寄存器中处理的N点(N是一个任意整数)数据的傅氏变换装置;和一个用来指定一个顺序以便读出设置在所述傅氏变换装置的输出寄存器中的N点数据的读出指定装置。
2.根据权利要求1的调制器/解调器,进一步包括一个用来交错输入传输数据的交替处理装置和一个用来对经交错处理的传送数据进行微分编码的微分编码装置。
3.根据权利要求1的调制器/解调器,其中所述傅氏变换装置的所述输出寄存器向所述传送数据增加一个防护间隙。
4.根据权利要求1的调制器/解调器,其中傅氏变换装置的所述输出寄存器对所述接收数据进行去交错处理。
5.根据权利要求4的调制器/解调器,其中傅氏变换装置的所述输出寄存器在数据接收时输出两个串行的序列数据。
6.根据权利要求5的调制器/解调器,还进一步包括一个用来对在数据接收时,由傅氏变换装置的所述输出寄存器输出的两个串行序列数据进微分解码的微分解码装置。
7.根据权利要求1的调制器/解调器,其中傅氏变换装置的所述输入寄存器是一个具有若干相应于被傅氏变换处理所转换的N点(N为任意整数)的许多级的寄存器。
8.根据权利要求7的调制器/解调器,其中N为64。
9.根据权利要求2的调制器/解调器,其中所述交错处理装置使传送数据成为两个串行的数据,所述两个串行的数据被所述微分编码装置执行微分编码然后相互并行地设置在傅氏变换装置的所述输入寄存器中。
10.根据权利要求9的调制器/解调器,进一步包括提供在傅氏变换装置的输入寄存器前级用来乘以用作传输的纠错数据和乘以用作接收的纠错数据的一个第一乘法器。
11.根据权利要求10的调制器/解调器,进一步包括用来将一个窗口系数与从傅氏变换装置的输出寄存器输出的传输数据相乘的一个第二乘法器。
12.一种用来调制和解调一个信号的方法,包括步骤选择传输数据和接收数据;把所述选择步骤选择的数据设置在一个输入寄存器中,向所述输入寄存器设置傅氏变换或傅氏反变换数据集合,向一个输出寄存器设定经傅氏变换或傅氏反变换的N点数据(N是任意整数);和以第一和第二顺序读出设置在所述输出寄存器中的N点数据,其中在传输时,传输数据是在所述选择步骤被选择、经傅氏反变换并以增加了一个防护间隙给所述传送数据的该第一顺序读出,而在接收时,接收数据是在所述选择步骤被选择、经傅氏变换并以去所述接收数据的交错的该第二顺序读出。
全文摘要
在用于调制和解调一个信号的一种调制器/解调器中,选择传送数据和接收数据,选择的数据被设置在一个输入寄存器中,对设置在输入寄存器中的数据进行傅氏变换处理或傅氏反变换处理,所处理的N点数据(N是任意整数)被设置在一个输出寄存器中,并指定一个顺序来读出设置在傅氏变换装置的输出寄存器中的N点数据,从而信号的传送和接收处理可仅由唯一一套傅氏变换装置组成的简化排列的电路来实现。
文档编号H04L27/26GK1234668SQ99105970
公开日1999年11月10日 申请日期1999年4月17日 优先权日1998年4月17日
发明者臼居隆志 申请人:索尼公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1