技术编号:7513857
提示:您尚未登录,请点 登 陆 后下载,如果您还没有账户请点 注 册 ,登陆完成后,请刷新本页查看技术详细信息。本发明涉及一种延迟锁定回路,且特别涉及一种包含数字电路的延迟 锁定回路。背景技术随着半导体制程的进步,VLSI电路的操作频率已大幅增加。因此,电 子设备需要升级他们的操作频率,以跟上不断进步的半导体制程。举例来 说,超高速系统电路,如无线手机、光纤链接、微处理器以及系统级芯片 (SoC )等,均已达到GHz的水平。由于需要将大量的电路整合在一个芯片上,故时钟信号需要广泛地分 布在整个芯片的各个电路,如此一来将会产生时钟偏移的现象。例如,当 一输入时钟信号驱...
注意:该技术已申请专利,请尊重研发人员的辛勤研发付出,在未取得专利权人授权前,仅供技术研究参考不得用于商业用途。
该专利适合技术人员进行技术研发参考以及查看自身技术是否侵权,增加技术思路,做技术知识储备,不适合论文引用。
该类技术注重原理思路,无完整电路图,适合研究学习。