技术编号:75220
提示:您尚未登录,请点 登 陆 后下载,如果您还没有账户请点 注 册 ,登陆完成后,请刷新本页查看技术详细信息。技术领域本发明涉及过电压保护元件的制造方法,尤其涉及一种贴片式高分子基ESD两路集成防护器件的制造方法。该技术利用了高分子压敏材料的伏-安非线性特征,制备出了ESD防护器件,通过对元件的设计使其具有一定的集成度。 背景技术电磁兼容问题是现代电子工业面临的重大挑战,亟需解决。随着现代电子设备向着小型化集成化的方向发展,设备本身附加的功能越来越多且越来越强大。与此同时电子设备中使用的各类元器件对瞬态过电压极为敏感,其结构极易受到过电压的损害而失去部分或全部功能。尤其是静电放电(ESD)损害设备所带来的损失越来越多。 ...
注意:该技术已申请专利,请尊重研发人员的辛勤研发付出,在未取得专利权人授权前,仅供技术研究参考不得用于商业用途。
该专利适合技术人员进行技术研发参考以及查看自身技术是否侵权,增加技术思路,做技术知识储备,不适合论文引用。
该类技术注重原理思路,无完整电路图,适合研究学习。