技术编号:9869675
提示:您尚未登录,请点 登 陆 后下载,如果您还没有账户请点 注 册 ,登陆完成后,请刷新本页查看技术详细信息。 John G.Maneatis 1996年发表在IE邸 JOURNAL OF SOLID-STATE CIRCUITS上的 名为《Low-Jitter Process - Independent DLL and PLL Based on Self-Biased Techniques》的文献,其锁相环架构的电路框图和小信号模型如图1、2所示。 对图1、2的分析可得[000引从上式可知其传递函数为',分子中出现了零点,与图3中电阻电容的串 联效果一致,从而解...
注意:该技术已申请专利,请尊重研发人员的辛勤研发付出,在未取得专利权人授权前,仅供技术研究参考不得用于商业用途。
该专利适合技术人员进行技术研发参考以及查看自身技术是否侵权,增加技术思路,做技术知识储备,不适合论文引用。
该类技术注重原理思路,无完整电路图,适合研究学习。