显示驱动器和显示装置的制作方法

文档序号:11289054阅读:507来源:国知局
显示驱动器和显示装置的制造方法

本发明涉及显示驱动器和显示装置,特别地涉及根据图像数据对显示面板的源极线进行驱动的驱动部的结构。



背景技术:

关于近年来的显示装置,有时被要求供给到显示面板的源极线(也称为信号线、数据线)的电压(在以下,有时仅称为“源极电压”。)的高精度化。例如,在使用了oled(organiclightemittingdiode,有机发光二极管)显示面板的显示装置中,亮度相对于源极电压的变化大,为了提高显示品质,优选以高精度供给源极电压。

源极电压的精度特别成为问题的是包括同一颜色的区域的图像的显示。在对包括同一颜色的区域的图像进行显示的情况下,供给同一图像数据作为该区域中所包括的像素的图像数据(表示像素的各子像素的灰度的数据)。然而,当源极电压的精度低时,针对同一图像数据输出不同的源极电压。这在用户侧被视觉辨认为该区域中的斑点,使显示品质降低。

源极电压的精度的降低的一个主要原因是缓冲放大器的偏差。在此所说的缓冲放大器是指作为对源极线进行驱动的输出级来使用的放大器,具有为了对具有大的负载电容的源极线进行驱动而输出阻抗低这样的特性。缓冲放大器具有起因于构成其的半导体元件(例如,mos(metaloxidesemiconductor,金属氧化物半导体)晶体管)的失配(偏差)的随机偏移电压。当该随机偏移电压大时,源极电压的精度降低。

为了减少缓冲放大器的偏移电压,减少构成初级(输入级)的差动输入电路和有源负载电路的元件的失配是重要的。关于偏移电压的产生,初级是支配性的,因此,减少差动输入电路的元件的失配是特别重要的。已知,为了减少差动输入电路和有源负载电路的元件的失配,布局的对称性的提高、适当的偏置电压、适当的偏置电流的供给也是有效的,但是,元件尺寸的增大是特别有效的。然而,元件尺寸的增大招致寄生电容的增加、工作速度的降低以及成本的增大,因此,不是优选的。

根据这样的背景,期望提供用于应对缓冲放大器的偏移电压的产生的技术。

再有,在日本特开2015-211266号公报中公开了作为对显示面板进行驱动的显示驱动器的缓冲放大器来使用的差动放大电路的结构的一个例子。

现有技术文献

专利文献

专利文献1:日本特开2015-211266号公报。



技术实现要素:

发明要解决的课题

因此,本发明的目的在于提供用于应对显示驱动器的缓冲放大器的偏移电压的产生的技术。本领域技术人员根据以下的公开而理解本发明的其它目的、新的特征。

用于解决课题的方案

在本发明的一个观点中,提供了对显示面板进行驱动的显示驱动器。该显示驱动器具备:第一缓冲放大器,对应于在显示面板设置的第一像素;第二缓冲放大器,对应于在显示面板设置并且在水平方向上与第一像素相邻的第二像素;第一连接开关;第二连接开关;以及控制部,对第一连接开关和第二连接开关进行控制。第一缓冲放大器和第二缓冲放大器的每一个具备:差动输入电路,具备具有第一导电型并且源极被共同连接的第一misfet和第二misfet;第一漏极布线,连接到第一misfet的漏极;第二漏极布线,连接到第二misfet的漏极;有源负载电路,连接到第一漏极布线和第二漏极布线,作为差动输入电路的有源负载来进行工作;以及输出级,响应于第一漏极布线和第二漏极布线的电压来驱动输出端。向第一缓冲放大器的第一misfet和第二misfet之中的一个misfet的栅极输入基于第一像素的图像数据而生成的第一灰度电压,另一个misfet的栅极连接到第一缓冲放大器的输出端。向第二缓冲放大器的第一misfet和第二misfet的一个misfet的栅极输入基于第二像素的图像数据而生成的第二灰度电压,另一个misfet的栅极连接到第二缓冲放大器的输出端。第一连接开关连接在第一缓冲放大器和第二缓冲放大器的输出端之间。第二连接开关连接在第一缓冲放大器和第二缓冲放大器的第一漏极布线之间。控制部基于第一像素和第二像素的图像数据来控制第一连接开关和第二连接开关。

这样的显示驱动器优选地在显示装置中的显示面板的驱动中使用。

发明效果

根据本发明,能够应对显示驱动器的缓冲放大器的偏移电压的产生。

附图说明

图1是示出第一实施方式的显示装置的结构的框图。

图2是示出第一实施方式中的显示面板的结构的概念图。

图3是示出第一实施方式中的显示驱动器的结构的框图。

图4是示出第一实施方式中的驱动部的结构的框图。

图5a是图示出第一实施方式中的各缓冲放大器的结构和利用相邻的缓冲放大器之间的连接开关的连接的一个例子的电路图。

图5b是图示出第一实施方式中的各缓冲放大器的结构和利用相邻的缓冲放大器之间的连接开关的连接的另一例子的电路图。

图5c是图示出第一实施方式中的各缓冲放大器的结构和利用相邻的缓冲放大器之间的连接开关的连接的另一例子的电路图。

图5d是图示出第一实施方式中的各缓冲放大器的结构和利用相邻的缓冲放大器之间的连接开关的连接的另一例子的电路图。

图5e是图示出第一实施方式中的各缓冲放大器的结构和利用相邻的缓冲放大器之间的连接开关的连接的另一例子的电路图。

图6是示出第一实施方式的显示驱动器的工作的时间图。

图7是示出第一实施方式中的驱动部的结构的变形例的框图。

图8是示出第二实施方式中的显示面板的结构的概念图。

图9是示出第二实施方式中的显示驱动器的结构的框图。

图10是示出第二实施方式中的驱动部的结构的框图。

图11是图示出第二实施方式中的各缓冲放大器的结构和利用缓冲放大器之间的连接开关的连接的例子的电路图。

图12是示出第二实施方式的显示驱动器的工作的时间图。

图13是示出第二实施方式中的驱动部的结构的变形例的框图。

具体实施方式

以下,一边参照附图一边说明本发明的实施方式。再有,在以下,同一或类似的结构要素有时通过同一或对应的附图标记来参照,此外,在将多个同一结构要素彼此区别的情况下,有时对附图标记标注角标。进而,请注意,为了使实施方式的理解变得容易,附图中的各结构要素的尺寸的比率有时与实际不同。

(第一实施方式)

图1是示出第一实施方式的显示装置10的结构的框图。显示装置10具备显示面板1、以及对显示面板1进行驱动的显示驱动器2。作为显示面板1,例如,可使用oled显示面板、液晶显示面板。显示装置10被构成为根据从主机20(例如,应用处理器、cpu(centralprocessingunit,中央处理单元))接收的图像数据和控制数据来在显示面板1中显示图像。

图2是示出第一实施方式中的显示面板1的结构的概念图。在本实施方式中,显示面板1具备栅极线12、源极线11、呈矩阵配置的像素13、gip(gateinpanel,面板中栅极)电路14l、14r、以及开关电路15。栅极线12被配置为在水平方向(图2的x轴方向)上延伸,源极线11被配置为在垂直方向(图2的y轴方向)上延伸。

各像素13具备在水平方向上排列的3个子像素:r子像素16r、g子像素16g、b子像素16b。r子像素16r、g子像素16g、b子像素16b分别是显示红色(r)、绿色(g)、蓝色(b)的子像素。在以下,r子像素16r、g子像素16g、b子像素16b有时在不区别它们的情况下总称为子像素16。

在以下,有时将r子像素16r、g子像素16g、b子像素16b连接到同一栅极线12的像素13称为“水平行”。在各水平同步期间(horizontalsyncperiod),选择一个水平行的像素13,驱动所选择的像素13的r子像素16r、g子像素16g、b子像素16b。

各子像素16具备像素电路。在显示面板1为oled显示面板的情况下,作为一个例子,各子像素16具备选择晶体管、驱动晶体管、保持电容、以及oled元件。此外,在显示面板1为液晶显示面板的情况下,作为一个例子,各子像素16具备选择晶体管、保持电容、以及像素电极。各像素13显示的颜色由r子像素16r、g子像素16g、b子像素16b各自的亮度决定。

在本实施方式中,显示面板1具有3m条源极线111~113m(m为2以上的自然数),各源极线11连接到同一颜色的子像素16。详细而言,第(3i-2)个(i为1以上m以下的任意整数)源极线113i-2连接到r子像素16r。此外,第(3i-1)个源极线113i-1连接到g子像素16g,第3i个源极线113i连接到b子像素16b。

gip电路14l、14r响应于从显示驱动器2供给的栅极控制信号sout1~soutp而驱动栅极线12。在本实施方式中,第奇数个栅极线12由gip电路14l驱动,第偶数个栅极线12由gip电路14r驱动。

开关电路15是为了进行所谓的时分驱动而被设置的。详细而言,开关电路15从源极线111~113m之中选择要驱动的源极线11,将所选择的源极线11连接到面板端子18。各面板端子18i连接到显示驱动器2的源极输出si,当从显示驱动器2的源极输出si向面板端子18i供给源极电压时,该源极电压被供给到由开关电路15i选择的源极线11。由此,该选择的源极线11被驱动至所期望的源极电压。

在本实施方式中,针对3条源极线11设置有1个开关电路15,各开关电路15将从该3条源极线11之中选择的源极线连接到对应的面板端子18。详细而言,各开关电路15i具备连接在源极线113i-2和面板端子18i之间的开关173i-2、连接在源极线113i-1和面板端子18i之间的开关173i-1、以及连接在源极线113i和面板端子18i之间的开关173i。开关173i-2响应于开关控制信号ssw1而接通关断。同样地,开关173i-1响应于开关控制信号ssw2而接通关断,开关173i响应于开关控制信号ssw3而接通关断。开关电路15i具有响应于开关控制信号ssw1~ssw3而将连接到r子像素16r的源极线113i-2、连接到g子像素16g的源极线113i-1、连接到b子像素16b的源极线113i-1的任一个连接到对应的面板端子18i的功能。

请注意,在本实施方式的显示面板1的结构中,针对所有像素13,连接到该像素13的r子像素16r、g子像素16g、b子像素16b的源极线11都经由同一开关电路15连接到同一面板端子18、即连接到同一源极输出。如后述那样,通过开关电路15依次选择连接到r子像素16r的源极线11、连接到g子像素16g的源极线11、以及连接到b子像素16b的源极线11,与该选择同步地依次供给要写入到r子像素16r、g子像素16g、b子像素16b的源极电压,由此,向所选择的水平行的像素13的r子像素16r、g子像素16g、b子像素16b供给所期望的源极电压。通过这样的工作,实现了时分驱动。

图3是示出本实施方式中的显示驱动器2的结构的框图。显示驱动器2具备接口21、显示存储器22、图像ip核23、驱动部24、控制逻辑电路25、以及面板接口电路26。

接口21与主机20进行通信来交换显示装置10的工作所需要的各种数据。具体而言,接口21从主机20接收图像数据,将所接收的图像数据转送到显示存储器22。此外,接口21从主机20接收控制数据,根据所接收的控制数据的内容将控制命令、控制参数供给到控制逻辑电路25。

显示存储器22暂时保存从接口21接收的图像数据,并转送到图像ip核23。图像ip核23对从显示存储器22送出的图像数据进行所期望的图像处理,将通过该图像处理得到的图像数据输出到驱动部24。

驱动部24经由数据总线27连接到图像ip核23,响应于从图像ip核23接收的图像数据而驱动连接到源极输出s1~sm的源极线11。之后详细地说明驱动部24的结构。

控制逻辑电路25响应于从接口21接收的控制命令、控制参数而进行显示驱动器2的各电路的控制。控制逻辑电路25也作为生成在显示驱动器2的各电路的定时控制中使用的定时控制信号(例如,垂直同步信号、水平同步信号)的定时控制器来进行工作。

面板接口电路26生成对gip电路14l、14r进行控制的栅极控制信号sout1~soutp和对开关电路15进行控制的开关控制信号ssw1~ssw3,将所生成的栅极控制信号sout1~soutp和开关控制信号ssw1~ssw3供给到显示面板1。

图4是示出本实施方式的驱动部24的结构的框图。驱动部24具备数据锁存器31、dac(digital-analogconverter,数字模拟转换器)32、以及缓冲放大器33。在本实施方式中,针对1个源极输出设置有1个数据锁存器31、1个dac32、1个缓冲放大器33。在此,各像素13的r子像素16r、g子像素16g、b子像素16b经由开关电路15连接到同一源极输出,因此,在一个水平同步期间,各缓冲放大器33以时分的方式驱动对应的像素13的r子像素16r、g子像素16g、b子像素16b。

各数据锁存器31从数据总线27接收其对应的源极输出所对应的像素13的图像数据,并保持所接收的图像数据。详细而言,数据锁存器31i保持与源极输出si对应的像素13(即,与连接到源极输出si的开关电路15i连接的像素13)的图像数据di。在此,某个像素13的图像数据包括表示该像素13的r子像素16r、g子像素16g、b子像素16b各自的灰度的灰度数据,在某个水平同步期间,将在该水平同步期间被选择的水平行的像素13的图像数据保存在数据锁存器31中。

在本实施方式中,数据锁存器31被构成为依次选择表示r子像素16r、g子像素16g、b子像素16b各自的灰度的灰度数据,将所选择的灰度数据输出到dac32。在以下,有时将图像数据di中所包括的r子像素16r的灰度数据记载为r灰度数据,并通过符号“dri”来进行参照。同样地,有时将图像数据di中所包括的g子像素16g的灰度数据记载为g灰度数据,并通过符号“dgi”来进行参照。此外,有时将图像数据di中所包括的b子像素16b的灰度数据记载为b灰度数据,并通过符号“dbi”来进行参照。进而,将由数据锁存器31i选择的灰度数据记载为选择灰度数据dsubi。

例如,数据锁存器31i在对r子像素16r进行驱动的期间将表示图像数据di的r子像素16r的灰度的r灰度数据dri作为选择灰度数据dsubi供给到dac32i。此外,数据锁存器31i在对g子像素16g进行驱动的期间将g灰度数据dgi作为选择灰度数据dsubi供给到dac32i,在对b子像素16b进行驱动的期间将b灰度数据dbi作为选择灰度数据dsubi供给到dac32i。

dac32使用从参照电压总线28接收的参照电压vref0~vrefq(q为自然数)来对从数据锁存器31接收的选择灰度数据dsubi进行数字模拟变换。详细而言,各dac32i从数据锁存器31i接收选择灰度数据dsubi,生成具有与选择灰度数据dsubi对应的电压电平的灰度电压vi。dac32i将所生成的灰度电压vi输出到对应的缓冲放大器33i。

缓冲放大器33输出具有与从对应的dac32接收的灰度电压对应的电压电平的源极电压。在本实施方式中,各缓冲放大器33i被构成为电压跟随器,缓冲放大器33i被构成为将与从dac32i接收的灰度电压vi具有同一电压电平的源极电压输出到源极输出si。

如上述那样,在缓冲放大器33中不可避免地产生偏移电压,缓冲放大器33的偏移电压可招致显示品质的降低。为了应对这样的问题,在本实施方式中,驱动部24具备将相邻的缓冲放大器33连接的连接开关34~38、以及数据比较器39。在图4中,将缓冲放大器33i和缓冲放大器33i+1连接的连接开关34~38示出为符号34i~38i。

如后述那样,连接开关34i~38i是将缓冲放大器33i和缓冲放大器33i+1的输出端和内部节点彼此电气地连接的开关。如之后详细说明的那样,在本实施方式中,在缓冲放大器33i和缓冲放大器33i+1之间设置有5个连接开关34i~38i(参照图5a),但是,在图4中,在缓冲放大器33i和缓冲放大器33i+1之间仅图示了汇总地参照连接开关34i~38i的开关记号。

数据比较器39基于与相邻的缓冲放大器33对应的像素13的图像数据来进行接通关断连接在该相邻的缓冲放大器33之间的连接开关34~38的控制。详细而言,数据比较器39i从数据锁存器31i接收选择灰度数据dsubi,进而,从数据锁存器31i+1接收选择灰度数据dsub(i+1)。数据比较器39i对所接收的选择灰度数据dsubi和选择灰度数据dsub(i+1)进行比较,基于该比较的结果来接通关断连接开关34i~38i。

在本实施方式中,数据比较器39i在从数据锁存器31i接收的选择灰度数据dsubi和从数据锁存器31i+1接收的选择灰度数据dsub(i+1)相同的情况下,接通连接开关34i~38i,在不是这样的情况下,关断连接开关34i~38i。如之后详细地讨论的那样,在本实施方式中,通过连接开关34~38和数据比较器39的工作,在水平方向上相邻的像素13的同一颜色的子像素16要以成为同一灰度的方式被驱动的情况下将与该像素13对应的2个缓冲放大器33电气地连接,由此,消除该2个缓冲放大器33之间的偏移电压的不同。

图5a是图示出本实施方式中的各缓冲放大器33的结构和利用相邻的缓冲放大器33之间的连接开关34~38的连接的电路图。

在本实施方式中,各缓冲放大器33i具备差动输入电路41、有源负载电路42、以及输出级43,并且被构成为将与输入到输入端44的灰度电压vi相同的源极电压从输出端47输出到源极输出si。

差动输入电路41具备nmos晶体管mn1、mn2、pmos晶体管mp1、mp2、以及恒定电流源i1、i2。再有,如对于本领域技术人员所公知的那样,nmos晶体管为n沟道misfet(metalinsulatorsemiconductorfieldeffecttransistor,金属绝缘体半导体场效应晶体管)的一种,pmos晶体管为p沟道misfet的一种。

关于nmos晶体管mn1、mn2,源极被共同连接,构成差动晶体管对。详细而言,nmos晶体管mn1、mn2的源极被共同连接到恒定电流源i1。nmos晶体管mn1的栅极被连接到输入端44,nmos晶体管mn2的栅极被连接到输出端47。此外,nmos晶体管mn1的漏极被连接到漏极布线51,nmos晶体管mn2的漏极被连接到漏极布线52。

关于pmos晶体管mp1、mp2,源极被共同连接,构成另外一个差动晶体管对。详细而言,pmos晶体管mp1、mp2的源极被共同连接到恒定电流源i2。pmos晶体管mp1的栅极被连接到输入端44,pmos晶体管mp2的栅极被连接到输出端47。此外,pmos晶体管mp1的漏极被连接到漏极布线53,pmos晶体管mp2的漏极被连接到漏极布线54。

恒定电流源i1连接在nmos晶体管mn1、mn2的共同连接源极和低电位线45之间,从nmos晶体管mn1、mn2的共同连接源极向低电位线45流动恒定电流。在本实施方式中,低电位线45的电位被设定为电路接地电位(gnd)。

恒定电流源i2连接在pmos晶体管mp1、mp2的共同连接源极和高电位线46之间,从高电位线46向pmos晶体管mp1、mn2的共同连接源极流动恒定电流。在本实施方式中,高电位线46的电位被设定为电位vsp。

有源负载电路42作为连接到漏极布线51~54的有源负载、即差动输入电路41的有源负载来进行工作。在本实施方式中,有源负载电路42具备nmos晶体管mn3、mn4、pmos晶体管mp3、mp4、以及恒定电流源i3、i4。

nmos晶体管mn3、mn4构成连接到漏极布线53、54的电流镜。在nmos晶体管mn3、mn4中,源极被共同连接到低电位线45,栅极被共同连接到nmos晶体管mn4的漏极。nmos晶体管mn3、mn4的漏极分别连接到漏极布线53、54。

pmos晶体管mp3、mp4构成连接到漏极布线51、52的电流镜。在pmos晶体管mp3、mp4中,源极被共同连接到高电位线46,栅极被共同连接到pmos晶体管mp4的漏极。pmos晶体管mp3、mp4的漏极分别连接到漏极布线51、52。

恒定电流源i3连接在pmos晶体管mp3的漏极和nmos晶体管mn3的漏极之间,从pmos晶体管mp3的漏极向nmos晶体管mn3的漏极流动恒定电流。同样地,恒定电流源i4连接在pmos晶体管mp4的漏极和nmos晶体管mn4的漏极之间,从pmos晶体管mp4的漏极向nmos晶体管mn4的漏极流动恒定电流。

输出级43根据漏极布线51~54的电压来驱动输出端47。在本实施方式中,有源负载电路42的pmos晶体管mp3的漏极被连接到漏极布线51,有源负载电路42的nmos晶体管mn3的漏极被连接到漏极布线53,输出级43被构成为根据从pmos晶体管mp3、nmos晶体管mn3的漏极接收的电压来驱动输出端47。

更具体而言,在本实施方式中,输出级43具备pmos晶体管mp5、nmos晶体管mn5、以及相位补偿电路48。pmos晶体管mp5、nmos晶体管mn5作为对输出端47进行驱动的输出晶体管来进行工作。在pmos晶体管mp5中,源极被连接到高电位线46,漏极被连接到输出端47,栅极被连接到pmos晶体管mp3的漏极。在nmos晶体管mn5中,源极被连接到低电位线45,漏极被连接到输出端47,栅极被连接到nmos晶体管mn3的漏极。相位补偿电路48连接到pmos晶体管mp5的栅极、nmos晶体管mn5的栅极、以及输出端47,进行缓冲放大器33的相位补偿。

连接开关34~38在利用数据比较器39进行的控制下将相邻的缓冲放大器33电气地连接。详细而言,连接开关34i连接在缓冲放大器33i、33i+1的输出端47之间,为了将缓冲放大器33i、33i+1的输出端47电气地连接(短路)而被使用。

进而,连接开关35i连接在缓冲放大器33i、33i+1的漏极布线51之间,为了将缓冲放大器33i、33i+1的漏极布线51电气地连接(换言之,将缓冲放大器33i、33i+1的有源负载电路42的pmos晶体管mp3的漏极电气地连接)而被使用。此外,连接开关36i连接在缓冲放大器33i、33i+1的漏极布线52之间,为了将缓冲放大器33i、33i+1的漏极布线52电气地连接(换言之,将缓冲放大器33i、33i+1的有源负载电路42的pmos晶体管mp4的漏极电气地连接)而被使用。

进而,连接开关37i连接在缓冲放大器33i、33i+1的漏极布线53之间,为了将缓冲放大器33i、33i+1的漏极布线53电气地连接(换言之,将缓冲放大器33i、33i+1的有源负载电路42的nmos晶体管mn3的漏极电气地连接)而被使用。此外,连接开关38i连接在缓冲放大器33i、33i+1的漏极布线54之间,为了将缓冲放大器33i、33i+1的漏极布线54电气地连接(换言之,将缓冲放大器33i、33i+1的有源负载电路42的nmos晶体管mn4的漏极电气地连接)而被使用。

接着,对本实施方式中的显示驱动器2的工作进行说明。图6是示出本实施方式的显示驱动器2的工作的时间图。

在本实施方式的显示装置10中,各水平同步期间包括后沿期间(backporchperiod)、显示期间、前沿期间(frontporchperiod)。

在后沿期间,选择想要驱动的水平行,激活与所选择的水平行对应的栅极线12。进而,将所选择的水平行的像素13的图像数据写入到数据锁存器31。详细而言,将位于所选择的水平行并且与源极输出s1~sm对应的像素13的图像数据d1~dm分别写入到数据锁存器311~31m。

在继后沿期间之后的显示期间,以时分的方式驱动所选择的水平行的像素13的子像素16。在继显示期间之后的前沿期间,进行用于在下一水平同步期间对像素13的各子像素16进行驱动的准备。

在本实施方式中,显示期间具备r驱动期间、g驱动期间、以及b驱动期间。r驱动期间是驱动r子像素16r的期间。同样地,g驱动期间是驱动g子像素16g的期间,b驱动期间是驱动b子像素16b的期间。g驱动期间相对于r驱动期间在时间上位于后方,b驱动期间相对于g驱动期间在时间上位于后方。即,在本实施方式中,所选择的水平行的各像素13的r子像素16r、g子像素16g、b子像素16b按该顺序被驱动。

详细而言,在r驱动期间,各数据锁存器31i选择图像数据di之中的表示r子像素16r的灰度的r灰度数据dri,将其作为选择灰度数据dsubi供给到dac32i。dac32i生成与r灰度数据dri对应的灰度电压vi,并供给到缓冲放大器33i。各缓冲放大器33i将与从dac32i接收的灰度电压vi相同的源极电压输出到源极输出si。

而且,在r驱动期间,激活开关控制信号ssw1,在显示面板1的各开关电路15i中,接通与连接到r子像素16r的源极线11连接的开关173i-2。此时,不激活开关控制信号ssw2、ssw3,关断开关173i-1、173i。即,各开关电路15i将连接到r子像素16r的源极线11连接到面板端子18i、即源极输出si。由此,输出到源极输出si的源极电压被供给到与所选择的水平行的源极输出si对应的像素13的r子像素16r。

并行地,各数据比较器39i将从数据锁存器31i接收的选择灰度数据dsubi与从数据锁存器31i+1接收的选择灰度数据dsub(i+1)进行比较,在选择灰度数据dsubi和选择灰度数据dsub(i+1)相同的情况下,接通开关34i~38i。在r驱动期间,将r灰度数据dri、dr(i+1)选择为选择灰度数据dsubi、dsub(i+1),因此,各数据比较器39i在r灰度数据dri、dr(i+1)相同的情况下、即在与缓冲放大器33i、33i+1对应的像素13的图像数据di、di+1所表示的r子像素16r的灰度相同的情况下,接通开关34i~38i。由此,能够将相邻的缓冲放大器33电气地连接,并且能够使供给到相邻的像素13的r子像素16r的源极电压相同。

另一方面,在选择灰度数据dsubi、dsub(i+1)不相同的情况下(即,在r灰度数据dri、dr(i+1)不相同的情况下),数据比较器39i关断连接开关34i~38i。在该情况下,相邻的像素13的r子像素16r以成为不同的亮度的方式被驱动。

在接下来的g驱动期间,各数据锁存器31i将图像数据di之中的表示g子像素16g的灰度的灰度数据作为选择灰度数据dsubi供给到dac32i。dac32i生成与g灰度数据dgi对应的灰度电压vi,并供给到缓冲放大器33i。各缓冲放大器33i将与从dac32i接收的灰度电压vi相同的源极电压输出到源极输出si。

而且,在g驱动期间,激活开关控制信号ssw2,在显示面板1的各开关电路15i中,接通与连接到g子像素16g的源极线11连接的开关173i-1。此时,不激活开关控制信号ssw1、ssw3,关断开关173i-2、173i。即,各开关电路15i将连接到g子像素16g的源极线11连接到面板端子18i、即源极输出si。由此,输出到源极输出si的源极电压被供给到与所选择的水平行的源极输出si对应的像素13的g子像素16g。

并行地,各数据比较器39i将从数据锁存器31i接收的选择灰度数据dsubi与从数据锁存器31i+1接收的选择灰度数据dsub(i+1)进行比较,在选择灰度数据dsubi和选择灰度数据dsub(i+1)相同的情况下,接通开关34i~38i。在g驱动期间,将g灰度数据dgi、dg(i+1)选择为选择灰度数据dsubi、dsub(i+1),因此,各数据比较器39i在g灰度数据dgi、dg(i+1)相同的情况下、即在与缓冲放大器33i、33i+1对应的像素13的图像数据di、di+1所表示的g子像素16g的灰度相同的情况下接通开关34i~38i。

在接下来的b驱动期间,各数据锁存器31i将图像数据di之中的表示b子像素16b的灰度的灰度数据作为选择灰度数据dsubi供给到dac32i。dac32i生成与表示b子像素16b的灰度的灰度数据对应的灰度电压vi,并供给到缓冲放大器33i。各缓冲放大器33i将与从dac32i接收的灰度电压vi相同的源极电压输出到源极输出si。

而且,在b驱动期间,激活开关控制信号ssw3,在显示面板1的各开关电路15i中,接通与连接到b子像素16b的源极线11连接的开关173i。此时,不激活开关控制信号ssw1、ssw2,关断开关173i-2、173i-1。即,各开关电路15i将连接到b子像素16b的源极线11连接到面板端子18i、即源极输出si。由此,输出到源极输出si的源极电压被供给到与所选择的水平行的源极输出si对应的像素13的b子像素16b。

并行地,各数据比较器39i将从数据锁存器31i接收的选择灰度数据dsubi与从数据锁存器31i+1接收的选择灰度数据dsub(i+1)进行比较,在选择灰度数据dsubi和选择灰度数据dsub(i+1)相同的情况下,接通开关34i~38i。在b驱动期间,b灰度数据dbi、db(i+1)被选择为选择灰度数据dsubi、dsub(i+1),因此,各数据比较器39i在b灰度数据dgi、dg(i+1)相同的情况下、即在与缓冲放大器33i、33i+1对应的像素13的图像数据di、di+1所表示的b子像素16b的灰度相同的情况下,接通开关34i~38i。

如以上所述的那样,在本实施方式中,在水平方向上相邻的像素13的图像数据的r灰度数据相同的情况下,相邻的缓冲放大器33被电气地连接,由此,能够使供给到该相邻的像素13的r子像素16r的源极电压相同。根据这样的工作,即使在相邻的缓冲放大器33之间偏移电压不同,也能够在水平方向上相邻的像素13的图像数据所表示的r子像素16r的灰度相同的情况下使该相邻的像素13的r子像素16r的亮度实质上相同。

对于g子像素16g、b子像素16b也是同样的。在本实施方式中,在水平方向上相邻的像素13的图像数据的g灰度数据相同的情况下,相邻的缓冲放大器33被电气地连接,由此,能够使供给到该相邻的像素13的g子像素16g的源极电压相同。根据这样的工作,即使在相邻的缓冲放大器33之间偏移电压不同,也能够在水平方向上相邻的像素13的图像数据所表示的g子像素16g的灰度相同的情况下使该相邻的像素13的g子像素16g的亮度实质上相同。进而,在水平方向上相邻的像素13的图像数据所表示的b子像素16b的灰度相同的情况下,相邻的缓冲放大器33被电气地连接,由此,能够使供给到该相邻的像素13的b子像素16b的源极电压相同。

在本实施方式的驱动部24的结构中重要的是,仅通过利用连接开关34将相邻的缓冲放大器33的输出端47电气地连接,输出到缓冲放大器33的输出端47的电压不一致。这是由于,对源极线11进行驱动的缓冲放大器33被设计为其输出阻抗低。源极线11具有大的电容,因此,为了高速地驱动源极线11,需要使缓冲放大器33的输出阻抗变低。在缓冲放大器33的输出阻抗低的情况下,当在相邻的缓冲放大器33中存在偏移电压的差时,产生连接开关34中的电压降,因此,即使利用连接开关34连接该相邻的缓冲放大器33的输出端47,从输出端47输出的源极电压实际上也不相同。

在本实施方式的驱动部24的结构中,在针对在水平方向上相邻的像素13选择的选择灰度数据相同的情况下,除了利用连接开关34将相邻的缓冲放大器33的输出端47电气地连接之外,还利用连接开关35~38将相邻的缓冲放大器33的漏极布线51~54电气地连接。根据这样的工作,能够使从相邻的缓冲放大器33输出的源极电压的差异变小。

详细而言,在选择灰度数据dsubi、dsub(i+1)相同的情况下,接通连接开关35i,相邻的缓冲放大器33i、33i+1的漏极布线51被电气地连接。由此,相邻的缓冲放大器33i、33i+1的漏极布线51的电压的差变小。此外,在选择灰度数据dsubi、dsub(i+1)相同的情况下,接通连接开关36i,相邻的缓冲放大器33i、33i+1的漏极布线52被电气地连接。由此,相邻的缓冲放大器33i、33i+1的漏极布线52的电压的差变小。

进而,在选择灰度数据dsubi、dsub(i+1)相同的情况下,接通连接开关37i,相邻的缓冲放大器33i、33i+1的漏极布线53被电气地连接。由此,相邻的缓冲放大器33i、33i+1的漏极布线53的电压的差变小。此外,在选择灰度数据dsubi、dsub(i+1)相同的情况下,接通连接开关38i,相邻的缓冲放大器33i、33i+1的漏极布线54被电气地连接。由此,相邻的缓冲放大器33i、33i+1的漏极布线54的电压的差变小。

根据这样的工作,能够针对相邻的缓冲放大器33i、33i+1使输出级43的输出晶体管(pmos晶体管mp5、nmos晶体管mn5)的栅极电压的差变小(理想地,使其一致),因此,能够使输出到相邻的缓冲放大器33的输出端47的源极电压的差极小。

再有,在本实施方式中,关于使从相邻的缓冲放大器33输出的源极电压的差异变小的效果,既能仅通过仅将相邻的缓冲放大器33i、33i+1的漏极布线51电气地连接来得到,也能仅通过仅将相邻的缓冲放大器33i、33i+1的漏极布线52电气地连接来得到。此外,关于使从相邻的缓冲放大器33输出的源极电压的差异变小的效果,既能仅通过仅将相邻的缓冲放大器33i、33i+1的漏极布线53电气地连接来得到,也能仅通过仅将相邻的缓冲放大器33i、33i+1的漏极布线54电气地连接来得到。

换言之,在本实施方式中,关于使从相邻的缓冲放大器33输出的源极电压的差异变小的效果,既能仅通过连接开关35得到,也能仅通过连接开关36得到。同样地,关于使从相邻的缓冲放大器33输出的源极电压的差异变小的效果,既能仅通过连接开关37得到,也能仅通过连接开关38得到。

因此,在本实施方式中,驱动部24既能够为仅具有连接开关35~38之中的、连接开关35的结构,也能够为仅具有连接开关36的结构。此外,驱动部24既能够为仅具有连接开关35~38之中的、连接开关37的结构,也能够为仅具有连接开关38的结构。

此外,驱动部24还能够为仅具有连接开关35~38之中的、连接开关35、37的结构。在该结构中,当接通连接在相邻的缓冲放大器33之间的连接开关35、37时,连接到pmos晶体管mp3的漏极的漏极布线51在相邻的缓冲放大器33之间被电气地短路,并且,连接到nmos晶体管mn3的漏极的漏极布线53在相邻的缓冲放大器33之间被电气地短路。在图5a的结构中,漏极布线51连接到输出级43的pmos晶体管mp5的栅极(不经由元件),漏极布线53连接到nmos晶体管mn5的栅极(不经由元件),因此,使相邻的缓冲放大器33的漏极布线51、53短路的情况使从相邻的缓冲放大器33输出的源极电压的差异变小的效果是大的。因此,根据这样的结构,能够有效地得到使从相邻的缓冲放大器33输出的源极电压的差异变小的效果。

但是,使从相邻的缓冲放大器33输出的源极电压的差异变小的效果在驱动部24具有连接开关35~38的全部的情况下最大。因此,如图5a所图示的那样,驱动部24具有连接开关35~38的全部的结构是优选的。

此外,在图5a中图示了差动输入电路41具备由nmos晶体管mn1、mn2构成的差动晶体管对、以及由pmos晶体管mp1、mp2构成的差动晶体管对的结构,但是,差动输入电路41也可以仅具有由nmos晶体管mn1、mn2构成的差动晶体管对。图5b、图5c是示出这样的结构的缓冲放大器33的结构的电路图。在图5b的结构中,除去了由pmos晶体管mp1、mp2构成的差动晶体管对、恒定电流源i2、以及漏极布线53、54。而且,也除去了在相邻的缓冲放大器33之间使漏极布线53、54短路的连接开关37、38。另一方面,在图5c的结构中,除去了由pmos晶体管mp1、mp2构成的差动晶体管对,但是,连接开关37、38未被除去而被保留。如上述那样,连接开关37、38具有将相邻的缓冲放大器33的有源差动电路42的nmos晶体管mn3、mn4的漏极电气地连接的功能,这样的结构由于使从相邻的缓冲放大器33输出的源极电压的差异变小而是有用的。

此外,差动输入电路41也可以仅具有由pmos晶体管mp1、mp2构成的差动晶体管对。图5d、图5e是示出这样的结构的缓冲放大器33的结构的电路图。在图5d的结构中,除去了由nmos晶体管mn1、mn2构成的差动晶体管对、恒定电流源i1、以及漏极布线51、52。而且,也除去了在相邻的缓冲放大器33之间使漏极布线51、52短路的连接开关35、36。另一方面,在图5e的结构中,除去了由nmos晶体管mn1、mn2构成的差动晶体管对,但是,连接开关35、36未被除去而被保留。如上述那样,连接开关35、36具有将相邻的缓冲放大器33的有源差动电路42的pmos晶体管mp3、mp4的漏极电气地连接的功能,这样的结构由于使从相邻的缓冲放大器33输出的源极电压的差异变小而是有用的。

如以上所叙述的那样,在本实施方式的显示驱动器2中,在要以同一颜色驱动相邻的像素13的情况下(即,在图像数据相同的情况下),与该相邻的像素13对应的2个缓冲放大器33被连接开关34~38电气地连接。由此,即使在该2个缓冲放大器33中存在偏移电压的差异,也能够使该2个缓冲放大器33输出的源极电压的差变小。这样的工作对于显示装置10的显示品位的提高是有效的。

图7是示出本实施方式的驱动部24的变形例的框图。图7所图示的驱动部24的结构与图4所图示的结构类似,但是,不同之处在于,代替数据比较部391~39m-1而设置有开关控制电路61和数据比较器62。再有,作为缓冲放大器33的结构和连接开关34~38的连接,也可以使用图5a~图5e中的任一个所图示的结构和连接。

开关控制电路61针对相邻的2个缓冲放大器33的组合的每一个而被设置,根据从数据比较器62接收的控制信号sctrl来进行对应的连接开关34~38的接通关断的控制。详细而言,各开关控制电路61i当从数据比较器62接收到根据控制信号sctrl接通连接在缓冲放大器33i、33i+1之间的连接开关34i~38i的指示时,接通连接开关34i~38i,当接收到关断的指示时,关断连接开关34i~38i。

数据比较器62接收所选择的水平行的像素13的图像数据d1~dm,基于图像数据d1~dm来判断要接通哪个连接开关34~38,根据该判断的结果,向开关控制电路61的每一个供给指示是否要接通对应的连接开关34~38的控制信号sctrl。

详细而言,在r驱动期间,在所选择的水平行的相邻的像素13的r灰度数据相同的情况下,数据比较器62对关联的开关控制电路61进行指示,使得接通连接在与该相邻的像素13对应的缓冲放大器33之间的连接开关34~38。例如,在r驱动期间,在源极输出si所对应的像素13的图像数据di的r灰度数据dri与源极输出s(i+1)所对应的像素13的图像数据di+1的r灰度数据dr(i+1)相同的情况下,数据比较器62根据控制信号sctrl将接通连接开关34i~38i的指示发送到开关控制电路61i。开关控制电路61i响应于控制信号sctrl而接通连接开关34i~38i。

此外,在g驱动期间,在所选择的水平行的相邻的像素13的g灰度数据相同的情况下,数据比较器62对关联的开关控制电路61进行指示,使得接通连接在与该相邻的像素13对应的缓冲放大器33之间的连接开关34~38。例如,在g驱动期间,在源极输出si所对应的像素13的图像数据di的g灰度数据dgi与源极输出s(i+1)所对应的像素13的图像数据di+1的g灰度数据dg(i+1)相同的情况下,数据比较器62根据控制信号sctrl将接通连接开关34i~38i的指示发送到开关控制电路61i。开关控制电路61i响应于控制信号sctrl而接通连接开关34i~38i。

同样地,在b驱动期间,在所选择的水平行的相邻的像素13的b灰度数据相同的情况下,数据比较器62对关联的开关控制电路61进行指示,使得接通连接在与该相邻的像素13对应的缓冲放大器33之间的连接开关34~38。例如,在b驱动期间,在源极输出si所对应的像素13的图像数据di的b灰度数据dbi与源极输出s(i+1)所对应的像素13的图像数据di+1的b灰度数据db(i+1)相同的情况下,数据比较器62根据控制信号sctrl将接通连接开关34i~38i的指示发送到开关控制电路61i。开关控制电路61i响应于控制信号sctrl而接通连接开关34i~38i。

关于具备图7的结构的驱动部24的显示驱动器2的工作,除了数据比较器62针对水平行的相邻的像素13的组合的每一个进行r灰度数据、g灰度数据、b灰度数据是否相同的判断之外,与具备图4的结构的驱动部24的显示驱动器2的工作相同。

在具备图7的结构的驱动部24的显示驱动器2中,也是在r驱动期间,在相邻的像素13的图像数据所表示的r子像素16r的灰度相同的情况下(即,在r灰度数据相同的情况下),与该相邻的像素13对应的2个缓冲放大器33被连接开关34~38电气地连接。此外,在g驱动期间,在相邻的像素13的图像数据所表示的g子像素16g的灰度相同的情况下(即,在g灰度数据相同的情况下),与该相邻的像素13对应的2个缓冲放大器33被连接开关34~38电气地连接。进而,在b驱动期间,在相邻的像素13的图像数据所表示的b子像素16b的灰度相同的情况下(即,在b灰度数据相同的情况下),与该相邻的像素13对应的2个缓冲放大器33被连接开关34~38电气地连接。由此,即使在该2个缓冲放大器33中存在偏移电压的差异,也能够使该2个缓冲放大器33输出的源极电压的差变小。

(第二实施方式)

图8是示出第二实施方式中的显示装置10的结构特别是显示面板1a的结构的概念图。在第二实施方式中,在显示面板1a的驱动中不使用时分驱动。显示面板1a被构成为对应于在各水平同步期间的显示期间同时驱动各像素13的r子像素16r、g子像素16g、b子像素16b的工作。

详细而言,图8所图示的显示面板1a的结构与图2所图示的显示面板1的结构类似,但是,不同之处在于,未设置开关电路15。在图8所图示的显示面板1a中,3m条源极线111~113m分别连接到面板端子181~183m。面板端子181~183m分别连接到显示驱动器2a的源极输出s1~s(3m)。但是,在图8的显示面板1a中,也是与图2的显示面板1同样地,第(3i-2)个(i为1以上m以下的整数)源极线113i-2连接到r子像素16r。此外,第(3i-1)个源极线113i-1连接到g子像素16g,第3i个源极线113i连接到b子像素16b。

图9是示出第二实施方式中的显示驱动器2a的结构的框图。第二实施方式中的显示驱动器2a的结构与第一实施方式中的显示驱动器2的结构类似。但是,第二实施方式中的显示驱动器2a的驱动部24a的结构与第一实施方式中的显示驱动器2的驱动部24的结构不同。在第二实施方式中,驱动部24a被构成为对源极输出s1~s(3m)进行驱动、即对3m条源极线111~113m进行驱动。

在第二实施方式中,要供给到各像素13的r子像素16r、g子像素16g、b子像素16b的源极电压从对应的3条源极输出被输出。例如,针对r子像素16r、g子像素16g、b子像素16b分别连接到源极线113i-2、113i-1、113i的像素13,要供给到该像素13的r子像素16r、g子像素16g、b子像素16b的源极电压从源极输出s(3i-2)、s(3i-1)、s(3i)被输出,并被供给到r子像素16r、g子像素16g、b子像素16b。

图10是示出第二实施方式中的驱动部24a的结构的例子的框图。驱动部24a具备数据锁存器311~31m、dac32r1~32rm、32g1~32gm、32b1~32bm、以及缓冲放大器33r1~33rm、33g1~33gm、33b1~33bm。在本实施方式中,针对3个源极输出设置1个数据锁存器31,并且针对1个源极输出设置1个dac32、1个缓冲放大器33。

各数据锁存器31从数据总线27接收其对应的3个源极输出所对应的像素13的图像数据,保持所接收的图像数据。详细而言,数据锁存器31i对应于3个源极输出s(3i-2)、s(3i-1)、s3i,保持与这些源极输出对应的像素13的图像数据di。某个像素13的图像数据di包括分别表示该像素13的r子像素16r、g子像素16g、b子像素16b的灰度的r灰度数据dri、g灰度数据dgi、b灰度数据dbi,在某个水平同步期间,将在该水平同步期间选择的水平行的像素13的图像数据保存在数据锁存器31中。

dac32r1~32rm和缓冲放大器33r1~33rm被用于连接到r子像素16r的源极线11(即,连接到源极输出s1、s4、s7、……、s(3i-2)、……、s(3m-2)的源极线11)的驱动。详细而言,各dac32ri从数据锁存器31i接收与源极输出s(3i-2)对应的像素13的图像数据di的r灰度数据dri。dac32ri对所接收的r灰度数据dri使用从参照电压总线28接收的参照电压vref0~vrefq进行数字模拟变换来生成灰度电压vri。dac32ri将所生成的灰度电压vri输出到对应的缓冲放大器33ri。各缓冲放大器33ri被构成为从对应的dac32ri接收灰度电压vri,将具有与灰度电压vri相同的电压电平的源极电压输出到源极输出s(3i-2)。

同样地,dac32g1~32gm和缓冲放大器33g1~33gm被用于连接到g子像素16g的源极线11(即,连接到源极输出s2、s5、s8、……、s(3i-1)、……、s(3m-1)的源极线11)的驱动。详细而言,各dac32gi从数据锁存器31i接收与源极输出s(3i-1)对应的像素13的图像数据di的g灰度数据dgi。dac32gi对所接收的g灰度数据dgi使用从参照电压总线28接收的参照电压vref0~vrefq进行数字模拟变换来生成灰度电压vgi。dac32gi将所生成的灰度电压vgi输出到对应的缓冲放大器33gi。各缓冲放大器33gi被构成为从对应的dac32gi接收灰度电压vgi,将具有与灰度电压vgi相同的电压电平的源极电压输出到源极输出s(3i-1)。

进而,dac32b1~32bm和缓冲放大器33b1~33bm被用于连接到b子像素16b的源极线11(即,连接到源极输出s3、s6、s9、……、s(3i)、……、s(3m)的源极线11)的驱动。详细而言,各dac32bi从数据锁存器31i接收与源极输出s(3i)对应的像素13的图像数据di的b灰度数据dbi。dac32bi对所接收的b灰度数据dbi使用从参照电压总线28接收的参照电压vref0~vrefq进行数字模拟变换来生成灰度电压vbi。dac32bi将所生成的灰度电压vbi输出到对应的缓冲放大器33bi。各缓冲放大器33bi被构成为从对应的dac32bi接收灰度电压vbi,将具有与灰度电压vbi相同的电压电平的源极电压输出到源极输出s(3i)。

为了减轻由缓冲放大器33的偏移电压造成的显示品质的降低的问题,在本实施方式中,驱动部24a具备连接开关34r~38r、34g~38g、34b~38b、以及数据比较器39。

连接开关34ri~38ri是将缓冲放大器33ri和缓冲放大器33r(i+1)的输出端和内部节点彼此电气地连接的开关。如后述那样,在本实施方式中,在缓冲放大器33ri和缓冲放大器33r(i+1)之间设置有5个连接开关34ri~38ri(参照图11),但是,在图10中仅图示了汇总地参照连接开关34ri~38ri的开关记号。

此外,连接开关34gi~38gi是将缓冲放大器33gi和缓冲放大器33g(i+1)的输出端和内部节点彼此电气地连接的开关。在本实施方式中,在缓冲放大器33gi和缓冲放大器33g(i+1)之间设置有5个连接开关34gi~38gi,但是,在图10中仅图示了汇总地参照连接开关34gi~38gi的开关记号。

进而,连接开关34bi~38bi是将缓冲放大器33bi和缓冲放大器33b(i+1)的输出端和内部节点彼此电气地连接的开关。在本实施方式中,在缓冲放大器33bi和缓冲放大器33b(i+1)之间设置有5个连接开关34bi~38bi,但是,在图10中仅图示了汇总地参照连接开关34bi~38bi的开关记号。

在此,请注意,在本实施方式中,连接开关34r~38r、34g~38g、34b~38b作为整体被配置为将连接到每隔3条源极线11的缓冲放大器33r、33g、33b电气地连接。由缓冲放大器33r1~33rm驱动的源极线11、即连接到r子像素16r的源极线11位于显示面板1a的3m条源极线11的每隔3条处。同样地,由缓冲放大器33g1~33gm驱动的源极线11、即连接到g子像素16g的源极线11位于显示面板1a的3m条源极线11的每隔3条处,由缓冲放大器33b1~33bm驱动的源极线11、即连接到b子像素16b的源极线11位于显示面板1a的3m条源极线11的每隔3条处。

数据比较器39对在水平方向上相邻的像素13的图像数据进行比较来进行接通关断连接开关34r~38r、34g~38g、34b~38b的控制。详细而言,数据比较器39i从数据锁存器31i接收图像数据di,从数据锁存器31i+1接收图像数据di+1。请注意,从数据锁存器31i接收的图像数据di和从数据锁存器31i+1接收的图像数据di+1为在水平方向上相邻的像素13的图像数据。数据比较器39i将所接收的图像数据di与图像数据di+1进行比较,基于该比较的结果来进行连接开关34ri~38ri、34gi~38gi、34bi~38bi的接通关断的控制。

在本实施方式中,数据比较器39i在从数据锁存器31i接收的图像数据di的r灰度数据dri和从数据锁存器31i+1接收的图像数据di+1的r灰度数据dr(i+1)相同的情况下,接通连接开关34ri~38ri,在不相同的情况下,关断连接开关34ri~38ri。此外,数据比较器39i在从数据锁存器31i接收的图像数据di的g灰度数据dgi和从数据锁存器31i+1接收的图像数据di+1的g灰度数据dg(i+1)相同的情况下接通连接开关34gi~38gi,在不相同的情况下,关断连接开关34gi~38gi。同样地,数据比较器39i在从数据锁存器31i接收的图像数据di的b灰度数据dbi和从数据锁存器31i+1接收的图像数据di+1的b灰度数据db(i+1)相同的情况下接通连接开关34bi~38bi,在不相同的情况下关断连接开关34bi~38bi。

通过这样的工作,在本实施方式中,在水平方向上相邻的像素13的图像数据所表示的r子像素16r的灰度相同的情况下,与该像素13的r子像素16r对应的2个缓冲放大器33r被电气地连接,由此,消除了该2个缓冲放大器33r之间的偏移电压的不同。对于g子像素16g、b子像素16b也是同样的。在水平方向上相邻的像素13的图像数据所表示的g子像素16g的灰度相同的情况下,与该像素13的g子像素16g对应的2个缓冲放大器33g被电气地连接,由此,消除了该2个缓冲放大器33g之间的偏移电压的不同。此外,在水平方向上相邻的像素13的图像数据所表示的b子像素16b的灰度相同的情况下,与该像素13的b子像素16b对应的2个缓冲放大器33b被电气地连接,由此,消除了该2个缓冲放大器33b之间的偏移电压的不同。

图11是图示出本实施方式中的缓冲放大器33r1~33rm的结构、以及利用在缓冲放大器33r1~33rm之中的2个缓冲放大器之间设置的连接开关34r~38r的连接的电路图。在此,请注意,缓冲放大器33r1~33rm是对连接到r子像素16r的源极线11进行驱动的缓冲放大器。

第二实施方式中的各缓冲放大器33ri的结构与第一实施方式中的各缓冲放大器33i的结构(参照图5a)相同。具备差动输入电路41、有源负载电路42以及输出级43,被构成为将与输入到输入端44的灰度电压vri相同的源极电压从输出端47输出到源极输出si。对于第二实施方式中的各缓冲放大器33ri的差动输入电路41、有源负载电路42、输出级43的每一个的结构,也与第一实施方式中的各缓冲放大器33i的结构相同。

连接开关34r~38r在利用数据比较器39进行的控制下将缓冲放大器33r1~33rm之中的最接近的2个缓冲放大器电气地连接。在此,请注意,在本实施方式中,由缓冲放大器33r1~33rm驱动的源极线11、即连接到r子像素16r的源极线11位于显示面板1a的3m条源极线11的每隔3条处,因此,连接开关34r~38r被设置为将连接到每隔3条源极线11的缓冲放大器33r连接。

详细而言,连接开关34ri连接在缓冲放大器33ri、33r(i+1)的输出端47之间,在利用数据比较器39i进行的控制下,将缓冲放大器33ri、33r(i+1)的输出端47电气地连接。

进而,连接开关35ri连接在缓冲放大器33ri、33r(i+1)的漏极布线51之间,为了在利用数据比较器39i进行的控制下将缓冲放大器33ri、33r(i+1)的漏极布线51电气地连接而被使用。此外,连接开关36ri连接在缓冲放大器33ri、33r(i+1)的漏极布线52之间,为了在利用数据比较器39i进行的控制下将缓冲放大器33ri、33r(i+1)的漏极布线52电气地连接而被使用。

进而,连接开关37ri连接在缓冲放大器33ri、33r(i+1)的漏极布线53之间,为了在利用数据比较器39i进行的控制下将缓冲放大器33ri、33r(i+1)的漏极布线53电气地连接而被使用。此外,连接开关38ri连接在缓冲放大器33ri、33r(i+1)的漏极布线54之间,为了在利用数据比较器39i进行的控制下将缓冲放大器33ri、33r(i+1)的漏极布线54电气地连接而被使用。

此外,虽然未图示,但是,缓冲放大器33g1~33gm的结构、以及利用在缓冲放大器33g1~33gm之中的2个缓冲放大器之间设置的连接开关34g~38g的连接的方式与缓冲放大器33r1~33rm的结构、以及利用在缓冲放大器33r1~33rm之中的2个缓冲放大器之间设置的连接开关34r~38r的连接的方式相同。请注意,连接开关34g~38g被设置为将连接到每隔3条源极线11的缓冲放大器33g连接。

进而,缓冲放大器33b1~33bm的结构、以及利用在缓冲放大器33b1~33bm之中的2个缓冲放大器之间设置的连接开关34b~38b的连接的方式也与缓冲放大器33r1~33rm的结构、以及利用在缓冲放大器33r1~33rm之中的2个缓冲放大器之间设置的连接开关34r~38r的连接的方式相同。请注意,连接开关34b~38b被设置为将连接到每隔3条源极线11的缓冲放大器33b连接。

接着,对本实施方式中的显示驱动器2a的工作进行说明。图12是示出本实施方式的显示驱动器2a的工作的时间图。

在本实施方式的显示装置10中,也是各水平同步期间包括后沿期间(backporchperiod)、显示期间、前沿期间(frontporchperiod)。但是,在本实施方式中,不进行时分驱动,在显示期间,同时驱动所选择的水平行的像素13的r子像素16r、g子像素16g、b子像素16b。

在后沿期间,选择水平行,激活与所选择的水平行对应的栅极线12。进而,将所选择的水平行的像素13的图像数据写入到数据锁存器31。详细而言,将位于所选择的水平行并且与源极输出s1~s(3m)对应的像素13的图像数据d1~dm分别写入到数据锁存器311~31m。

在继后沿期间之后的显示期间,驱动所选择的水平行的像素13的r子像素16r、g子像素16g、b子像素16b。

详细而言,各数据锁存器31i将图像数据di之中的r灰度数据dri供给到dac32ri,将g灰度数据dgi供给到dac32gi,将b灰度数据dbi供给到dac32bi。

dac32ri生成与r灰度数据dri对应的灰度电压vri并供给到缓冲放大器33ri。同样地,dac32gi生成与g灰度数据dgi对应的灰度电压vgi并供给到缓冲放大器33gi,dac32bi生成与b灰度数据dbi对应的灰度电压vbi并供给到缓冲放大器33bi。

缓冲放大器33ri将与从dac32ri接收的灰度电压vri相同的源极电压输出到源极输出s(3i-2)。同样地,缓冲放大器33gi将与从dac32gi接收的灰度电压vgi相同的源极电压输出到源极输出s(3i-1),缓冲放大器33bi将与从dac32bi接收的灰度电压vbi相同的源极电压输出到源极输出s(3i)。由此,输出到源极输出s(3i-2)、s(3i-1)、s(3i)的源极电压被供给到所选择的水平行对应的像素13的r子像素16r、g子像素16g、b子像素16b。

并行地,在显示期间,对由数据比较器39选择的水平行的相邻的像素13的图像数据进行比较,根据其比较结果来接通关断连接开关34r~38r、34g~38g、34b~38b。详细而言,各数据比较器39i在图像数据di、di+1的r灰度数据dri、dr(i+1)相同的情况下接通连接开关34ri~38ri。

通过该工作,在水平方向上相邻的2个像素13的图像数据所表示的r子像素16r的灰度相同的情况下,与该2个像素13对应的2个缓冲放大器33r被电气地连接。由此,能够使供给到该2个像素13的r子像素16r的源极电压相同。根据这样的工作,能够消除缓冲放大器33r的偏移电压的不同,在水平方向上相邻的2个像素13的图像数据所表示的r子像素16r的灰度相同的情况下,能够使该相邻的像素13的r子像素16r的亮度实质上相同。

另一方面,在图像数据di、di+1的r灰度数据dri、dr(i+1)不相同的情况下,数据比较器39i关断连接开关34ri~38ri。在该情况下,相邻的像素13的r子像素16r以成为不同的亮度的方式被驱动。

对于g子像素16g、b子像素16b也是同样的。各数据比较器39i在图像数据di、di+1的g灰度数据dgi、dg(i+1)相同的情况下,接通连接开关34gi~38gi。由此,能够使供给到该2个像素13的g子像素16g的源极电压相同。根据这样的工作,能够消除缓冲放大器33g的偏移电压的不同,在水平方向上相邻的2个像素13的图像数据所表示的g子像素16g的灰度相同的情况下,能够使该相邻的像素13的g子像素16g的亮度实质上相同。另一方面,在g灰度数据dgi、dg(i+1)不相同的情况下,各数据比较器39i关断连接开关34gi~38gi。此外,各数据比较器39i在图像数据di、di+1的b灰度数据dbi、db(i+1)相同的情况下接通连接开关34bi~38bi。由此,能够使供给到该2个像素13的b子像素16b的源极电压相同。根据这样的工作,能够消除缓冲放大器33b的偏移电压的不同,在水平方向上相邻的2个像素13的图像数据所表示的b子像素16b的灰度相同的情况下,能够使该相邻的像素13的b子像素16b的亮度实质上相同。在b灰度数据dbi、db(i+1)不相同的情况下,各数据比较器39i关断连接开关34bi~38bi。

再有,与第一实施方式同样地,在第二实施方式中,驱动部24a既能够为仅具有连接开关35r~38r、35g~38g、35b~38b之中的连接开关35r、35g、35b的结构,也能够为仅具有连接开关36r、36g、36b的结构。进而,驱动部24a既能够为仅具有连接开关35r~38r、35g~38g、35b~38b之中的连接开关37r、37g、37b的结构,又能够为仅具有连接开关38r、38g、38b的结构。

此外,驱动部24a还能够为仅具有连接开关35r~38r、35g~38g、35b~38b之中的连接开关35r、35g、35b、37r、37g、37b的结构。

但是,使从相邻的缓冲放大器33r、33g、33b输出的源极电压的差异变小的效果在驱动部24a具有连接开关35r~38r、35g~38g、35b~38b的全部的情况下最大。因此,如图10、图11所图示的那样,驱动部24a具有连接开关35r~38r、35g~38g、35b~38b的全部的结构是优选的。

此外,在图11中图示了差动输入电路41具备由nmos晶体管mn1、mn2构成的差动晶体管对、以及由pmos晶体管mp1、mp2构成的差动晶体管对的结构,但是,差动输入电路41也可以仅具有由nmos晶体管mn1、mn2构成的差动晶体管对。在该情况下,除去了由pmos晶体管mp1、mp2构成的差动晶体管对、恒定电流源i2、以及漏极布线53、54。而且,也除去了在相邻的缓冲放大器33r、33g、33b之间使漏极布线53、54短路的连接开关37r、37g、37b、38r、38g、38b。

此外,差动输入电路41也可以仅具有由pmos晶体管mp1、mp2构成的差动晶体管对。在该情况下,除去了由nmos晶体管mn1、mn2构成的差动晶体管对、恒定电流源i1、以及漏极布线51、52。而且,也除去了在相邻的缓冲放大器33r、33g、33b之间使漏极布线51、52短路的连接开关35r、35g、35b、36r、36g、36b。

图13是示出本实施方式的驱动部24a的变形例的框图。图13所图示的驱动部24a的结构与图10所图示的结构类似,但是,不同之处在于,代替数据比较部391~39m-1而设置有开关控制电路611~61m和数据比较器62。

开关控制电路61针对各水平行的在水平方向上相邻的2个像素13的组合的每一个而被设置,根据从数据比较器62接收的控制信号sctrl来进行对应的连接开关35r~38r、35g~38g、35b~38b的接通关断的控制。详细而言,各开关控制电路61i当从数据比较器62接收到根据控制信号sctrl接通连接开关34ri~38ri、34gi~38gi、34bi~38bi的指示时接通连接开关34ri~38ri、34gi~38gi、34bi~38bi。此外,各开关控制电路61i当接收到根据控制信号sctrl关断34ri~38ri、34gi~38gi、34bi~38bi的指示时关断连接开关34ri~38ri、34gi~38gi、34bi~38bi。

数据比较器62接收所选择的水平行的像素13的图像数据d1~dm,基于图像数据d1~dm来判断要接通连接开关34r~38r、34g~38g、34b~38b的哪一个,根据该判断的结果来向开关控制电路61的每一个供给指示是否要接通对应的连接开关34r~38r、34g~38g、34b~38b的控制信号sstrl。

详细而言,在相邻的2个像素13的图像数据di、di+1的r灰度数据dri、dr(i+1)相同的情况下,数据比较器62根据控制信号sctrl向开关控制电路61i发送接通连接开关34ri~38ri的指示。开关控制电路61i响应于控制信号sctrl而接通连接开关34ri~38ri。此外,在相邻的2个像素13的图像数据di、di+1的g灰度数据dgi、dg(i+1)相同的情况下,数据比较器62根据控制信号sctrl向开关控制电路61i发送接通连接开关34gi~38gi的指示。开关控制电路61i响应于控制信号sctrl而接通连接开关34gi~38gi。进而,在相邻的2个像素13的图像数据di、di+1的b灰度数据dbi、db(i+1)相同的情况下,数据比较器62根据控制信号sctrl向开关控制电路61i发送接通连接开关34bi~38bi的指示。开关控制电路61i响应于控制信号sctrl而接通连接开关34bi~38bi。

关于具备图13的结构的驱动部24a的显示驱动器2a的工作,除了数据比较器62针对水平行的相邻的像素13的组合的每一个进行图像数据的r灰度数据、g灰度数据、b灰度数据是否相同的判断之外,与具备图10的结构的驱动部24a的显示驱动器2a的工作相同。

在具备图13的结构的驱动部24a的显示驱动器2a中,也是在水平方向上相邻的2个像素13的图像数据所表示的r子像素16的灰度相同的情况下,将与该2个像素13对应的2个缓冲放大器33r电气地连接。由此,能够使供给到该2个像素13的r子像素16r的源极电压相同。根据这样的工作,能够消除缓冲放大器33r的偏移电压的不同,在水平方向上相邻的2个像素13的图像数据的r子像素16r的灰度相同的情况下,能够使该相邻的像素13的r子像素16r的亮度实质上相同。

此外,在水平方向上相邻的2个像素13的图像数据所表示的g子像素16g的灰度相同的情况下,将与该2个像素13对应的2个缓冲放大器33g电气地连接。由此,能够使供给到该2个像素13的g子像素16g的源极电压相同。根据这样的工作,能够消除缓冲放大器33g的偏移电压的不同,在水平方向上相邻的2个像素13的图像数据所表示的g子像素16g的灰度相同的情况下,能够使该相邻的像素13的g子像素16g的亮度实质上相同。

进而,在水平方向上相邻的2个像素13的图像数据所表示的b子像素16b的灰度相同的情况下,将与该2个像素13对应的2个缓冲放大器33b电气地连接。由此,能够使供给到该2个像素13的b子像素16b的源极电压相同。根据这样的工作,能够消除缓冲放大器33b的偏移电压的不同,在水平方向上相邻的2个像素13的图像数据所表示的b子像素16b的灰度相同的情况下,能够使该相邻的像素13的b子像素16b的亮度实质上相同。

在以上,具体地记述了本发明的实施方式,但是,本发明不能被解释为限定于上述的实施方式。本发明能与各种变更一起被实施对于本领域技术人员而言是明白的。

当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1