一种像素驱动电路及其控制方法和显示面板、显示装置与流程

文档序号:11202233阅读:907来源:国知局
一种像素驱动电路及其控制方法和显示面板、显示装置与流程

本发明涉及显示技术领域,具体地,涉及一种像素驱动电路及其控制方法和显示面板、显示装置。



背景技术:

有机发光二极管(organiclightemittingdiode,oled)显示器具有自发光特性、对比度高、响应时间快、可视角度大、色彩饱和度好、超薄等特点,被业界人士认为是最有前景的新一代显示器。

但是,在实际使用中,发现oled显示器存在画面显示不均匀的问题,为了提高oled显示器的显示效果,画面显示不均匀的问题亟待解决。



技术实现要素:

有鉴于此,本发明提供一种像素驱动电路及其控制方法和显示面板、显示装置,用以解决画面显示不均匀的问题。

一方面,为了解决上述技术问题,本发明提供一种像素驱动电路,包括:

第一晶体管,用于根据第一节点的电位生成驱动电流;

第二晶体管,用于检测和补偿第一晶体管的阈值电压偏差,通过响应第二扫描线信号而传送经第一晶体管传输的第一电源电压至第一节点;

第三晶体管,用于响应第二扫描线信号而传送数据信号电压至第二节点;

第四晶体管,用于响应第三扫描线信号而传送第一参考电压至第二节点;

第五晶体管,串联耦接于第一晶体管和发光元件之间,并且用于响应发光信号,通过第一晶体管向发光元件提供驱动电流;

第一电容器,用于存储传送至第一晶体管的第一电源电压;

第二电容器,用于存储传送至第二节点的数据信号电压;

发光元件,用于发出相应于通过第一晶体管生成的驱动电流的光;

其中,第一电容器的第一电极、第二电容器的第二电极以及第一晶体管的栅极在第一节点处电连接。

另一方面,为了解决上述技术问题,本发明提供一种像素电路的控制方法,用于驱动本发明实施例提供的像素驱动电路,控制方法包括依次设置的初始化阶段、第一电源电压和数据信号电压写入阶段、第一晶体管栅极电位调节阶段以及发光阶段;

在初始化阶段,第一扫描线信号为使能信号,第二扫描线信号为非使能信号,第三扫描线信号为非使能信号,发光信号为非使能信号;

在信号电压写入阶段,第一扫描线信号为非使能信号,第二扫描线信号为使能信号,第三扫描线信号为非使能信号,发光信号为非使能信号;

在第一晶体管栅极电位调节阶段,第一扫描线信号为非使能信号,第二扫描线信号为非使能信号,第三扫描线信号为使能信号,发光信号为非使能信号;

在发光阶段,第一扫描线信号为非使能信号,第二扫描线信号为非使能信号,第三扫描线信号为非使能信号,发光信号为使能信号。

第三方面,为了解决上述技术问题,本发明提供一种显示面板,显示面板包括多条扫描线、多条发光信号线与多条数据线,多条扫描线与多条数据线交叉设置,并限定出多个像素,每个像素包括本发明提供的任意一种像素驱动电路。

第四方面,为了解决上述技术问题,本发明提供一种显示装置,包括本发明提供的任意一种显示面板。

与现有技术相比,本发明提供的像素驱动电路及其控制方法和显示面板、显示装置具有如下有益技术效果:

本发明提供的像素驱动电路包括第一晶体管、第二晶体管、第三晶体管、第四晶体管第五晶体管、第一电容器和第二电容器,在本像素驱动电路中,一方面,第一电容器与第二电容器串联设置,用以调节第一晶体管的栅极的电位,利用两电容器在像素驱动电路中的连接结构以及与阈值补偿电路连接结构的配合,使得第一晶体管产生的驱动电流与第一晶体管本身的阈值电压和第一电源电压无关,消除了第一晶体管间的阈值电压的差异及第一电源电压的压降这些因素对第一晶体管产生的影响,另一方面,数据信号电压和第一参考电压分别通过不同的信号输入端输入到第二节点,通过第二电容器自身的自举作用以及配合第一电容器和第二电容器的串联关系,将数据信号电压传递至第一晶体管的栅极,调节第一晶体管栅极的电位,避免了在两个相邻输出脉冲内由同一信号输出端先后输出数据信号电压和第一参考电压的情况出现,使得电路操作更加敏捷,降低集成电路的负载。本发明改善了采用本像素驱动电路的显示面板及显示装置的画面显示不均匀性,提高了显示面板及显示装置画面显示的均匀性和显示效果。

附图说明

图1为现有技术中的一种像素驱动电路的示意图;

图2为图1中所示的像素驱动电路的时序图;

图3为本发明实施例提供的一种像素驱动电路的示意图;

图4为图3中所示的像素驱动电路的时序图;

图5a为图4中t1阶段对应的工作电路图;

图5b为图4中t2阶段对应的工作电路图;

图5c为图4中t3阶段对应的工作电路图;

图5d为图4中t4阶段对应的工作电路图;

图6为本发明实施例提供的一种显示面板的示意图;

图7为本发明实施例提供的显示面板的扫描控制电路与扫描线的连接结构示意图;

图8为本发明实施例提供的一种显示装置的示意图。

具体实施方式

下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。

在现有技术中,oled显示器存在画面显示不均匀的现象,引起这种现象的原因有各驱动晶体管的阈值电压的差异对驱动发光元件发光的驱动电流大小的影响,各驱动晶体管的阈值电压的差异主要由以下两方面的因素造成,一方面,驱动晶体管的阈值电压在驱动晶体管长时间工作的情况下会发生漂移,另一方面,由于制造工艺导致每个驱动晶体管的阈值电压不尽相同,因此大量的研发方向转向对阈值电压的补偿。

图1和图2示出了一种现有技术中的像素驱动电路图及其时序图。图1为现有技术中的一种像素驱动电路的示意图,图2为图1中所示的像素驱动电路的时序图,如图1所示,像素驱动电路包括的晶体管m1、晶体管m2、晶体管m3、晶体管m4、晶体管m5、晶体管m6和电容器cst,其中,晶体管m3作为电流驱动晶体管,为有机发光元件提供发光用驱动电流。结合图1和图2,图1所示的像素驱动电路包括如下工作过程:初始化阶段time1:s1为低电平,s2和emit为高电平,m5管导通,对节点no1进行复位,使其为一个低电位;数据信号写入及阈值抓取阶段time2:s2为低电平,s1和emit为高电平,m2、m3和m4管导通,数据电压vdata经m2、m3和m4管传送至节点no1,利用m4管在电路中的连接方式,节点no1的电位为vdata-|vth|,其中vth为晶体管m3的阈值电压;发光阶段time3:emit为低电平,s1和s2为高电平,m1、m3和m6管导通,m3管产生驱动电流驱动发光元件发光,m3管的电流值为i=k*(vsg-|vth|)2=k*(pvdd-vdata)2,由此可知,驱动电流的大小与于驱动晶体管的阈值大小无关,补偿了阈值电压。但是,上述驱动电流的大小与电源电压pvdd有关,由于制造工艺的影响,以及传输pvdd至每行像素或每个子像素的引线的长短不一,导致传输电源电压pvdd时在引线上形成的压降(ir-drop)不同,以至于传输给每行像素或每个子像素的电源电压不尽相同,因此会导致对多个像素电路施加同一数据电压时,流经像素电路中发光元件的电流有差异,进而出现显示装置发光不均匀的现象。

为解决上述技术问题,本发明实施例提供一种像素驱动电路。图3为本发明实施例提供的一种像素驱动电路的示意图,如图3所示,像素驱动电路包括:

第一晶体管t1,用于根据第一节点n1的电位生成驱动电流;

第二晶体管t2,用于检测和补偿第一晶体管t1的阈值电压偏差,通过响应第二扫描线信号scan2而传送经第一晶体管t1传输的第一电源电压vdd至第一节点n1;

第三晶体管t3,用于响应第二扫描线信号scan2而传送数据信号电压data至第二节点n2;

第四晶体管t4,用于响应第三扫描线信号scan3而传送第一参考电压vref1至第二节点n2;

第五晶体管t5,串联耦接于第一晶体管t1和发光元件l之间,并且用于响应发光信号emit,通过第一晶体管t1向发光元件l提供驱动电流;

第一电容器c1,用于存储传送至第一晶体管t1的第一电源电压vdd;

第二电容器c2,用于存储传送至第二节点n2的数据信号电压data;

发光元件l,用于发出相应于通过第一晶体管t1生成的驱动电流的光;

其中,第一电容器c1的第一电极、第二电容器c2的第二电极以及第一晶体管t1的栅极在第一节点n1处电连接。

在本发明实施例提供的像素驱动电路中,第二晶体管传送经第一晶体管传输的第一电源电压至第一节点,同时补偿第一晶体管的阈值电压偏差,而且,数据信号电压和第一参考电压分别通过不同的信号输入端、在电路不同的工作阶段输入到第二节点,通过第一电容器和第二电容器的配合,将数据信号电压传递至第一晶体管的栅极,调节第一晶体管栅极的电位。与现有技术相比,如此设计,使得第一晶体管产生的驱动电流与第一晶体管本身的阈值电压和第一电源电压无关,消除了第一晶体管间的阈值电压的差异及第一电源电压的压降这些因素对第一晶体管产生的影响,从而使各驱动晶体管在相同数据信号电压下形成的驱动电流保持一致。另外,利用第一参考电压端提供的第一参考电压以及与第二电容器自身的自举作用、第一电容器和第二电容器的串联结构的配合实现对数据信号电压的传递,避免了在两个相邻输出脉冲内由同一信号输出端先后输出数据信号电压和第一参考电压的情况出现,使得电路操作更加敏捷,降低集成电路的负载。采用本像素驱动电路消除了带来显示不均匀问题的因素,改善显示效果。同时,本发明提供的像素驱动电路结构简单,适用于采用多晶硅、非晶硅、氧化物材料制作的薄膜晶体管组成的像素驱动电路,易于大规模生产和应用。

各元件在像素驱动电路中的具体连接方式如图3所示,下面结合附图对其进行说明。

在一种可实施方式中,继续参考图3,第一晶体管t1的源极电连接于接收第一电源电压vdd的第一电源电压输入端,第一晶体管t1的漏极耦接于发光元件l。其中,第一晶体管t1的栅极的电位与第一节点n1的电位相同,第一晶体管t1可根据第一节点n1的电位处于对应的导通或截止状态。在第一晶体管t1处于导通的状态下,第一晶体管t1可用于传输第一电源电压vdd,将第一电源电压vdd从第一晶体管t1的源极传输到第一晶体管t1的漏极。第一晶体管t1的漏极耦接于发光元件l,当第一晶体管t1的漏极与发光元件l之间为通路时,第一晶体管t1产生的驱动电流可传输至发光元件l,用于驱动发光元件发光l。

在一种可实施方式中,继续参考图3,第二晶体管t2的栅极响应第二扫描线信号scan2,第二晶体管t2的源极电连接于第一晶体管t1的漏极,第二晶体管t2的漏极电连接于第一晶体管t1的栅极,第二晶体管t2响应第二扫描线信号scan2,以二极管的形式连接第一晶体管t1,以补偿第一晶体管t1的阈值电压。第二晶体管t2的栅极可响应第二扫描线信号scan2的使能信号使第二晶体管t2处于导通状态,此时第一晶体管t1的栅极与第一晶体管t1的漏极相连,第二晶体管t2使第一晶体管t1具有二极管式的结构,当第一晶体管t1也同时处于导通状态时,第一电源电压vdd可依次经第一晶体管t1和第二晶体管t2并被传送至第一晶体管t1的栅极,由于第一电容器c1的第一电极与第一晶体管t1的栅极在第一节点n1处电连接,此时第一电容器c1可用于储存第一电源电压vdd,同时,第一晶体管t1的源极和第一晶体管t1的栅极之间的阈值电压vth也被存储在第一电容器c1中。

在一种可实施方式中,继续参考图3,第三晶体管t3的栅极响应第二扫描线信号scan2,第三晶体管t3的源极电连接于接收数据信号电压data的数据信号电压输入端,第三晶体管t3的漏极电连接于第二电容器c2的第一电极。采用此连接方式,第三晶体管t3可响应第二扫描线信号scan2的使能信号使第二晶体管t3处于导通状态,数据信号电压data经第三晶体管t3传输至第二电容器c2的第一电极,第二电容器c1可存储数据信号电压data。此处第二电容c2的第一电极可被理解为位于第二节点n2处。

在一种可实施方式中,继续参考图3,第四晶体管t4的栅极响应第三扫描线信号scan3,第四晶体管t4的源极电连接于第二电容器c2的第一电极,第四晶体管t4的漏极电连接于接收第一参考电压vref1的第一参考电压输入端。第四晶体管t4可响应第三扫描线信号scan3的使能信号而处于导通状态,第一参考电压vref1可经第四晶体管t4传输至第二电容器c2的第一电极。第一参考电压用于将数据信号电压data传递至第一节点n1,第一参考电压vref1利用第二电容器c2自身的自举作用以及第一电容器c1和第二电容器c2的串联结构,实现对第一节点n1的电位的调节,将数据信号电压data传递至第一节点。

在一种可实施方式中,继续参考图3,第一电容器c1的第二电极电连接于接收第一电源电压vdd的第一电源电压输入端。采用此连接方式,在第一电容器c1充电或放电过程中,第一电源电压输入端可为第一电容器c1的第二电极提供一个稳定电位,在电容器c1用于维持第一节点n1的电位的阶段,确保第一节点n1的电位不变,另外,第一电容器c1的第二电极与第一晶体管t1的源极均电连接于第一电源电压输入端,减少了像素驱动电路设置的信号输入端的数量,简化了电路设计,减少了电路走线的数量,便于生产应用。可选地,第一电容器c1的第二电极可以电连接于一个不同于第一电源电压输入端的固定电位输入端。

在一种可实施方式中,继续参考图3,本发明实施例提供的像素驱动电路进一步还包括第六初始化晶体管t6,用于响应第一扫描线信号scan1,传送第二参考电压vref2,放电存储在第一电容器c1的电压;第六初始化晶体管t6的栅极响应第一扫描线信号scan1,第六初始化晶体管t6的源极电连接于第一晶体管t1的栅极,第六初始化晶体管t6的漏极电连接于接收第二参考电压vref2的第二参考电压输入端。第六初始化晶体管t6可响应第一扫描线信号scan1而处于导通状态,第二参考电压vref2可经第六初始化晶体管t6而传输至第一晶体管t1的栅极,用于对第一晶体管t1的栅极进行复位,可选地,当第一晶体管为pmos型晶体管时,第二参考电压vref2为一低电平。

需要说明的是,当第一晶体管t1为pmos型晶体管时,为保证像素驱动电路正常工作,第二参考电压vref2与第一电源电压vdd需满足如下关系:vdd>vref2+vth。

可选地,第二参考电压输入端与接收第一参考电压的第一参考电压输入端为同一输入端。采用此设计,可以在保证像素驱动电路正常工作的基础上,减少信号输入端的数量,简化像素驱动电路的设计,减少了电路走线的数量,便于生产应用。

在一种可实施方式中,继续参考图3,本发明实施例提供的像素驱动电路进一步包括第七复位晶体管t7,用于响应第三扫描线信号scan3,传送第一参考电压vref1至发光元件l,第七复位晶体管t7的栅极响应第三扫描线信号scan3,第七复位晶体管t7的源极电连接于发光元件l,第七复位晶体管t7的漏极电连接于接收第一参考电压vref1的第一参考电压输入端。第四晶体管t4的漏极和第七复位晶体管t7的漏极均电连接于第一参考电压输入端,且第四晶体管t4的栅极和第七复位晶体管t7的栅极均可响应第三扫描线信号scan3的使能信号,而使第四晶体管t4和第七复位晶体管t7均处于导通状态,第一参考电压vref1通过第四晶体管t4传输至第二电容器c2的第一电极,同时,第一参考电压vref1通过第七复位晶体管t7传输至发光元件l,在同一阶段内,在同一扫描线信号的使能信号的控制下,可同时完成对第二电容器c2的电极电位的调节以及对发光元件l的复位,在确保像素电路正常工作的基础上,简化了电路的操作,且减少了电路走线的数量。可以理解的是,第四晶体管t4和第七复位晶体管t7响应同一扫描信号的使能信号,第四晶体管t4和第七复位晶体管t7为同一控制类型的晶体管,四晶体管t4和第七复位晶体管t7可同时为pmos型晶体管或者,四晶体管t4和第七复位晶体管t7可同时为nmos型晶体管。可选地,第七复位晶体管t7的源极电连接于发光元件l的阳极,第一参考电压vref1为低电平,具有低电平的第一参考电压vref1可经第七复位晶体管t7传输至发光元件l的阳极,对发光元件l进行复位。

在上述可实施方式中,发光元件l的阴极耦接于第二电源电压输入端,为发光元件提供第二电源电压vee。

可以理解的是,当第一晶体管t1为pmos型晶体管时,由于pmos型晶体管的阈值电压一般为负值,为了保证第一晶体管t1能正常工作,对应的第一电源电压vdd一般为正电压,第二电源电压vee一般为接地电压或为负电压。

在上述可实施方式中,晶体管为pmos型晶体管,与晶体管在像素驱动电路中的连接关系相配合,改善显示不均匀问题。

可选地,一个像素驱动电路中的晶体管可以均为nmos型晶体管,或者一个像素驱动电路中的部分晶体管为pmos型晶体管,部分晶体管为nmos型晶体管。在保持像素驱动电路的逻辑关系不变的情况下,可以对上述可实施方式中的像素驱动电路做出适当调整,以使像素驱动电路在实现相同电路逻辑关系的基础上,能够正常工作,并实现相同的功能。

在另一种可实施方式中,本发明实施例提供一种像素驱动电路的控制方法,该控制方法可用于本发明实施例提供的像素驱动电路上,该控制方法包括依次设置的初始化阶段、第一电源电压和数据信号电压写入阶段、第一晶体管栅极电位调节阶段以及发光阶段;

在初始化阶段,第一扫描线信号为使能信号,第二扫描线信号为非使能信号,第三扫描线信号为非使能信号,发光信号为非使能信号;

在信号电压写入阶段,第一扫描线信号为非使能信号,第二扫描线信号为使能信号,第三扫描线信号为非使能信号,发光信号为非使能信号;

在第一晶体管栅极电位调节阶段,第一扫描线信号为非使能信号,第二扫描线信号为非使能信号,第三扫描线信号为使能信号,发光信号为非使能信号;

在发光阶段,第一扫描线信号为非使能信号,第二扫描线信号为非使能信号,第三扫描线信号为非使能信号,发光信号为使能信号。

图4示出了应用于像素驱动电路的一种时序图。图4为图3中所示的像素驱动电路的时序图,需要说明的是,图4所示的时序图可适用于晶体管均为pmos型晶体管的情况。

如图4所示,在初始化阶段t1,第一扫描线信号scan1为低电平,第二扫描线信号scan2为高电平,第三扫描线信号scan3为高电平,发光信号emit为高电平;

在信号电压写入阶段t2,第一扫描线信号scan1为高电平,第二扫描线信号scan2为低电平,第三扫描线信号scan3为高电平,发光信号emit为高电平;

在第一晶体管栅极电位调节阶段t3,第一扫描线信号scan1为高电平,第二扫描线信号scan2为高电平,第三扫描线信号scan3为低电平,发光信号emit为高电平;

在发光阶段t4,第一扫描线信号scan1为高电平,第二扫描线信号scan2为高电平,第三扫描线信号scan3为高电平,发光信号emit为低电平。

可以理解的是,当晶体管均为nmos型晶体管时,第一扫描线信号、第二扫描线信号、第三扫描线信号以及发光信号的电压均对应相反。

上述各个阶段对应的工作电路图分别如图5a-图5d所示,下面结合图4和图5a-图5d,详细描述本发明实施例提供的像素驱动电路在t1-t4阶段的工作过程。图5a为图4中t1阶段对应的电路工作图,图5b为图4中t2阶段对应的电路工作图,图5c为图4中t3阶段对应的电路工作图,图5d为图4中t4阶段对应的电路工作图。在下述描述中,以1表示高电平信号,以0表示低电平信号。

在初始化阶段t1,scan1=0,scan2=1,scan3=1,emit=1,像素驱动电路中各元件的工作情况如图5a所示,第一扫描线信号scan1控制第六初始化晶体管t6处于导通状态,第二扫描线信号scan2控制第二晶体管t2、第三晶体管t3处于截止状态,第三扫描线信号scan3控制第四晶体管t4和第七复位晶体管t7处于截止状态,发光信号emit控制第五晶体管t5处于截止状态。第二参考电压vref2经第六初始化晶体管t6传送至第一晶体管t1的栅极(可以理解为同第一节点n1处),第二参考电压vref2对第一晶体管t1进行初始化。在此阶段中,第一电容器c1的第一电极的电位与第二参考电压vref2相等,第一电容器c1的第二电极的电位与第一电源电压vdd相等。

在信号电压写入阶段t2,scan1=1,scan2=0,scan3=1,emit=1,像素驱动电路中各元件的工作情况如图5b所示,第一扫描线信号scan1控制第六初始化晶体管t6处于截止状态,第二扫描线信号scan2控制第二晶体管t2、第三晶体管t3处于导通状态,第三扫描线信号scan3控制第四晶体管t4和第七复位晶体管t7处于截止状态,发光信号emit控制第五晶体管t5处于截止状态。一方面,在第一电源电压vdd写入过程中,第一晶体管t1处于导通状态,第一电源电压vdd依次经第一晶体管t1和第二晶体管t2传送至第一节点n1,即第一晶体管t1的栅极,第一电源电压vdd也同时传送至第一电容器c1的第一电极,此时第一电容器c1开始充电,直至第一晶体管t1的栅极和第一晶体管t1的漏极的电位均等于第一电源电压vdd与第一晶体管t1的阈值电压的绝对值两者的差值时,第一晶体管t1截止,第一电容器c1停止充电,第一电容器c1存储了第一电源电压vdd,同时也存储了第一晶体管t1的阈值电压,此时,第一电容器c1的第一电极的电位为vdd-|vth|。另一方面,在数据信号data写入过程中,数据信号电压data经第三晶体管t3传送至第二电容器c2的第一电极,第二电容器c2开始充电,用以存储数据信号电压data,在充电结束时,第二电容器c2的第一电极的电位等于数据信号电压data。由于第二电容器c2的第二电极与第一电容器c1的第一电极电连接,因此,在此阶段中,第二电容器c2的第二电极的电位也为vdd-|vth|。

在第一晶体管栅极电位调节阶段t3,scan1=1,scan2=1,scan3=0,emit=1,像素驱动电路中各元件的工作情况如图5c所示,第一扫描线信号scan1控制第六初始化晶体管t6处于截止状态,第二扫描线信号scan2控制第二晶体管t2、第三晶体管t3处于截止状态,第三扫描线信号scan3控制第四晶体管t4和第七复位晶体管t7处于导通状态,发光信号emit控制第五晶体管t5处于截止状态。一方面,第一参考电压vref1经第四晶体管t4传送至第二节点n2,也就是第二电容器c2的第一电极。此时,第二电容器c2的第一电极的电位由数据信号电压data的大小跳变为第一参考电压vref1,配合电容器自身的自举作用,以及第一电容器c1和第二电容器c2的串联关系,第二电容器c2的第二电极的电位以及第一电容器c1的第一电极的电位均变为vdd-|vth|+c2*(vref1-data)/(c1+c2),其中c1和c2分别表示第一电容器c1和第二电容器c2的电容。由于第一晶体管t1的栅极与第二电容器c2的第二电极以及第一电容器c1的第一电极均相连,第一晶体管t1的栅极的电位也变为vdd-|vth|+c2*(vref1–data)/(c1+c2),在此过程中,数据信号电压data被传递至第一晶体管t1的栅极。另一方面,第一参考电压vref1可经第七复位晶体管t7传输至发光元件l,对发光元件l进行复位。

在发光阶段t4,scan1=0,scan2=1,scan3=1,emit=1,像素驱动电路中各元件的工作情况如图5d所示,第一扫描线信号scan1控制第六初始化晶体管t6处于截止状态,第二扫描线信号scan2控制第二晶体管t2、第三晶体管t3处于截止状态,第三扫描线信号scan3控制第四晶体管t4和第七复位晶体管t7处于截止状态,发光信号emit控制第五晶体管t5处于导通状态。第一晶体管t1的栅极的电位为vdd-|vth|+c2*(vref1–data)/(c1+c2),当第一晶体管t1的栅极的电位vdd-|vth|+c2*(vref1–data)/(c1+c2)为第一晶体管t1的栅极的使能信号时,第一电源电压输入端与发光元件l之间形成通路,第一晶体管t1产生的驱动电流i1经第五晶体管t5传输至发光元件l并驱动发光元件l发光,驱动电流i1的大小满足如下关系:i1=k*(vsg-|vth|)2=k*(vdd-(vdd-|vth|+c2*(vref1–data)/(c1+c2))-|vth|)2=k*[c2*(data–vref1)/(c1+c2)]2,其中k为结构参数,相同结构中此数值相对稳定,此处可以将其作为一常量。因而可以看出第一晶体管t1产生的的驱动电流i1不受第一晶体管t1的阈值电压的影响,且和第一电源电压vdd无关,仅与数据信号电压data以及第一参考电压vref1有关,从而消除了由于工艺制程及长时间工作造成的各第一晶体管t1的阈值电压差异以及提供第一电源电压的各条走线上产生的压降的差异对第一晶体管t1造成的影响,从而改善显示的不均匀性。

在另一种可实施方式中,本发明实施例提供一种显示面板,如图6所示,图6为本发明实施例提供的一种显示面板的示意图。显示面板包括多条扫描线scan、多条发光信号线emit与多条数据线data,多条扫描线scan与多条数据线data交叉设置,并限定出多个像素p,每个像素p包括本发明提供的任意一种像素驱动电路pc。需要说明的是,图6示意性示出多个像素p呈五行四列排布的一种排布方式,在具体实施时,显示面板包括的像素的数量及像素排布的行数与列数可以根据具体实施情况进行设定,本发明对此不作限定。

具体地,继续参考图6,扫描线scan、发光信号线emit与数据线data同像素驱动电路pc对应连接,分别为像素驱动电路pc提供扫描线信号、发光信号和数据信号。与同一像素驱动电路pc连接的扫描线scan包括至少三条扫描线,扫描线scan包括第一扫描线scan1、第二扫描线scan2和第三扫描线scan3,图6中示出了与同一像素驱动电路连接的扫描线为三条扫描线的一种实施方式,在行方向上,每一像素行中均对应分布三条扫描线,分别为第一扫描线scan1、第二扫描线scan2和第三扫描线scan3,每一像素行中还对应分布一条发光信号线emit;在列方向上,每一像素列中对应分布一条数据线data。具体地,扫描线信号包括第一扫描线信号scan1、第二扫描线信号scan2和第三扫描线信号scan3。其中第一扫描线scan1可传输第一扫描线信号scan1,第二扫描线scan2可传输第二扫描线信号scan2,第三扫描线scan3可传输第三扫描线信号scan3。第一扫描线信号scan1、第二扫描线信号scan2和第三扫描线信号scan3的脉冲宽度和脉冲高度均相同,第二扫描线信号scan2可看作由第一扫描线信号scan1延迟单个脉冲的时段形成,第三扫描线信号scan3可看作由第二扫描线信号scan2延迟单个脉冲的时段形成(具体可参考图4)。

图7为本发明实施例提供的显示面板的扫描控制电路与扫描线的连接结构示意图。结合图6和图7,显示面板还包括扫描控制电路sc和发光控制电路ec,扫描控制电路sc包括多个级联单元u,级联单元u与扫描线scan对应连接;其中,与同一像素驱动电路pc连接的三条扫描线scan分别与依序相邻的三个级联单元u连接。示例性地,如图7所示,第一级联单元u1、第二级联单元u2、第三级联单元u3依序相连,与同一像素驱动电路pc连接的第一扫描线scan1、第二扫描线scan2和第三扫描线scan3分别与第一级联单元u1、第二级联单元u2、第三级联单元对应相连u3,即第一级联单元u1为该像素驱动电路pc提供第一扫描线信号scan1,第二级联单元u2为该像素驱动电路pc提供第二扫描线信号scan2,第三级联单元u3为该像素驱动电路提供第三扫描线信号scan3。其中,可将第一扫描线信号、第二扫描线信号和第三扫描线信号中的任意一种扫描线信号看作是当前扫描线信号,当前扫描线信号由与该像素电路所在的像素行对应设置的级联单元输出,如图7所示,可将第一级联单元u1提供的扫描线信号作为当前扫描线信号,将第二级联单元u2提供的扫描线信号作为下一行像素驱动电路的当前扫描线信号。采用本设计,像素驱动电路可通过借用相邻级联单元提供的扫描线信号实现电路功能,简化了扫描控制电路的结构,降低了设计难度。

同时,本发明提供的显示面板包括上述实施例提供的像素驱动电路,在像素电路中,第一晶体管产生的驱动电流与第一晶体管本身的阈值电压和第一电源电压无关,消除了第一晶体管间的阈值电压的差异及第一电源电压的压降这些因素对第一晶体管产生的影响。另外,数据信号电压和第一参考电压分别通过不同的信号输入端输入到第二节点,通过第二电容器自身的自举作用以及配合第一电容器和第二电容器的串联关系,将数据信号电压传递至第一晶体管的栅极,调节第一晶体管栅极的电位,避免了在两个相邻输出脉冲内由同一信号输出端先后输出数据信号电压和第一参考电压的情况出现,使得电路操作更加敏捷,降低集成电路的负载。因此,本发明实施例提供的显示面板既消除了采用本像素驱动电路的显示面板存在的显示不均匀的问题,提高了显示面板的显示均一性,改善了显示效果,又简化了显示面板中的扫描控制电路的结构,降低了设计难度。

需要说明的是,图7为了清晰表示像素驱动电路与扫描控制电路的连接关系,只示意性的画出了一个像素驱动电路与扫描控制电路的连接关系,本领域技术人员可结合具体实施方式的描述及附图内容得到其他像素驱动电路与扫描控制电路的连接关系。

在另一种可实施方式中,本发明实施例提供一种显示装置,该显示装置包括上述的显示面板。本发明实施例提供的显示装置可包括手机、平板电脑、可穿戴显示设备以及其他对显示均一性有需求的显示设备。如图8所示,图8为本发明实施例提供的一种显示装置。

本发明实施例提供的显示装置中的显示面板包括本发明实施例提供的像素驱动电路,且该像素电路具有如下技术效果:该像素驱动电路消除了第一晶体管间的阈值电压的差异及第一电源电压的压降这些因素对第一晶体管产生的影响,从而使各驱动晶体管在相同数据信号电压下形成的驱动电流保持一致,同时增加了电路操作的敏捷性,降低了集成电路的负载。因此,消除了显示装置存在的显示不均匀的问题,提高了显示装置的显示均一性,改善了显示效果。

需要特别说明的是,本发明实施例中所说的“耦接”指的是两个元器件之间的电性连接,包括直接电性连接和间接的电性连接。

注意,上述仅为本发明的较佳实施例及所运用技术原理。本领域技术人员会理解,本发明不限于这里所述的特定实施例,对本领域技术人员来说能够进行各种明显的变化、重新调整和替代而不会脱离本发明的保护范围。因此,虽然通过以上实施例对本发明进行了较为详细的说明,但是本发明不仅仅限于以上实施例,在不脱离本发明构思的情况下,还可以包括更多其他等效实施例,而本发明的范围由所附的权利要求范围决定。

当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1