一种像素补偿电路及方法、显示驱动装置和显示设备与流程

文档序号:18788612发布日期:2019-09-29 18:20阅读:214来源:国知局
一种像素补偿电路及方法、显示驱动装置和显示设备与流程

本发明涉及显示技术领域,尤其涉及一种像素补偿电路及方法、显示驱动装置和显示设备。



背景技术:

主动矩阵有机发光二极体(active-matrixorganiclightemittingdiode,缩写为amoled)显示设备是一种自发光显示设备。与传统液晶显示器相比,amoled显示设备具有更宽的视角、更高的刷新率和更薄的尺寸,因此,amoled技术逐渐成为下一代显示技术。

现有amoled显示设备显示图像时,像素补偿电路驱动发光器件发光。但是,像素补偿晶体管所含有的开关晶体管的容易出现漏电,导致与这些开关晶体管耦接的驱动晶体管的栅源电压出现波动。而由于发光器件的发光亮度决定于驱动晶体管的栅源电压大小,使得驱动晶体管的栅源电压出现波动时发光器件的亮度也随着变化,导致现有amoled显示设备所显示的图像质量不佳。



技术实现要素:

本发明的目的在于提供一种像素补偿电路及方法、显示驱动电路和显示装置,以降低显示装置所含有的发光器件的亮度波动机率,从而提高显示装置显示的图像质量。

为了实现上述目的,本发明提供一种像素补偿电路。该像素补偿电路包括一种像素补偿电路,其特征在于,包括驱动晶体管、存储电容、开关子电路、第一复位子电路、第二复位子电路、数据写入子电路以及驱动发光器件发光的发光驱动子电路;

所述第一复位子电路分别与所述存储电容的第一极板和所述驱动晶体管的控制极耦接;所述第一复位子电路用于在复位阶段利用电源信号对驱动晶体管的控制极和存储电容的第一极板进行复位;

所述第二复位子电路分别与所述存储电容的第二极板和所述发光器件耦接;所述第二复位子电路用于在复位阶段对驱动晶体管的控制极和存储电容的第二极板进行复位,在补偿阶段利用初始信号向存储电容的第二极板电压充电;

所述数据写入子电路和所述发光驱动子电路均与所述驱动晶体管的信号输入端耦接,所述数据写入子电路用于在补偿阶段将数据信号电压通过所述驱动晶体管和所述开关子电路写入存储电容的第一极板;

所述开关子电路分别与所述驱动晶体管的信号输出端、所述存储电容的第一极板和发光器件耦接;所述开关子电路写入用于在发光阶段控制驱动晶体管与所述发光器件电连接,截断驱动晶体管的信号输出端与存储电容的第一极板和驱动晶体管的控制极电连接;

所述存储电容用于在发光阶段控制驱动晶体管处在导通状态;

所述发光驱动子电路用于在发光阶段利用电源信号驱动发光器件发光。

与现有技术相比,本发明提供的像素补偿电路中,第一复位子电路分别与存储电容的第一极板和驱动晶体管的控制极耦接,使得驱动晶体管在复位阶段可将驱动晶体管的控制极和存储电容的第一极板复位。数据写入子电路和发光驱动子电路均与驱动晶体管的信号输入端耦接,使得在驱动晶体管的控制极处在复位状态时,信号写入子电路可将数据信号逐渐写入到驱动晶体管的信号输出端,使得驱动晶体管的信号输出端电压为vdata+vth。而由于开关子电路分别与驱动晶体管的信号输出端、存储电容的第一极板和发光器件耦接,使得在补偿阶段时可通过开关子电路控制驱动晶体管的信号输出端的电压等于存储电容的第一极板和驱动晶体管的控制极,从而完成数据写入。由于第二复位子电路分别与存储电容的第二极板和所述发光器件耦接,并且在在复位阶段和补偿阶段利用初始信号对存储电容和所述发光器件进行复位,因此,在发光阶段存储电容的第二极板电压等于驱动发光器件发光的工作电压,且存储电容的第一极板电压和驱动晶体管的控制极电压跳变为vdata+vth+(voled-vinit)。基于此,根据发光器件的工作电流公式最终得到ioled=k(vdata-vinit)2,可获得发光器件的工作电流ioled只与数据信号电压vdata和vinit有关。而由于vdata为数据信号电压,vinit为初始信号电压,不存在波动问题,因此,发光器件的工作电流ioled也可以保证稳定,使得发光器件亮度稳定,保证了显示装置具有良好的显示效果。

本发明还提供了一种像素补偿方法。该像素补偿方法应用上述像素补偿电路;所述像素补偿方法包括复位阶段、补偿阶段和发光阶段;

在所述复位阶段,第一复位子电路用于在复位阶段利用电源信号对驱动晶体管的控制极和存储电容的第一极板进行复位,第二复位子电路利用初始信号对存储电容的第二极板和发光器进行复位;

在所述补偿阶段,第二复位子电路利用初始信号向存储电容的第二极板充电,数据写入子电路将数据信号电压通过驱动晶体管和开关子电路写入存储电容的第一极板;

在所述发光器件,存储电容控制驱动晶体管处在导通状态,开关子电路控制驱动晶体管与所述发光器件电连接,开关子电路截断驱动晶体管的信号输出端与存储电容的第一极板和驱动晶体管的控制极电连接,发光驱动子电路利用电源信号驱动发光器件发光。

与现有技术相比,本发明提供的像素补偿方法的有益效果与上述像素补偿电路的有益效果相同,在此不做赘述。

本发明还提供了一种显示驱动电路。所述显示驱动电路包括上述像素补偿电路。

与现有技术相比,本发明提供的显示驱动电路的有益效果与上述像素补偿电路的有益效果相同,在此不做赘述。

本发明还提供了一种显示装置。该显示装置包括上述显示驱动电路。

与现有技术相比,本发明提供的显示装置的有益效果与上述显示驱动电路的有益效果相同,在此不做赘述。

附图说明

此处所说明的附图用来提供对本发明的进一步理解,构成本发明的一部分,本发明的示意性实施例及其说明用于解释本发明,并不构成对本发明的不当限定。在附图中:

图1为现有显示设备的示意图;

图2为现有显示控制装置的结构框图一;

图3为现有显示控制装置的结构框图二;

图4为现有发光器件的结构示意图一;

图5为现有发光器件的结构示意图二;

图6为现有2t1c像素补偿电路的结构图;

图7为本发明实施例提供的像素补偿电路的原理图;

图8为本发明实施例提供的像素补偿电路的结构图一;

图9为本发明实施例提供的像素补偿电路的结构图二;

图10为图8所示的像素补偿电路的时序图;

图11为图9所示的像素补偿电路的时序图;

图12为本发明实施例提供的像素补偿方法的流程图一;

图13为本发明实施例提供的像素补偿方法的流程图二。

具体实施方式

下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。

有机电致发光显示面板(organicelectroluminesecentdisplay,oled)是一种可实现柔性化显示的显示器件,其凭借其低功耗、高色饱和度、广视角、薄厚度等优异性能逐渐成为显示领域的主流产品,可以广泛应用于智能手机、平板电脑、电视等终端。图1示出了一种显示设备的示意图。如图1所示,该显示设备包括显示面板100和显示控制装置200。

如图2所示,上述显示控制装置200主要包括中央处理器210、显示控制器220和驱动芯片230。如图3所示,显示控制器220包括帧存控制模块221、图像处理模块222、时序控制模块223和显存224;驱动芯片230包括扫描驱动单元231和数据驱动单元232。帧存控制模块221与显存224电连接,中央处理器210与帧存控制模块221通信连接,图像处理模块222与帧存控制模块221连接,图像处理模块222与时序控制模块223通信连接,时序控制模块223通过扫描控制电路与扫描驱动单元231和数据驱动单元232连接。应理解,传统时序控制器只是用于生成同步信号,对视频信号并没有处理功能,但是随着显示控制技术的发展,目前所使用的时序控制器已经集成有图像处理功能,使得时序控制器可以对视频信号进行处理。

如图3所示,上述显示面板100为oled显示面板。该oled显示面板一般采用成膜工艺和刻蚀工艺相结合的方式制作。成膜工艺可以为磁控溅射、真空蒸镀等成膜工艺。刻蚀工艺可以为湿法刻蚀、干法刻蚀等刻蚀工艺。

如图4所示,上述显示面板应当包括层叠设置的显示驱动电路和阵列化的发光器件el。显示驱动电路包括阵列化的像素补偿电路pdc。阵列化的像素补偿电路pdc与阵列化的发光器件el电连接。阵列化的像素补偿电路pdc同时与如图3所示的扫描驱动单元231和数据驱动单元232电连接,当然,像素补偿电路还应当连接一些像素补偿所需的走线,如电源走线等。

如图4所示,上述显示面板的每个像素包括一个像素补偿电路pdc和一个发光器件el。

图4示出了一种发光器件el的结构示意图。如图4所示,该发光器件el为三明治结构,具体包括阴极层ca、阳极层an以及位于阳极层an和阴极层ca之间的发光功能层lfu。如图5所示,该发光功能层lfu包括层叠设置的电子注入层eil、电子传输层etl、发光层lu、空穴传输层htl和空穴注入层hil。

在图5所示的发光器件el需要发光时,阳极层an向空穴注入层hil注入空穴,并通过空穴传输层htl传输至发光层。同时,阴极层ca向电子注入层eil注入电子,并通过电子传输层etl传输至发光层lu。最终,电子和空穴在发光层lu中复合成激子,激子的能量发生转移并以光的形式释放,从而实现图4所示的发光器件el发光的目的。

图4所示的像素补偿电路pdc可以为2t1c像素补偿电路、3t1c像素补偿电路中的任意一个,但不仅限于此。但无论如此,像素补偿电路都包括存储电容cst、开关晶体管以及用于驱动发光器件el发光的驱动晶体管dtft,具体参见图6所示的2t1c像素补偿电路。2t1c像素补偿电路中,栅极信号端子gate提供的栅极信号可控制开关晶体管stft导通,数据信号端子data所提供的数据信号通过开关晶体管stft使得数据信号电压写入存储电容cst。存储电容cst控制驱动晶体管dtft保持导通状态,以使得电源信号端子elvdd提供的电源信号通过驱动晶体管dtft驱动发光器件el发光,应理解发光器件的阴极应当接入电源公共端elvss。应理解,上述开关晶体管stft和驱动晶体管dtft一般均选择薄膜晶体管。薄膜晶体管的类型可以为nmos型薄膜晶体管,也可以为pmos型薄膜晶体管,其区别仅在于导通条件。对于nmos型薄膜晶体管来说,高电平导通,低电平关断;对于pmos型薄膜晶体管来说,低电平导通,高电平关断。

现有amoled显示设备显示图像时,像素补偿电路驱动发光器件发光。但是,像素补偿晶体管所含有的开关晶体管stft容易出现漏电,导致与这些开关晶体管stft耦接的驱动晶体管dtft的栅源电压出现波动。而由于发光器件el的发光亮度决定于驱动晶体管dtft的栅源电压大小,使得驱动晶体管dtft的栅源电压出现波动时发光器件el的亮度也随着变化,导致现有amoled显示设备所显示的图像质量不佳。

针对上述问题,如图7所示,本发明实施例提供了一种像素补偿电路。该像素补偿电路包括驱动晶体管dtft、存储电容cst、开关子电路340、第一复位子电路310、第二复位子电路320、数据写入子电路330以及驱动发光器件el发光的发光驱动子电路350。应理解,驱动晶体管dtft驱动发光器件el发光所依赖的实体结构是驱动晶体管dtft的信号输出端与发光器件el的阳极电连接,发光器件el的阴极与电源公共端elvss电连接。

上述第一复位子电路310分别与存储电容cst的第一极板和驱动晶体管dtft的控制极耦接,以使得第一复位子电路310用于在图10和图11所示的复位阶段p1利用电源信号对驱动晶体管dtft的控制极和存储电容cst的第一极板进行复位。应理解,此处电源信号端子elvdd应当与第一复位子电路310电连接,以保证电源信号端子elvdd可向第一复位子电路310提供电源信号。

上述第二复位子电路320分别与存储电容cst的第二极板和发光器件el耦接,以使得第二复位子电路320用于在图10和图11所示的复位阶段p1对驱动晶体管dtft的控制极和存储电容cst的第二极板进行复位,在补偿阶段p2利用初始信号向存储电容cst的第一极板电压充电。应理解,此处初始信号端子vinit应当与第二复位子电路320电连接,以保证初始信号端子vinit向第二复位子电路320提供初始信号。其中,第二复位子电路320与发光器件el耦连是指第二复位子电路320与发光器件el的阳极耦接。

上述数据写入子电路330和发光驱动子电路350均与驱动晶体管dtft的信号输入端耦接,以使得数据写入子电路330用于在图10和图11所示的补偿阶段p2将数据信号电压通过驱动晶体管dtft和开关子电路340写入存储电容cst的第一极板。应理解,数据信号端子data应当与数据写入子电路330电连接,以保证数据信号端子data可将数据信号提供给数据写入子电路330。

上述开关子电路340分别与驱动晶体管dtft的信号输出端、存储电容cst的第一极板和发光器件el耦接,以使得开关子电路340写入用于在图10和图11所示的发光阶段p3控制驱动晶体管dtft与发光器件el电连接,开关子电路340截断驱动晶体管dtft的信号输出端与存储电容cst的第一极板和驱动晶体管dtft的控制极电连接。其中,开关子电路340与发光器件el耦接是指开关子电路340与发光器件el的阳极耦接。

同时,上述存储电容cst用于在图10和图11所示的发光阶段p3控制驱动晶体管dtft处在导通状态。上述发光驱动子电路350用于在图10和图11所示的发光阶段p3利用电源信号驱动发光器件el发光。应理解,此处电源信号端子elvdd应当与发光驱动子电路350电连接,以保证电源信号端子elvdd向发光驱动子电路350提供电源信号。

下面结合附图7、图10和图11详细说明本发明实施例提供的像素补偿电路的工作原理,以下说明仅用于解释,不作为限定。应理解,由于第一复位子电路310分别与存储电容cst的第一极板和驱动晶体管dtft的控制极耦接,因此,存储电容cst的第一极板和驱动晶体管dtft的控制极的电压相等。定义图7中的第一节点n1的电压变化表示存储电容cst的第一极板和驱动晶体管dtft的控制极的电压变化。定义图7中的第二节点n2的电压变化表示驱动晶体管dtft的信号输入端的电压变化。定义图7中的第三节点n3的电压变化表示驱动晶体管dtft的信号输出端。另外,由于存储电容cst的第一极板和发光器件el耦接,因此,定义图7中的第四节点n4的电压变化表示存储电容cst的第一极板和驱动晶体管dtft的控制极的电压变化。

如图7、图10和图11所示,本发明实施例提供的像素补偿电路在工作时包括多个工作周期,每个工作周期包括复位阶段p1、补偿阶段p2和发光阶段p3。

在复位阶段p1,电源信号端子elvdd向第一复位子电路310提供电源信号,电源信号电压vdd,使得第一节点n1的电压为vdd。同时,初始信号端子vinit向第二复位子电路320提供初始信号,初始信号电压vinit,使得第四节点n4的电压为vinit。

在补偿阶段p2,第二复位子电路320利用初始信号向存储电容cst的第二极板充电。保持存储电容cst的第二极板的电压,即在补偿阶段p2第四节点n4的电压仍然为vinit。数据信号端子data向数据写入子电路330提供数据信号,数据信号电压为vdata,使得第二节点n2的电压为vdata。由于在复位阶段p1驱动晶体管dtft的控制极电压为vdd,因此,在驱动晶体管dtft的控制极的作用下,第二节点n2的电压逐渐转移至第三节点n3,使得第三节点n3的电压为vdata+vth。同时,可控制开关子电路340导通第一节点n1和第三节点n3,使得第一节点n1和第三节点n3的电压相等,使得第一节点n1的电压等于vdata+vth,从而将数据电压写入存储电容cst。

在发光阶段p3,在第一节点n1的电压控制下驱动晶体管dtft导通。电源信号端子elvdd向发光驱动子电路350提供电源信号,电源信号电压为vdd,使得第二节点n2的电压为vdd,第三节点n3的电压为voled。同时,开关子电路340控制驱动晶体管dtft与发光器件el电连接,使得第四节点n4的电压为voled。由于第四节点n4的电压发生变化,导致第一节点n1的电压跳变,使得第一节点n1的电压为vdata+vth+(voled-vinit)。由于发光器件el的工作电流方程ioled=k(vgs-vth)2,vgs=vg-vs=vn1-vn2=vdata+vth+(voled-vinit)-voled=vdata+vth-vinit,因此,ioled=k(vdata+vth-vinit-vth)2=k(vdata-vinit)2。k为常数,是驱动晶体管的导电因子。

由于vdata为数据信号电压,vinit为初始信号电压,不存在波动问题,因此,发光器件el的工作电流ioled也可以保证稳定,使得发光器件el亮度稳定,保证了显示装置具有良好的显示效果。表1示出了一个工作周期内三个节点的电压变化情况。

表1一个工作周期内三个节点的电压变化情况

应理解,如图7、图10和图11所示,在复位阶段p1应当保证电源信号从第一复位子电路310传输至存储电容cst的第一极板,初始信号从第二复位子电路320传输至存储电容cst的第二极板,以保证复位阶段p1存储电容cst的两个极板电压不会发生跳变。这个过程中,初始信号从第二复位子电路320传输至存储电容cst的第二极板是对存储电容cst的第二极板进行复位的过程。

如图7、图10和图11所示,在补偿阶段p2,数据信号通过开关子电路340传输至存储电容cst的第二极板,初始信号从第二复位子电路320传输至存储电容cst的第二极板,以保证补偿阶段p2存储电容cst的两个极板电压不会发生跳变。在这个过程中,初始信号从第二复位子电路320传输至存储电容cst的第二极板,是对存储电容cst的第二极板充电的过程。

如图7、图10和图11所示,为了在发光阶段p3抵消发光器件el的工作电压对发光器件el的亮度影响,应当保证存储电容cst发生跳变,使得上述第一节点n1的电压等于vdata+vth+(voled-vinit),这样将第一节点n1的电压带入发光器件el的工作电流公式,可消除发光器件el的工作电压对发光器件el的亮度影响。

在一些实施例中,如图8~图11所示,图7所示的第一复位子电路310包括第一开关晶体管stft1,用于在复位阶段p1导通,在补偿阶段p2和发光阶段p3关断。该第一开关晶体管stft1的信号输入端与电源信号端子elvdd电连接。该第一开关晶体管stft1的信号输出端分别与驱动晶体管dtft的控制极和存储电容cst的第一极板耦接。

如图8~图11所示,为了保证上述第一开关晶体管stft1应当保证其在复位阶段p1导通,在补偿阶段p2和发光阶段p3关断,第一开关晶体管stft1的控制极与第一重置信号端子em1电连接,以利用第一重置信号控制第一开关晶体管stft1导通和关断。上述第一开关晶体管stft1的种类可以根据实际情况选择,例如,上述第一开关晶体管stft1为nmos晶体管或pmos晶体管。而由于第一开关晶体管stft1的信号输出端与驱动晶体管dtft的控制极耦接,使得第一开关晶体管stft1存在漏电流时,容易对驱动晶体管dtft的栅源电压产生影响,为此,上述第一开关晶体管stft1为铟镓锌氧化物薄膜晶体管等氧化物薄膜晶体管。由于氧化物薄膜晶体管具有较低的漏电流,使得驱动晶体管dtft可在较低频率下工作,从而降低能耗。

在一些实施例中,如图8~图11所示,图7所示的第二复位子电路320包括第二开关晶体管stft2,用于在复位阶段p1和补偿阶段p2导通,在发光阶段p3关断。该第二开关晶体管stft2的信号输入端与初始信号端子vinit电连接,第二开关晶体管stft2的信号输出端分别与存储电容cst的第二极板和发光器件el耦接。

如图8和图10所示,为了保证第二开关晶体管stft2在复位阶段p1和补偿阶段p2导通,在发光阶段p3关断,上述第二开关晶体管stft2的控制极与第二重置信号端子em2电连接。

如图9和图11所示,为了优化电路结构,可利用现有信号端子控制第二开关晶体管stft2的关断或导通,可根据实际情况控制上述第二开关晶体管stft2的类型,使得第二开关晶体管stft2的控制极与发光信号端子em电连接,从而有效减少信号走线数量,从而优化电路结构,降低布线占用空间。

在一些实施例中,如图8~图11所示,图7所示的数据写入子电路330包括第三开关晶体管stft3,用于在复位阶段p1和发光阶段p3关断,在补偿阶段p2导通。该第三开关晶体管stft3的信号输入端与数据信号端子data电连接。第三开关晶体管stft3的信号输出端与驱动晶体管dtft的信号输入端耦接。

如图8~图11所示,图7所示的发光驱动子电路350包括第四开关晶体管stft4。该第四开关晶体管stft4用于在发光阶段p3导通,在复位阶段p1和补偿阶段p2关断。上述第四开关晶体管stft4的信号输入端与电源信号端子elvdd电连接。第四开关晶体管stft4的信号输出端与驱动晶体管dtft的信号输入端耦接。

如图8~图11所示,为了保证第三开关晶体管stft3在复位阶段p1和发光阶段p3关断,在补偿阶段p2导通,上述第三开关晶体管stft3的控制极与栅极信号端子gate电连接,以利用栅极信号端子gate控制数据信号写入过程。

如图8~图11所示,为了保证第四开关晶体管stft4在发光阶段p3导通,在复位阶段p1和补偿阶段p2关断,上述第四开关晶体管stft4的控制极与发光信号端子em电连接。而考虑到上述第二开关晶体管stft2在复位阶段p1和补偿阶段p2导通,在发光阶段p3关断,且第二开关晶体管stft2的控制极与发光信号端子em电连接,因此,如图9所示,只需要控制第二开关晶体管stft2和第四开关晶体管stft4的类型相反即可保证第二开关晶体管stft2的控制极和第四开关晶体管stft4的控制极均与发光信号端子em电连接。例如:在第二开关晶体管stft2为nmos晶体管时,第四开关晶体管stft4为pmos晶体管。又例如:在第二开关晶体管stft2为pmos晶体管时,第四开关晶体管stft4为pmos晶体管。

在一些实施例中,如图8~图11所示,图7所示的开关子电路340包括第五开关晶体管stft5和第六开关晶体管stft6。该第五开关晶体管stft5用于在复位阶段p1和发光阶段p3关断,在补偿阶段p2导通。该第六开关晶体管stft6用于在复位阶段p1和补偿阶段p2关断,在发光阶段p3导通。

如图8~图11所示,上述第五开关晶体管stft5的信号输入端和第六开关晶体管stft6分别与驱动晶体管dtft的信号输出端耦接。上述第五开关晶体管stft5的信号输出端与发光器件el耦接。上述第六开关晶体管stft6的信号输出端与存储电容cst的第一极板耦接。

如图8~图11所示,当上述第六开关晶体管stft6的信号输入端与驱动晶体管dtft的信号输出端耦接,第六开关晶体管stft6的信号输出端与存储电容cst的第一极板耦接,如果第六开关晶体管stft6具有较大的漏电流,容易对驱动晶体管dtft的栅源电压产生影响,为此,上述第六开关晶体管stft6为铟镓锌氧化物薄膜晶体管等氧化物薄膜晶体管。由于氧化物薄膜晶体管具有较低的漏电流,使得驱动晶体管dtft可在较低频率下工作,从而降低能耗。

如图8~图11所示,由于上述第三开关晶体管stft3在复位阶段p1和发光阶段p3关断,在补偿阶段p2导通,而第五开关晶体管stft5用于在复位阶段p1和发光阶段p3关断,在补偿阶段p2导通,因此,第三开关晶体管stft3和第五开关晶体管stft5可选择同一型号的mos管,并共用栅极信号端子gate控制导通和关断。基于此,上述第五开关晶体管stft5的控制极与栅极信号端子gate电连接。

如图8~图11所示,由于上述第四开关晶体管stft4在发光阶段p3导通,在复位阶段p1和补偿阶段p2关断,而上述第六开关晶体管stft6在复位阶段p1和补偿阶段p2关断,在发光阶段p3导通,因此,第四开关晶体管stft4和第六开关晶体管stft6可选择同一型号的mos管,并共用发光信号端子em控制其导通和关断。基于此,上述第六开关晶体管stft6的控制极与发光信号端子em电连接。

在一些实施例,如图7~图9所示,上述第一复位子电路310包括用于在复位阶段p1导通,在补偿阶段p2和发光阶段p3关断的第一开关晶体管stft1。上述第二复位子电路320包括用于在复位阶段p1和补偿阶段p2导通,在发光阶段p3关断的第二开关晶体管stft2。上述数据写入子电路330包括用于在复位阶段p1和发光阶段p2关断,在补偿阶段p3导通的第三开关晶体管stft3。上述发光驱动子电路350包括用于在发光阶段p3导通,在复位阶段p1和补偿阶段p2关断的第四开关晶体管stft4。上述开关子电路340包括用于在复位阶段p1和发光阶段p3关断,在补偿阶段p2导通的第五开关晶体管stft5和用于在复位阶段p1和补偿阶段p2关断,在发光阶段p3导通的第六开关晶体管stft6。

如图8和图9所示,第一开关晶体管stft1的控制极与第一重置信号端子em1电连接。第一开关晶体管stft1的信号输出端分别与驱动晶体管dtft的控制极和存储电容cst的第一极板耦接。第二开关晶体管stft2的信号输入端与初始信号端子vinit电连接。第二开关晶体管stft2的信号输出端分别与存储电容cst的第二极板和发光器件el耦接。第三开关晶体管stft3的控制极与栅极信号端子gate电连接。第三开关晶体管stft3的信号输入端与数据信号端子data电连接。第三开关晶体管stft3的信号输出端与驱动晶体管dtft的信号输入端耦接。第四开关器件stft4的控制极与发光信号端子em电连接。第四开关晶体管stft4的信号输入端与电源信号端子elvdd电连接。第四开关晶体管stft4的信号输出端与驱动晶体管dtft的信号输入端耦接。第五开关晶体管stft5的控制极与栅极信号端子gate电连接。第六开关晶体管stft6的控制极与发光信号端子em电连接。第五开关晶体管stft5的信号输入端和第六开关晶体管stft6分别与驱动晶体管dtft的信号输出端耦接。第五开关晶体管stft5的信号输出端与发光器件el耦接。第六开关晶体管stft6的信号输出端与存储电容cst的第一极板耦接;

在一种可选方式中,如图8所示,第二开关晶体管stft2与第六开关晶体管stft6均为同一类型的薄膜晶体管,第二开关晶体管stft2的控制极与第二重置信号端子em2电连接。应理解,此处的型号是指晶体管是nmos晶体管还是pmos型晶体管。

在另一种可选方式中,如图9所示,第二开关晶体管stft2与所述第六开关晶体管stft6为不同类型的晶体管,第二开关晶体管stft2的控制极与发光信号端子em电连接。应理解,此处的型号是指晶体管是nmos晶体管还是pmos型晶体管。

为了更为清楚的说明本发明实施例提供的像素补偿电路的工作原理,下面举例说明。

在一种示例中,如图8所示,上述第一开关晶体管stft1、第二开关晶体管stft2、第三开关晶体管stft3、第四开关晶体管stft4、第五开关晶体管stft5、第六开关晶体管stft6、驱动晶体管dtft均为nmos晶体管。第一开关晶体管stft1、第三开关晶体管stft3、第四开关晶体管stft4、第五开关晶体管stft5、第六开关晶体管stft6的控制极所连接的信号端子参见前文。第二开关晶体管stft2的控制极所连接的信号端子为第二重置信号端子em2。

如图10所示,在复位阶段p1,第一重置信号端子em1和第二重置信号端子em2均提供高电平信号,第一开关晶体管stft1和第二开关晶体管stft2均导通,使得存储电容cst的第一极板的电压为vdd,存储电容cst的第二极板为低电平的初始信号电压;栅极信号端子gate和发光信号端子em提供低电平信号,第三开关晶体管stft3、第四开关晶体管stft4、第五开关晶体管stft5、第六开关晶体管stft6均处在关断状态。在补偿阶段p2:第一重置信号端子em1和发光信号端子em提供低电平信号,第一开关晶体管stft1、第四开关晶体管stft4和第六开关晶体管stft6关断;第二重置信号端子em2和栅极信号端子gate提供高电平信号,第二开关晶体管stft2、第三开关晶体管stft3和第五开关晶体管stft5导通,使得高电平的初始信号电压通过第二开关晶体管stft2向存储电容cst的第二极板充电;数据电压通过第三开关晶体管stft3和第五开关晶体管stft5写入存储电容cst的第一极板。在发光阶段p3:第一重置信号端子em1、第二重置信号端子em2和栅极信号端子gate均提供低电平信号,第一开关晶体管stft1、第二开关晶体管stft2、第三开关晶体管stft3和第五开关晶体管stft5均关断;发光信号端子em提供高电平信号,第四开关晶体管stft4和第六开关晶体管stft6导通。同时,在存储电容cst的作用下驱动晶体管dtft导通,使得电源信号通过第四开关晶体管stft4、驱动晶体管dtft和第六开关晶体管stft6后驱动发光器件el发光。

在另一种示例中,如图9所示,上述第一开关晶体管stft1、第三开关晶体管stft3、第四开关晶体管stft4、第五开关晶体管stft5、第六开关晶体管stft6、驱动晶体管dtft均为nmos晶体管。上述第二开关晶体管stft2为pmos晶体管。

如图11所示,在复位阶段p1,第一重置信号端子em1提供高电平信号,第一开关晶体管stft1导通,使得存储电容cst的第一极板的电压为vdd。发光信号端子em提供低电平信号,第二开关晶体管stft2导通,第四开关晶体管stft4和第六开关晶体管stft6关断,此时,存储电容cst的第二极板为低电平的初始信号电压。栅极信号端子gate提供低电平信号,第三开关晶体管stft3和第五开关晶体管stft5均处在关断状态。在补偿阶段p2:第一重置信号端子em1和发光信号端子em提供低电平信号,第一开关晶体管stft1、第四开关晶体管stft4和第六开关晶体管stft6关断,第二开关晶体管stft2导通,此时,高电平的初始信号电压通过第二开关晶体管stft2向存储电容cst的第二极板充电;栅极信号端子gate提供高电平信号,第三开关晶体管stft3和第五开关晶体管stft5导通,使得数据电压通过第三开关晶体管stft3和第五开关晶体管stft5写入存储电容cst的第一极板。在发光阶段p3:第一重置信号端子em1和栅极信号端子gate均提供低电平信号,第一开关晶体管stft1、第三开关晶体管stft3和第五开关晶体管stft5均关断;发光信号端子em提供高电平信号,第二开关晶体管stft2关断,第四开关晶体管stft4和第六开关晶体管stft6导通。同时,在存储电容cst的作用下驱动晶体管dtft导通,使得电源信号通过第四开关晶体管stft4、驱动晶体管dtft和第六开关晶体管stft6后驱动发光器件el发光。

如图8~图12所示,本发明实施例还提供了一种像素补偿方法,应用上述实施例描述的像素补偿电路。该像素补偿方法包括复位阶段p1、补偿阶段p2和发光阶段p3。

步骤s100:在复位阶段p1,第一复位子电路310用于在复位阶段p1利用电源信号对驱动晶体管dtft的控制极和存储电容cst的第一极板进行复位,第二复位子电路320利用初始信号对存储电容cst的第二极板和发光器进行复位;

步骤s200:在补偿阶段p2,第二复位子电路320利用初始信号向存储电容cst的第二极板充电,数据写入子电路330将数据信号电压通过驱动晶体管dtft和开关子电路340写入存储电容cst的第一极板;

步骤s300:在发光阶段,存储电容cst控制驱动晶体管dtft处在导通状态,开关子电路340控制驱动晶体管dtft与发光器件el电连接,开关子电路340截断驱动晶体管dtft的信号输出端与存储电容cst的第一极板和驱动晶体管dtft的控制极电连接,发光驱动子电路350利用电源信号驱动发光器件el发光。

与现有技术相比,本发明实施例提供的像素补偿方法的有益效果与上述像素补偿电路的有益效果相同,在此不做赘述。

在一些实施例中,如图7和表1所示,在复位阶段p1,上述存储电容cst的第一极板和驱动晶体管dtft的控制极具有的电压均为vdd,上述存储电容cst的第二极板和发光器件el具有的电压均为vinit,vdd为电源信号电压,vinit为初始信号电压。在补偿阶段p2,上述驱动晶体管dtft的信号输入端具有的电压为vdata,上述驱动晶体管dtft的信号输出端、驱动晶体管dtft的控制极和存储电容cst的第一极板具有的电压均为vdata+vth,存储电容cst的第二极板和所述发光器件el具有的电压均为vinit;vdata为数据信号电压,vth为驱动晶体管dtft的阈值电压。在发光阶段p3,上述驱动晶体管dtft的控制极和存储电容cst的第一极板具有的电压均为vdata+vth+(voled-vinit),驱动晶体管dtft的信号输入端的电压为vdd,驱动晶体管dtft的信号输出端、存储电容cst的第二极板和发光器件el具有的电压均为voled,voled为发光器件el的工作电压。

在一些实施例中,如图8~图11和图13所示,图7所示的开关子电路340包括在第五开关晶体管stft5和第六开关晶体管stft6时,上述数据写入子电路330将数据信号电压通过驱动晶体管dtft和开关子电路340写入存储电容cst的第一极板包括:

步骤s210:控制第五开关晶体管stft5处在导通状态,控制第六开关晶体管stft6关断。

步骤s220:数据写入子电路330将数据信号电压传输至驱动晶体管dtft。

步骤s230:在驱动晶体管dtft的控制极处在复位状态时,驱动晶体管dtft的信号输出端的电压、驱动晶体管dtft的控制极和存储电容cst的第一极板具有的电压均转变为vdata+vth。

本发明实施例还提供了一种显示驱动装置。该显示驱动装置包括至少一种上述像素补偿电路。

与现有技术相比,本发明实施例提供的显示驱动装置的有益效果与上述像素补偿电路的有益效果相同,在此不做赘述。

本发明实施例还提供了一种显示设备。该显示设备包括上述显示驱动装置。

与现有技术相比,本发明实施例提供的显示设备的有益效果与上述像素补偿电路的有益效果相同,在此不做赘述。

其中,上述实施例提供的显示设备可以为手机、平板电脑、电视机、显示器、笔记本电脑、数码相框或导航仪等任何具有显示功能的产品或部件。

在上述实施方式的描述中,具体特征、结构、材料或者特点可以在任何的一个或多个实施例或示例中以合适的方式结合。

以上所述,仅为本发明的具体实施方式,但本发明的保护范围并不局限于此,任何熟悉本技术领域的技术人员在本发明揭露的技术范围内,可轻易想到变化或替换,都应涵盖在本发明的保护范围之内。因此,本发明的保护范围应以所述权利要求的保护范围为准。

当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1