移位寄存器、显示面板和显示装置的制作方法

文档序号:21938366发布日期:2020-08-21 15:13阅读:来源:国知局

技术特征:

1.一种移位寄存器,其特征在于,包括:多个级联的移位寄存单元;

每一所述移位寄存单元包括移位模块和至少两个使能模块;

级联的各所述移位寄存单元中的每一级移位寄存单元的移位模块接收并锁存上一级移位寄存单元中的移位模块输出的移位信号;

同一所述移位寄存单元的各所述使能模块均与该所述移位寄存单元的移位模块电连接;各所述使能模块用于根据所述移位信号产生栅极驱动信号。

2.根据权利要求1所述的移位寄存器,其特征在于,每一所述移位寄存单元还包括:第一时钟信号输入端;

所述第一时钟信号输入端用于接收第一时钟控制信号;

所述移位寄存单元的各所述使能模块均与该所述移位寄存单元的第一时钟信号输入端电连接;

其中,同一所述移位寄存单元的各所述使能模块产生的栅极驱动信号相同。

3.根据权利要求1所述的移位寄存器,其特征在于,每一所述移位寄存单元还包括:至少两个第一时钟信号输入端;

各所述第一时钟信号输入端接收的第一时钟控制信号不同;

同一所述移位寄存单元的各所述使能模块与该所述移位寄存单元的各所述第一时钟信号输入端一一对应电连接;

其中,同一所述移位寄存单元的各所述使能模块根据各所述第一时钟信号输入端接收的第一时钟控制信号依次产生栅极驱动信号。

4.根据权利要求2或3所述的移位寄存器,其特征在于,每一所述移位寄存单元还包括:第一电平信号输入端、第二电平信号输入端、使能信号输入端以及与至少两个所述使能模块一一对应电连接的驱动信号输出端;

所述第一电平信号输入端用于接收第一电平信号;所述第二电平信号输入端用于接收第二电平信号;所述使能信号输入端用于接收使能信号;所述驱动信号输出端用于输出所述栅极驱动信号;

每个所述使能模块包括第一晶体管、第二晶体管、第三晶体管、第四晶体管、第五晶体管和第六晶体管;

所述第一晶体管的栅极与所述使能信号输入端电连接,所述第一晶体管的第一电极与所述第一电平信号输入端电连接,所述第一晶体管的第二电极与所述第二晶体管的第一电极和所述第三晶体管的第一电极电连接;

所述第二晶体管的栅极与所述移位模块电连接,所述第三晶体管的栅极与所述第一时钟信号输入端电连接;所述第二晶体管的第二电极和所述第三晶体管的第二电极均与所述驱动信号输出端电连接;

所述第五晶体管的栅极与所述移位模块电连接,所述第五晶体管的第一电极与所述第二电平信号输入端电连接,所述第五晶体管的第二电极与所述第四晶体管的第一电极电连接,所述第四晶体管的第二电极与所述驱动信号输出端电连接,所述第四晶体管的栅极与所述第一时钟信号输入端电连接;

所述第六晶体管的栅极与所述使能信号输入端电连接,所述第六晶体管的第一电极与所述第二电平信号输入端电连接,所述第六晶体管的第二电极与所述驱动信号输出端电连接;

其中,所述第三晶体管与所述第四晶体管的沟道类型不同,所述第一晶体管与所述第六晶体管的沟道类型不同,所述第二晶体管与所述第五晶体管的沟道类型不同。

5.根据权利要求1所述的移位寄存器,其特征在于,每一所述移位寄存单元还包括与至少两个所述使能模块一一对应电连接的至少两个缓冲器、以及与至少两个所述缓冲器一一对应电连接的驱动信号输出端;

所述缓冲器用于增加所述使能模块产生的所述栅极驱动信号的驱动能力,并通过所述驱动信号输出端输出。

6.根据权利要求1所述的移位寄存器,其特征在于,每一所述移位寄存单元还包括输入模块;

所述移位寄存单元的输入模块分别与该所述移位寄存单元上一级的移位寄存单元的移位模块、该所述移位寄存单元下一级的移位寄存单元的移位模块以及该所述移位寄存单元的移位模块电连接;所述移位寄存单元的所述输入模块用于将上一级的移位寄存单元的移位模块输出的移位信号输入至该所述移位寄存单元的移位模块,或者用于将下一级的移位寄存单元的移位模块输出的移位信号输入至该所述移位寄存单元的移位模块。

7.一种显示面板,其特征在于,包括:多个像素、多个扫描线组以及权利要求1~6任一项所述的移位寄存器;

每一所述扫描线组包括至少两条扫描信号线;同一所述扫描线组的各所述扫描信号线与所述移位寄存器中移位寄存单元的各使能模块电连接,且每一所述使能模块至少与一条所述扫描线电连接;

多个所述像素阵列排布;一行所述像素包括至少两个像素组,每一所述像素组包括至少一个像素;

同一行的各所述像素组的像素分别与同一所述扫描线组的各扫描信号线电连接,且位于同一行且属于同一像素组的像素与同一条所述扫描信号线电连接;所述使能模块产生的栅极驱动信号通过所述扫描信号线提供至所述像素。

8.根据权利要求7所述的显示面板,其特征在于,还包括:多条数据信号线;

同一列的所述像素共用同一条数据信号线,且位于同一行的各像素分别与不同的数据信号线电连接;或者,

同一列相邻的两个像素分别与相邻的两条数据信号线电连接,且位于同一行各像素分别与不同的数据信号线电连接。

9.根据权利要求7所述的显示面板,其特征在于,同一所述移位寄存单元的各所述使能模块与同一所述扫描线组的各所述扫描信号线一一对应电连接。

10.根据权利要求9所述的显示面板,其特征在于,同一所述移位寄存单元的各所述使能模块依次产生栅极驱动信号;

所述显示面板还包括数据信号线;同一列所述像素与同一条所述数据信号线电连接;同一行像素中,与不同扫描信号线电连接且相邻的两个像素共用数据信号线。

11.根据权利要求7所述的显示面板,其特征在于,每一所述扫描线组包括至少三条扫描信号线;

每个所述移位寄存单元的至少两个使能模块中至少一个所述使能模块与至少两条所述扫描信号线电连接。

12.根据权利要求7所述的显示面板,其特征在于,所述至少两个像素组包括第一像素组和第二像素组;

所述第一像素组的像素位于奇数列,所述第二像素组的像素位于偶数列;或者,所述第一像素组的像素位于偶数列,所述第二像素组的像素位于奇数列;

所述扫描线组包括第一扫描信号线和第二扫描信号线;位于同一行且属于所述第一像素组的像素均与所述第一扫描信号线电连接,位于同一行且属于第二像素组的像素均与所述第二扫描信号线电连接。

13.根据权利要求7所述的显示面板,其特征在于,所述显示面板包括显示区;所述显示区包括至少两个子显示区;各所述子显示区沿行方向依次排列;

其中,同一所述像素组的像素位于同一所述子显示区,且不同像素组的像素位于不同的子显示区。

14.根据权利要求13所述的显示面板,其特征在于,所述显示区包括n个所述子显示区;其中,n≥4,且n为整数;

所述移位寄存器包括第一移位寄存器和第二移位寄存器;所述第一移位寄存器位于所述显示区的第一侧,所述第二移位寄存器位于所述显示区的第二侧;所述第一侧与所述第二侧相对,且所述第一侧指向所述第二侧的方向为所述像素的行方向;

靠近所述第一侧的p个所述子显示区为第一子显示区,靠近所述第二侧的q个所述子显示区为第二子显示区;与位于所述第一子显示区的像素电连接的各扫描信号线均为第一扫描信号线,与位于所述第二子显示区的像素电连接的各扫描信号线均为第二扫描信号线;其中,p+q=n,p≥2,q≥2,且p和q均为正整数;

所述第一移位寄存器的多个级联的所述移位寄存单元均为第一移位寄存单元;所述第二移位寄存器的多个级联的所述移位寄存单元均为第二移位寄存单元;所述第一移位寄存单元的各所述使能模块分别与各所述第一扫描信号线电连接;所述第二移位寄存单元的各所述使能模块分别与各所述第二扫描信号线电连接。

15.根据权利要求13所述的显示面板,其特征在于,所述显示区包括n个所述子显示区;其中,n≥3,且n为整数,

所述移位寄存器包括第一移位寄存器和第二移位寄存器;所述第一移位寄存器位于所述显示区的第一侧,所述第二移位寄存器位于所述显示区的第二侧;所述第一侧与所述第二侧相对,且所述第一侧指向所述第二侧的方向为所述像素的行方向;

靠近所述第一侧的p个所述子显示区为第一子显示区,靠近所述第二侧的q个所述子显示区为第二子显示区;位于所述第一子显示区和所述第二子显示区之间的m个子显示区为第三子显示区;其中,p+q+m=n,p、q和m均为正整数;

与位于所述第一子显示区的像素电连接的各扫描信号线均为第一扫描信号线;与位于所述第二子显示区的像素电连接的各扫描信号线均为第二扫描信号线;与位于所述第三子显示区的像素电连接的各扫描信号线均为第三扫描信号线;

所述第一移位寄存器的多个级联的所述移位寄存单元均为第一移位寄存单元;所述第二移位寄存器的多个级联的所述移位寄存单元均为第二移位寄存单元;所述第一移位寄存单元的各所述使能模块分别与各所述第一扫描信号线和所述第三扫描信号线电连接;所述第二移位寄存单元的各所述使能模块分别与各所述第二扫描信号线和各所述第三扫描信号线电连接。

16.根据权利要求7所述的显示面板,其特征在于,还包括显示区;多个阵列排布的所述像素位于所述显示区;

所述移位寄存器包括第一移位寄存器和第二移位寄存器;所述第一移位寄存器和所述第二移位寄存器位于所述显示区相对的两侧;

与奇数行的所述像素电连接的扫描线组为第一扫描线组,与偶数行的所述像素电连接的扫描线组为第二扫描线组;

所述第一移位寄存器的各级移位寄存单元的各所述使能模块与各所述第一扫描线组的各扫描信号线电连接;所述第二移位寄存器的各级移位寄存单元的各所述使能模块与各所述第二扫描线组的各扫描信号线电连接。

17.一种显示装置,其特征在于,包括权利要求7~16任一项所述的显示面板。


技术总结
本发明实施例公开了一种移位寄存器、显示面板和显示装置,该移位寄存器包括多个级联的移位寄存单元;每一移位寄存单元包括移位模块和至少两个使能模块;级联的各移位寄存单元中的每一级移位寄存单元的移位模块接收并锁存上一级移位寄存单元中的移位模块输出的移位信号;同一移位寄存单元的各使能模块均与该移位寄存单元的移位模块电连接;各使能模块能够根据移位信号产生栅极驱动信号。

技术研发人员:吴浩;吴昊;沈柏平
受保护的技术使用者:厦门天马微电子有限公司
技术研发日:2020.05.29
技术公布日:2020.08.21
当前第2页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1