影像显示设备的制作方法

文档序号:30087394发布日期:2022-05-18 06:19阅读:57来源:国知局
影像显示设备的制作方法

1.本公开涉及影像显示设备(image display device),尤其涉及可支持传统显示接口的多屏幕和/或多重串流传输的影像显示设备。


背景技术:

2.随着技术发展,显示接口的规格和/或种类也越来越多,以支持更高速的数据传输率以及显示应用。在现有的信号接口中,为了支持多重串流传输(multi-stream transport,mst)或是菊链(daisy chain),多个屏幕均需要具备有特定的信号接口。若现有的旧型屏幕不具备该特定的信号接口,就无法支持mst或是菊链的应用。如此一来,必须舍弃这些旧有屏幕并增购具备该特定信号接口的多台新屏幕,进而造成不必要的电子垃圾与额外成本支出。


技术实现要素:

3.在一些实施例中,影像显示设备包含比例缩放器电路系统以及转译器电路系统。比例缩放器电路系统用以对视频数据执行影像处理以产生第一信号。转译器电路系统包含复数个输出端口。转译器电路系统用以转换第一信号为至少一个第二信号,并经由这些输出端口中的至少一者输出至少一个第二信号,这些输出端口分别对应于复数个显示接口,且这些显示接口彼此不同。
4.在一些实施例中,影像显示设备包含比例缩放器电路系统、转译器电路系统以及连接端口控制器电路系统。比例缩放器电路系统用以对视频数据执行影像处理以产生第一信号。转译器电路系统用以转换第一信号为至少一个第二信号。连接端口控制器电路系统用以转换至少一个第二信号为第三信号,并经由c型通用串行总线接口输出第三信号,以支持多重串流传输。
5.有关本公开的特征、实现与功效,将配合附图并结合实施例详细说明如下。
附图说明
6.图1为根据本公开的一些实施例绘制一种影像显示设备的示意图;
7.图2为根据本公开的一些实施例绘制图1中的比例缩放器电路系统的示意图;
8.图3为根据本公开的一些实施例绘制图1中的转译器电路系统的示意图;
9.图4为根据本公开的一些实施例绘制一种影像显示设备的示意图;以及
10.图5为根据本公开的一些实施例绘制图4中的连接端口控制器电路系统的示意图。
具体实施方式
11.本文所使用的所有词汇具有其通常的含义。上述词汇在普遍常用字典中的定义,在本公开的内容中包含任一于此讨论的词汇的使用示例仅为示例,不应限制到本公开的范围与意涵。同样地,本公开亦不仅以于此说明书所示出的各种实施例为限。
12.关于本文中所使用之“耦合”或“连接”,均可指二个或多个元件相互直接作物理或电性接触,或是相互间接作物理或电性接触,亦可指二个或多个元件相互操作或动作。如本文所用,用语“电路系统”(circuitry)可为由至少一个电路(circuit)所形成的单一系统,且用语“电路”可为由至少一个晶体管和/或至少一个主被动元件按一定方式连接以处理信号的装置。
13.如本文所用,用语“和/或”包含了列出的关联项目中的一项或多项的任何组合。在本文中,使用第一、第二与第三等等的词汇,是用于描述并辨别各个元件。因此,在本文中的第一元件也可被称为第二元件,而不脱离本公开的本意。为易于理解,在各附图中的类似元件将被指定为相同标号。
14.图1为根据本公开的一些实施例绘制一种影像显示设备100的示意图。在一些实施例中,影像显示设备100可为(但不限于)计算机屏幕、电视机、可携式屏幕等等。在一些实施例中,影像显示设备100包含比例缩放器(scaler)电路系统110以及转译器(translator)电路系统120。在一些实施例中,比例缩放器电路系统110与转译器电路系统120中的每一者为一芯片。在一些实施例中,比例缩放器电路系统110与转译器电路系统120可组合为单一芯片。
15.在此例中,比例缩放器电路系统110包含多个输入端口pi1~pi3,其分别对应于不同信号接口。例如,输入端口pi1为视频图形阵列(video graphic array,vga)接口,输入端口pi2为高画质多媒体接口(high definition multimedia interface,hdmi),且输入端口pi3为displayport接口(标示为dp)。比例缩放器电路系统110可经由多个输入端口pi1~pi3中的一者(例如为,但不限于,输入端口pi3)从一信号源(未示出)接收视频数据sv,并对视频数据sv执行影像处理以产生信号s1。在一些实施例中,前述的信号源可为(但不限于)计算机主机、影音播放器、智能型手机等等。
16.上述关于输入端口pi1~pi3的数目以及多个信号接口的种类用于示例,且本公开并不以此为限。在一些实施例中,比例缩放器电路系统110可包含一个或多个输入端口。在另一些实施例中,比例缩放器电路系统110至少包含输入端口pi3。
17.在一些实施例中,影像显示设备100还包含面板130,其可根据与信号s1相关的信号s1'显示对应的画面。在一些实施例中,信号s1包含给影像显示设备100播放的视频(和/或音频)数据、以及给其他装置(例如为多个屏幕100a~100d)播放的视频(和/或音频)数据。在一些实施例中,屏幕100a经由vga接口耦合至连接端口po1,屏幕100b经由hdmi耦合至连接端口po2,屏幕100c经由displayport接口(标示为dp)耦合至连接端口po3,且屏幕100d经由displayport接口(标示为dp)耦合至连接端口po4。在一些实施例中,信号s1'可为一部分的信号s1,或是与信号s1相同。面板130可基于信号s1'显示对应的画面。在一些实施例中,面板130可以是(但不限于)背光型面板或是使用发光二极管的面板。例如,背光型面板可包含(但不限于)扭转式向列型(twisted nematic)面板、超扭转式向列型(super twisted nematic)、薄膜式晶体管型(thin film transistor)等等。使用发光二极管操作的面板为由发光元件组成矩阵进行显示的装置。例如,使用发光二极管操作的面板可包含(但不限于)微发光二极管(micro led)面板、次毫米发光二极管(mini led)面板、有机发光二极管(oled)面板等等。
18.转译器电路系统120经由displayport接口耦合至比例缩放器电路系统110。如此,
比例缩放器电路系统110可经由displayport接口传输信号s1至转译器电路系统120。转译器电路系统120可转换信号s1为多个信号s2。在一些实施例中,转译器电路系统120包含多个输出端口po1~po4,其分别对应于不同的显示接口。举例而言,输出端口po1为vga接口,输出端口po2为hdmi,输出端口po3为displayport接口(标示为dp),且输出端口po4为支持多重串流传输(multi-stream transport,mst)的displayport接口(标示为dp(mst))。换言之,经输出端口po4输出的信号s2可支持mst。转译器电路系统120可经由多个输出端口po1~po4分别输出具有不同格式的多个信号s2,以驱动具有不同接口(即vga接口、hdmi、displayport接口)的多个屏幕100a~100d来显示对应的画面。如此一来,影像显示设备100可与具有不同接口的多个屏幕100a~100d进行串接,并显示彼此独立(和/或部分相关)的多个画面。在一些实施例中,影像显示设备100可经由支持mst的输出端口po4与屏幕100d串接至一或多台屏幕,以组成菊链(daisy chain)拓朴。在一些实施例中,影像显示设备100、具有不同接口的多个屏幕100a~100d和/或经屏幕100d串接的至少一个屏幕可形成一电视墙。
19.上述关于多个输出端口po1~po4的数目以及多个信号接口的种类用于示例,且本公开并不以此为限。在一些实施例中,转译器电路系统120可包含多个输出端口po1~po4中的至少一者。在一些实施例中,根据实际应用需求,转译器电路系统120所包含的输出端口的个数可相应地被调整。
20.在一些相关的技术中,为了支持mst,影像显示设备的信号接口需要支持displayport 1.2以上的版本。然而,现有的影像显示设备大多不具备displayport接口、或displayport接口所支持的版本过旧,而无法支持mst。为了达到多屏幕的使用,需要舍弃这些现有的影像显示设备并购入支持mst的新屏幕。如此,将造成不必要的电子垃圾与额外成本支出。相较于目前的技术,在本公开的一些实施例中,借由转译器电路系统120,影像显示设备100可支持多种显示接口,以与现有的屏幕进行串接。同时,影像显示设备100亦具备有支持mst的连接端口po4,以与具有后续版本的displayport接口的屏幕进行串接。
21.图2为根据本公开的一些实施例绘制图1中的比例缩放器电路系统110的示意图。在此例中,比例缩放器电路系统110包含帧速率(frame rate)转换电路210、图像调整电路220与发射器电路230。帧速率转换电路210经由图1的多个输入端口po1~po3中的一者接收视频数据sv,并对视频数据sv执行帧速率转换操作以产生信号s11。举例而言,帧速率转换电路210将视频数据sv中的多个帧数据依序写入至一存储器(未示出),并在所需时序依序自该存储器读出这些帧数据并输出为信号s11。图像调整电路220用以对信号s21的图像执行色彩处理和/或尺寸缩放等操作,以产生信号s12。发射器电路230为支持displayport接口的数据传输电路。发射器电路230可用将信号s12输出为信号s1。在一些实施例中,帧速率转换电路210与图像调整电路220中的每一者可由一数字信号处理电路实现。在一些实施例中,帧速率转换电路210与图像调整电路220可组合为一影像处理电路。
22.上述关于比例缩放器电路系统110的设置方式用于示例,且本公开并不以此为限。例如,在其他实施例中,图像调整电路220可根据视频数据sv产生信号s11,且帧速率转换电路210可根据信号s11产生信号s12。在一些实施例中,比例缩放器电路系统110还包含过驱动(over drive)电路(未示出),其用以对信号s12(或信号s1)执行影像补偿操作,以避免所呈现的画面出现动态模糊(motion blur)。
23.图3为根据本公开的一些实施例绘制图1中的转译器电路系统120的示意图。在一些实施例中,转译器电路系统120包含接收器电路310、数字模拟转换器电路320、编解码器电路330、存储器电路340与切换电路350。
24.接收器电路310为支持displayport接口的数据接收器电路。接收器电路310耦合至图2的发射器电路230以接收信号s1。在一些实施例中,接收器电路310可将信号s1中的影像数据传输至数字模拟转换器电路320,且数字模拟转换器电路320可转换信号s1中的影像数据为多个信号s21中的一者(其用以经由输出端口po1输出)。存储器电路340存储有对应于多个显示接口(例如,为hdmi、displayport接口以及支持mst的displayport接口)的规格要求(例如,为一对应显示接口的设定参数)。编解码器电路330耦合至存储器电路340以及接收器电路310。编解码器电路330可基于存储器电路340所存储的规格要求对信号s1进行对应的编解码操作,以转换信号s1为符合对应接口的规格要求的多个信号s21中的剩余者。切换电路350用以经由图1的多个输出端口po1~po4将多个信号s21输出为多个信号s2。
25.在一些实施例中,编解码器电路330可由多个数字逻辑电路实现。在一些实施例中,编解码器电路330可由数字信号处理电路实现。在一些实施例中,切换电路350可由多个开关电路实现,其可用以设定多个信号s21的输出路径。上述关于转译器电路系统120的设置方式用于示例,且本公开并不以此为限。
26.图4为根据本公开的一些实施例绘制一种影像显示设备400的示意图。相较于图1的影像显示设备100,影像显示设备400还包含连接端口控制器(port controller)电路410。连接端口控制器电路系统410包含输出端口po5。在一些实施例中,输出端口po5可为一通用串行总线(universal serial bus,usb)接口。例如,输出端口po5可为支持mst的c型usb接口。在此例中,转译器电路系统120经由displayport接口传输至少一个信号s2至连接端口控制器电路系统410。连接端口控制器电路系统410可转换信号s2为符合c型usb标准的信号s3,并经由输出端口po5输出信号s3至一屏幕(未示出),以驱动此屏幕显示对应的画面。换言之,相较于影像显示设备100,影像显示设备400还包含由c型usb接口实施的输出端口po5,以支持不同类型的屏幕。
27.图5为根据本公开的一些实施例绘制图4中的连接端口控制器电路系统410的示意图。在此例中,连接端口控制器电路系统410包含缓冲器电路510、物理层电路520、协议层电路530以及控制逻辑电路540。缓冲器电路510用以经由displayport接口,从图4的转译器电路系统120接收至少一个信号s2。协议层电路530用以确认连接是否出现错误(例如:监测物理层电路520的响应、监测连接消息、确认是否重置等等)。物理层电路520用以转换至少一个信号s2为信号s3,并经由输出端口po5输出信号s3。举例而言,物理层电路520可包含(但不限于)接收器电路(未示出)、并行串行转换电路(未示出)与发射器电路(未示出)。接收器电路可用以接收至少一个信号s2,并行串行转换电路可转换至少一个信号s2为信号s3,且发射器电路可传输信号s3至输出端口po5。控制逻辑电路540用以检测输出端口po5中的配置信道引脚,并回报检测到的信息至协议层电路530。
28.上述关于连接端口控制器电路系统410中多个电路的详细电路设定可参考usb type-c的说明书,于此不再赘述。上述关于连接端口控制器电路系统410的实施方式用于示例,且本公开并不以此为限。
29.应当理解,图1的影像显示设备100与图4的影像显示设备400的设置方式可以依据
实际应用调整。因此,在一些实施例中,影像显示设备100(或影像显示设备400)可以具有vga接口、hdmi接口或displayport接口中的至少一者、与支持mst的displayport接口或c型usb的多种输出端口中的至少一者。
30.综上所述,借由本公开的一些实施例中的影像显示设备,可利用不支持mst的旧有屏幕来完成多屏幕或电视墙的相关应用。如此一来,可不用丢弃这些旧有屏幕以减少电子垃圾,并降低购买新屏幕的成本。
31.虽然本公开的实施例如上所述,然而这些实施例并非用来限定本公开,本领域技术人员可依据本公开所明示或隐含的内容对本公开的技术特征施以变化,凡此种种变化均可能属于本公开所寻求的专利保护范畴,换言之,本公开的专利保护范围须视本说明书的权利要求书所界定者为准。
32.【符号说明】
33.100,400:影像显示设备
34.110:比例缩放器电路系统
35.120:转译器电路系统
36.130:面板
37.100a~100d:屏幕
38.210:帧速率转换电路
39.220:图像调整电路
40.230:发射器电路
41.310:接收器电路
42.320:数字模拟转换器电路
43.330:编解码器电路
44.340:存储器电路
45.350:切换电路
46.410:连接端口控制器电路系统
47.510:缓冲器电路
48.520:物理层电路
49.530:协议层电路
50.540:控制逻辑电路
51.pi1~pi3:输入端口
52.po1~po5:输出端口
53.s1,s1',s11,s12,s2,s21,s3:信号
54.sv:视频数据
当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1