用于液晶显示装置的goa电路的制作方法
【专利说明】
【技术领域】
[0001 ] 本发明涉及液晶显示技术领域,特别是涉及一种基于LTPS (Low-τemperaturePoly-Si)的 PMOS (P-channel Metal Oxide Semiconductor)用于液晶显不装置的GOA (GateDriver On Array,阵列基板行扫描驱动)电路。
【【背景技术】】
[0002]G0A,就是利用现有薄膜晶体管液晶显示器数组(Array)制程将栅极(Gate)行扫描驱动信号电路制作在数组基板上,实现对栅极逐行扫描的驱动方式的一项技术。
[0003]随着低温多晶硅半导体(LTPS)薄膜晶体管(TFT)的发展,而且由于LTPS半导体本身超高载流子迀移率的特性,相应的面板周边集成电路,也就是GOA便成为大家关注的焦点,并且很多人投入到系统整合面板(System on Panel, SOP)的相关技术研宄,并逐步成为现实,由于LTPS可以用离子布置技术调节TFT类型,可以选择NMOS,PMOS和CMOS的电路,但是CMOS和NMOS在光罩成本上较PMOS会大幅的提升,而且CMOS的电路结构过于复杂,很难做到超窄边框的设计,当针对小尺寸的显示装置时,这个显得尤为重要,PMOS电路在成本上及电路结构上的优势,使其逐渐成为主流。再者,电路的信号使用和功耗考虑是GOA电路的重要考虑部分,所以在设计LTPS电路时必须要考虑到此类问题,并且考虑到小尺寸产品的扫描特性,正反向扫描和正反向控制比较重要的前提下,一种基于LTPS的PMOS的GOA电路对于解决上述问题是有相当帮助的。
【
【发明内容】
】
[0004]本发明的目的在于提供一种基于LTPS的PMOS的用于液晶显示装置GOA电路。
[0005]为实现上述目的,本发明提供一种用于液晶显示装置的GOA电路,所述液晶显示设备包括多条扫描线,所述GOA电路包含级联的多个GOA单元。第N级GOA单元控制对第N级扫描线充电。该第N级GOA单元包括正反向扫描控制电路、上拉电路、自举电容电路、上拉控制电路及下拉维持电路。
[0006]下拉维持电路连接所述第N级扫描线。自举电容电路连接所述下拉维持电路。上拉控制电路连接所述自举电容电路。正反向扫描控制电路连接所述上拉控制电路。上拉电路连接所述自举电容电路。
[0007]所述上拉电路、所述自举电容电路、所述上拉控制电路及所述下拉维持电路共同连接构成一栅极信号点。
[0008]所述所述上拉电路、所述自举电容电路及所述下拉维持电路分别与所述第N级扫描线连接。
[0009]所述正反向扫描控制电路分别与第N-1级扫描线以及第N+1级扫描线连接。
[0010]所述下拉维持电路包括:
[0011]第一晶体管,其控制端连接其输入端及接收所述第一时钟信号,其输出端连接第一电路点。
[0012]第二晶体管,其控制端接收第二时钟信号,其输入端连接高恒压源,其输出端连接所述第一电路点。
[0013]第三晶体管,其控制端连接所述第一电路点,其输入端连接所述高恒压源,其输出端连接所述第N级扫描线。
[0014]第四晶体管,其控制端接收所述第一时钟信号,其输入端连接所述栅极信号点,其输出端连接所述第N级扫描线。
[0015]第一电容,其两端连接所述高恒压源及所述第一电路点。
[0016]在一实施例中,所述正反向扫描控制电路包括:
[0017]第五晶体管,其控制端接收所述下传控制信号,其输入端连接所述第N-1级扫描线,其输出端连接所述上拉控制电路。
[0018]第六晶体管,其控制端接收所述上传控制信号,其输入端连接所述第N+1级扫描线,其输出端连接所述第五晶体管的输出端以及所述上拉控制电路。
[0019]在一实施例中,所述上拉电路包括:
[0020]第七晶体管,其控制端连接所述栅极信号点,其输入端接收所述第二时钟信号,其输出端连接所述第N级扫描线。
[0021]在一实施例中,所述自举电容电路包括:
[0022]第二电容,其两端连接所述栅极信号点以及所述第N级扫描线。
[0023]在一实施例中,所述上拉控制电路包括:
[0024]第八晶体管,其控制端接收所述第二时钟信号及连接所述第一晶体管的控制端,其输入端连接所述第五晶体管的输出端以及所述第六晶体管的输出端,其输出端连接所述栅极信号点。
[0025]在一实施例中,所述第一时钟信号与所述第二时钟信号互为反向信号。
[0026]在一实施例中,所述第一至第八晶体管是PMOS晶体管。
[0027]通过本发明的上述技术方案,产生的有益技术效果在于:
[0028]1.基于LTPS的PMOS GOA电路设计。
[0029]2.具备正反向扫描和正反向控制的功能,能够保证显示装置的各种驱动形式,保证电路长时间操作的稳定性。
[0030]3.通过所述第一时钟信号和所述第一电容、所述第二电容搭配,实现所述第N级扫描线的高电位维持、所述栅极信号点的下拉与上拉的维持功能。通过所述第二时钟信号和所述第一电容、所述第二电容的完美配合,实现所述栅极信号点和所述第N级扫描线的下拉功能。通过这样完美的组合,减少了电路中信号线的使用和晶体管的数量。
[0031]4.使用所述第四晶体管连接所述栅极信号点与所述第N级扫描线,利用所述第一时钟信号信号进行控制,提高了所述栅极信号点的稳定性,增加了信号的驱动能力。
【【附图说明】】
[0032]图1为本发明中的GOA的电路示意图。
[0033]图2为图1中的GOA电路在实际操作时关键节点的波形示意图。
【【具体实施方式】】
[0034]以下各实施例的说明是参考附加的图式,用以例示本发明可用以实施的特定实施例。本发明所提到的方向用语,例如「上」、「下」、「前」、「后」、「左」、「右」、「内」、「外」、「侧面」等,仅是参考附加图式的方向。因此,使用的方向用语是用以说明及理解本发明,而非用以限制本发明。
[0035]图1为本发明中的GOA的电路示意图。所述液晶显示设备包括多个扫描线,所述GOA电路包含级联的多个GOA单元。第N级GOA单元控制对显示区域第N级扫描线充电。该第N级GOA单元包括正反向扫描控制电路(100)、上拉电路(200)、自举电容电路(300)、上拉控制电路(400)及下拉维持电路(500)。
[0036]下拉维持电路(500)连接所述第N级扫描线(G(N))。自举电容电路(300)连接所述下拉维持电路(500)。上拉控制电路(400)连接所述自举电容电路(300)。正反向扫描控制电路(100)连接所述上拉控制电路(400)。上拉电路(200)连接所述自举电容电路
(300)。
[0037]所述上拉电路(200)、所述自举电容电路(300)、所述上拉控制电路(400)及所述下拉维持电路(500)共同连接构成一栅极信号点(Q(N))。所述所述上拉电路(200)、所述自举电容电路(300)及所述下拉维持电路(500)分别与所述第N级扫描线(G(N))连接。所述正反向扫描控制电路(100)分别与第N-1级扫描线(G(N-1))以及第N+1级扫描线(G(N+1))连接。
[0038]所述下拉维持电路(500)包括:
[0039]第一晶体管(T4),其控制端连接其输入端及接收所述第一时钟信号(XCK),其输出端连接第一电路点(P(N))。第二晶体管(T6),其控制端接收所述第二时钟信号(CK),其输入端连接所述高恒压源(VGH),其输出端连接所述第一电路点(P(N))。第三晶体管(T8),其控制端连接所述第一电路点(P (N)),其输入端连接所述高恒压源(VGH),其输出端连接所述第N级扫描线(G(N))。第四晶体管(T5),其控制端接收所述第二时钟信号(CK),其输入端连接所述栅极信号点(Q (N)),