一种消隐电路的制作方法

文档序号:9249884阅读:386来源:国知局
一种消隐电路的制作方法
【技术领域】
[0001]本发明公开了一种消隐电路,尤其涉及一种LED显示屏消隐电路,属于LED显示屏应用电路领域。
【背景技术】
[0002]LED显示屏行业一直普遍存在的一个现象就是拖影、毛毛虫,各大控制器厂家不断的对这种现象进行改进,拖影会出现前拖影和后拖影,所谓前拖影:即LED本身会产生一个节电容问题,自身也会充当一个电容角色,此为前消隐;所谓后拖影:即行管4953双P沟-MOS管,在工作时,有一个5V到OV开到关,降低电压一个过程,会对(第N-1)行的LED有正向压降暗亮拖影情况。
[0003]针对后消隐情况,在设计电路的时候会对(第N-1行)上的4953进行放电处理,即增加消隐电路,目前有以下3种方案:
[0004]I,下拉对地电阻;
[0005]2,肖特基+下拉电阻;
[0006]3,CD4051+肖特基。
[0007]上述三种方案,各有优缺之处:
[0008]方案1,优点:省钱、便利;缺点:对LED进行持续性的下拉,会产生较大尖峰的反压作用;
[0009]方案2,优点能够进行反压钳制在3.3V左右,成本不贵;
[0010]方案3,优点能够周期性的调节放电产生的反压大小;缺点:元件较多,成本增加。
[0011]针对不同的控制器提供的控制信号不同,上述方案很大部分不能够兼容所有控制器控制,做好的PCB板往往只能通过一种控制系统应用,尤其是具备消隐电路的更是如此,有厂家改进了方案,采用每块PCB板上均设置电阻焊盘,需要的时候更改贴片的电阻,这种方案在一定程度上解决了问题,但是,拆卸电阻太麻烦,有焊错的风险,浪费了人力及物力资源,又不能保证正确率。
[0012]申请号为201310591165.6,申请日为2013年11月22日公开的一种消隐电路,如图1所示,包括译码器、一个电容、第一至第三电阻、第一选择开关、第二选择开关;所述译码器包括第一至第三使能端;所述第一选择开关、第二选择开关均包括公共端、第一触点、第二触点;不同的译码器IC使能端对应连接的电平状态不同,通过选择开关选择电平状态,方便了多种IC的应用。不同的系统控制提供的使能信号不同,通过选择开关选择是否采用系统提供的使能信号,使得系统应用的兼容性提高。
[0013]上述专利虽然能够有效的起到消隐电路,但是,显示屏点亮的过程中,容易出现闪烁的现象,影响显示效果。

【发明内容】

[0014]本发明所要解决的技术问题是:提供一种消隐电路,解决了现有技术中消隐电路缺少滤波产生屏闪的问题。
[0015]为解决上述技术问题,本发明的技术方案是:
[0016]一种消隐电路,包括译码器、一个电容、第一至第三电阻、第一选择开关、第二选择开关;所述译码器包括第一至第三使能端、第一至第八输出端,其中第二使能端为低有效使能端;所述第一选择开关、第二选择开关均包括公共端、第一触点、第二触点;所述第一电阻的一端与第一使能端连接,第一电阻的另一端分别与第三电阻的一端、信号地连接;所述第三电阻的另一端与第一选择开关的第一触点连接;所述第一选择开关的第二触点与外部控制信号连接,所述第一选择开关的公共端与第二使能端连接;所述第二电阻的一端与第三使能端连接,所述第二电阻的另一端与第二选择开关的公共端连接;所述第二选择开关的第一触点与电源连接,所述第二选择开关的第二触点与信号地连接;所述电源与信号地之间连接电容,所述译码器的第一至第八输出端均串联一个磁珠,且第一至第八输出端与信号地之间均连接一个滤波电容。
[0017]所述第一至第三电阻的阻值为100欧。
[0018]所述滤波电容的容值小于0.1uFo
[0019]所述滤波电容的容值小于0.0luF。
[0020]所述译码器为74HC138,所述第一选择开关的公共端与第一选择开关的第二触点连接;所述第二选择开关的公共端与第二选择开关的第一触点连接。
[0021]所述译码器为⑶54HC4051,所述第一选择开关的公共端与第一选择开关的第二触点连接;所述第二选择开关的公共端与第二选择开关的第二触点连接。
[0022]所述第一选择开关、第二选择开关均为单刀双掷开关或拨码开关。
[0023]与现有技术相比,本发明的有益效果为:
[0024](I)在输出信号上串联磁珠,同时在输出信号上对地连接一个小电容,既不影响信号的传输,又能够有效滤除信号上的杂波干扰,提高了显示屏的显示效果,运行更稳定。
[0025](2)不同的系统控制提供的使能信号不同,通过选择开关选择是否采用系统提供的使能信号,使得系统应用的兼容性提高。
[0026](3)不需要拆卸电阻,即可完成各状态的切换,节约了人力物力,保证了 LED产品PCB的可靠性。
[0027](4)不同的译码器IC使能端对应连接的电平状态不同,通过选择开关选择电平状态,方便了多种IC的应用。
【附图说明】
[0028]图1为【背景技术】的消隐电路图。
[0029]图2为本发明的消隐电路图。
【具体实施方式】
[0030]下面结合附图和实施例对本发明的技术方案进行详细说明:
[0031]如图2所示,一种消隐电路,包括译码器、一个电容Cl、第一至第三电阻、第一选择开关S1、第二选择开关S2 ;所述译码器包括第一至第三使能端、第一至第八输出端,其中第二使能端为低有效使能端;所述第一选择开关S1、第二选择开关S2均包括公共端、第一触点、第二触点;所述第一电阻Rl的一端与第一使能端连接,第一电阻Rl的另一端分别与第三电阻R4的一端、信号地GND连接;所述第三电阻R4的另一端与第一选择开关SI的第一触点连接;所述第一选择开关SI的第二触点与外部控制信号连接,所述第一选择开关SI的公共端与第二使能端连接;所述第二电阻R2的一端与第三使能端连接,所述第二电阻R2的另一端与第二选择开关S2的公共端连接;所述第二选择开关S2的第一触点与电源VCC连接,所述第二选择开关S2的第二触点与信号地GND连接;所述电源VCC与信号地GND之间连接电容Cl,所述译码器的第一至第八输出端均串
当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1