利特开N0.06- 105262 (专利文献4)披露了检测图像数据的劣化并且在不进行处理的情况下显示劣化前的帧的数据的方法;然而,其具有以下问题:由于需要用于保存帧的数据的帧存储器,因此电路尺寸增大,并发生电流增大等。另外,其具有以下问题:由于同步噪声,同一位置处的驱动停止,因此交流驱动停止,直流成分残留,然后同步噪声消失,在复原到正常驱动的情况下,产生重像、残像等。
[0020]本发明的目的是:在施加与同步信号(HSYNC,VSYNC,DE等)或传输CLK周期同步的外来噪声的情况下,在不增大电路尺寸的情况下抑制由所施加的噪声产生的影响出现在液晶显示器上。
【发明内容】
[0021]根据本发明,通过检测在噪声检测电路30中检测到的噪声与同步信号或传输CLK周期同步,防止扫描线驱动用栅极驱动器IC9的输出使能(V0E)始终处于断开状态。当所检测到的噪声被检测到与同步信号或传输CLK周期同步时,需要解除扫描线驱动用栅极驱动器IC9的输出使能(V0E)的断开状态,因此还需要抑制叠加于图像数据上的噪声出现。根据本发明,使用线存储器而不使用帧存储器来保存与三条线相对应的图像数据。在噪声被检测到时,使用检测到噪声的线的前一条线的数据和检测到噪声的线之后的数据,来补充产生有噪声的线数据,由此能够抑制噪声出现。
[0022]根据本发明,除安装以往的噪声滤波器以外,还安装用于同步检测的滤波器,由此能够应对各种噪声。特别地,通过避免由同步噪声产生的同一位置上的驱动停止,能够使交流驱动继续,以避免重像、残像等显示劣化。另外,通过控制在噪声施加时的图像数据的功能,能减少液晶显示器上的影响。
【附图说明】
[0023]图1是根据本发明的显示装置的实施例1的时序控制器的结构图;
[0024]图2是根据本发明的显示装置的实施例1的液晶显示装置的结构图;
[0025]图3是根据本发明的显示装置的实施例1的动作时序图;
[0026]图4是以往的时序控制器的结构图;
[0027]图5是以往的液晶显示装置的结构图;
[0028]图6是根据本发明的显示装置的实施例2的时序控制器的结构图;
[0029]图7是根据本发明的显示装置的实施例3的时序控制器的结构图;
[0030]图8是根据本发明的显示装置的实施例4的时序控制器的结构图;
[0031]图9是根据本发明的显示装置的实施例5的时序控制器的结构图;
[0032]图10是根据本发明的显示装置的实施例6的时序控制器的结构图;
[0033]图11是根据本发明的显示装置的实施例4的时序控制器的结构图;
[0034]图12是根据本发明的显示装置的实施例4的时序控制器的结构图;
[0035]图13是根据本发明的显示装置的实施例4的时序控制器的结构图;
[0036]图14是根据本发明的显示装置的实施例6的时序控制器的结构图;
[0037]图15是根据本发明的显示装置的实施例6的时序控制器的结构图;
[0038]图16是根据本发明的显示装置的实施例1的流程图;
[0039]图17是根据本发明的显示装置的实施例5的时序控制器的结构图;以及
[0040]图18是根据本发明的显示装置的实施例5的时序控制器的结构图。
【具体实施方式】
[0041](实施例1)
[0042]图1表示作为本发明的实施例之一的显示装置用时序控制器的结构,图2表示作为本发明的实施例之一的液晶显示装置的结构。
[0043]在图2中,本发明的液晶显示装置1包括:液晶显示器2,该液晶显示器2包括以规定间隔沿着X方向设置的多个扫描线电极18、以规定间隔沿着Y方向设置的多个信号线电极17、以使电极相互交叉的方式被夹在电极之间并具有等同形成的电容性负载的液晶单元51、公用电极(未示出)、用于驱动相应的液晶单元的薄膜晶体管(TFT) 50、以及在一个垂直同步时段期间积蓄数据电荷的电容器52 ;包括一个或多个信号线驱动用源极驱动器IC8的信号线电极驱动电路6 ;包括一个或多个扫描线驱动用栅极驱动器IC9的扫描线电极驱动电路3 ;以及时序控制器16。
[0044]在图1和图2中,本发明的液晶时序控制器16包括:针对从外部供给的HSYNC、VSYNC或DE等同步信号检测噪声的噪声检测电路30 ;用于在检测到噪声后将信号保持在高电平的保持电路31 ;从同步信号生成的用于扫描线驱动用栅极驱动器IC9的控制信号V0E39 ;包含将来自保持电路31和控制信号V0E 39的信号进行或运算(0R)的电路的V0E控制信号生成电路100 ;V同步噪声检测电路101,该V同步噪声检测电路101包括使用从同步信号测量有效线数的垂直时段计数器35,而检测产生噪声的线的V同步噪声检测电路34 ;用于将外部供给的图像数据存储在每根线中的线存储器A33、线存储器B36以及线存储器C37 ;图像数据控制信号生成电路102,该图像数据控制信号生成电路102包括用于在每个V同步噪声的检测中控制存储在线存储器A33、线存储器B36、以及线存储器C37中的图像数据的图像数据输出控制电路38 ;以及时序生成单元53,该时序生成单元53生成用于信号线驱动用源极驱动器的HSP信号、DLP信号、用于扫描线驱动用栅极驱动器的VCK信号、VSP信号、以及用于对液晶显示器进行交流驱动的极性反转信号P0L。也可供给从外部供给的同步信号HSYNC、VSYNC、DE中的仅任一个信号,或者也可从HSYNC和VSYNC的信号生成DE。
[0045]时序控制器16基于从外部供给的时钟或水平同步信号(以下“HSYNC”)、垂直同步信号(以下“VSYNC”)、或复合同步信号(以下“DE”)等同步信号和图像数据,从显示用时序信息输出用于各驱动器的图像数据和控制信号。本发明的时序控制器主要包括噪声检测电路、V0E控制信号生成电路100、V同步噪声检测电路101、以及图像数据控制信号生成电路102。
[0046]在具有将信号线驱动用源极驱动器1C串联连接的多级结构的信号线电极驱动电路6中,按照从时序控制器16输出的HSP信号、DLP信号、P0L信号以及DCK信号的时序,各信号线驱动用源极驱动器获取图像数据,与一条线相对应的各像素的各图像数据转换成电压值,该电压值经由TFT的栅极电极被供给到与一条线相对应的液晶面板的像素电极。
[0047]扫描线电极驱动电路3的扫描线驱动用栅极驱动器IC9基于从时序控制器16输出的VSP信号、V0E信号以及VCK信号,与VCK信号同步地,以一条线为单位控制各TFT的所有的扫描线电极,并通过使上方或下方的一条线所对应的各TFT的依次导通开始,将在导通时从信号线驱动用源极驱动器供给的灰度电压施加于像素电极。
[0048]以下,对本发明的时序控制器的动作进行说明。
[0049]首先,对扫描线驱动用栅极驱动器IC9的控制信号V0E的控制方法进行说明。图3中示出了动作的时序图。以下参照图3进行说明。
[0050]作为本发明的实施例之一的时序控制器16为了检测叠加于从外部供给的各同步信号HSYNC、VSYNC、DE的噪声,首先需要噪声检测电路30。
[0051]噪声检测电路30例如对从外部供给的同步信号,在作为触发的、信号从0切换到1的变化点,在内部生成针对显示分辨率的正常同步信号59。噪声检测通过将正常同步信号59与从外部供给的同步信号56进行比较,将没有发生正常变化的时序这样的时序上的变化识别为噪声来