显示驱动电路、显示装置的制造方法

文档序号:10181889阅读:582来源:国知局
显示驱动电路、显示装置的制造方法
【技术领域】
[0001]本实用新型涉及显示技术领域,具体涉及一种显示驱动电路、显示装置。
【背景技术】
[0002]现有的液晶显示器(Liquid Crystal Display,LCD)中,出于像素电极阵列设置方式以及极性反转类型的不同,可能会在不同行栅扫描线所连接的像素之间出现充电效果有显著差异的问题。例如图1示出的现有技术中一种双栅架构下的Z反转充电模式,第一列数据线在前两行像素之间的充电极性分别为“+”、“+”、。其中,如图1中的斜箭头所示,在第一列数据线在充电极性由“+”转为时,电压幅值的跨度过大以及数据线上的寄生电容会使得第一列数据线上的电压存在一由“+”极性电压下降至极性电压的变化阶段,该阶段的存在会导致第二行第一列的极性像素在给定充电时间内的充电效果可能达不到给定水平,或者说相比于其他像素需要更长的充电时间才能达到给定水平。基于此,图1中以阴影标注出的像素相比于其他像素而言都需要更长的充电时间才能达到同等的充电效果,因此在每个像素的充电时间都基本一致的情况下可能会由于充电不足而出现发光较暗或者较亮的情况,最终反映在显示画面上则可能呈现出明暗相间的条纹,影响正常的显示效果。
【实用新型内容】
[0003]针对现有技术中的缺陷,本实用新型提供一种显示驱动电路、显示装置,可以解决现有技术中不同行栅扫描线所连接的像素之间出现充电效果有显著差异的问题。
[0004]第一方面,本实用新型提供了一种显示驱动电路,包括时序控制单元、调制单元和削角单元,其中:
[0005]所述时序控制单元连接所述调制单元,用于基于预设时钟信号生成包括削角宽度信号和削角深度信号的第一控制信号,以及包括宽度调制信号和/或深度调制信号的第二控制信号;
[0006]所述调制单元连接所述削角单元,用于根据所述第二控制信号调制所述第一控制信号;
[0007]所述削角单元用于在输出栅极电压信号之前,根据被所述调制单元调制后的第一控制信号对栅极电压信号进行削角处理。
[0008]可选地,所述调制单元包括深度调制模块;所述深度调制模块用于根据所述深度调制信号调整所述削角深度信号的幅值。
[0009]可选地,所述深度调制模块包括控制端连接所述深度调制信号的第一数字变阻器;所述第一数字变阻器的第一端连接公共端;所述第一数字变阻器的第二端连接所述削角单元,并经过第一定值电阻连接所述削角深度信号。
[0010]可选地,所述深度调制信号在每一时钟周期内包括预定数量的方波脉冲;所述第一数字变阻器用于根据每一时钟周期内控制端接收到的方波脉冲的数量确定第一端与第二端之间的电阻值。
[0011]可选地,所述时序控制单元还用于生成行选信号;所述调制单元包括宽度调制模块;所述宽度调制模块用于对每一所述行选信号为有效电平的时段内的所述削角宽度信号的相位根据所述宽度调制信号向前或者向后调整。
[0012]可选地,所述宽度调制模块包括运算放大器、第一晶体管、第二晶体管、第二数字变阻器、第一电容和触发器,其中:
[0013]所述运算放大器的正相端与反相端分别连接所述行选信号和预定偏置电压中的一个,输出端连接所述第一晶体管的栅极和所述第二晶体管的栅极;
[0014]所述第一晶体管与第二晶体管分别为P型晶体管与N型晶体管中的一个;所述第一晶体管的源极与漏极中的一个连接所述削角宽度信号,另一个连接所述第二数字变阻器的第一端;所述第二晶体管的源极与漏极中的一个连接所述削角宽度信号,另一个连接所述削角单元;
[0015]所述第二数字变阻器的控制端连接所述宽度调制信号;所述第二数字变阻器的第二端连接所述触发器的输入端,并经过所述第一电容的两端与公共端相连;
[0016]所述触发器的输出端与所述削角单元相连,用于在输入端处高于预定电位时输出高电平。
[0017]可选地,所述宽度调制信号在每一时钟周期内包括预定数量的方波脉冲;所述第二数字变阻器用于根据每一时钟周期内控制端接收到的方波脉冲的数量确定第一端与第二端之间的电阻值。
[0018]第二方面,本实用新型还提供一种显示装置,包括上述任意一种的显示驱动电路。
[0019]可选地,所述显示装置还包括扫描驱动电路;所述扫描驱动电路连接所述削角单元,用于接收来自所述削角单元的栅极电压信号。
[0020]由上述技术方案可知,本实用新型基于对显示驱动电路的结构的改进,可以由时序控制单元生成用于调制削角程度的第二控制信号,并由调制单元根据第二控制信号调制削角程度,并由削角单元向扫描驱动电路进行削角处理后的栅极电压信号的输出,从而实现所设定的栅扫描线上的削角程度的调制。由于时序控制单元生成的第二控制信号可以通过软件编程设置,因此本实用新型可以提供一种实现对任意多行栅扫描线上的栅极电压信号的削角程度进行调制的方式,可以解决现有技术中不同行栅扫描线所连接的像素之间出现充电效果有显著差异的问题,并使得调整制成品的像素充电效果成为可能,有利于显示效果的提升,以及后期测试、维修等方面的成本的降低。
【附图说明】
[0021]为了更清楚地说明本实用新型实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作一简单的介绍,显而易见地,下面描述中的附图是本实用新型的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
[0022]图1是现有技术中一种双栅架构下的Z反转充电模式的示意图;
[0023]图2是本实用新型一个实施例中一种显示驱动电路的结构框图;
[0024]图3是本实用新型一个实施例中一种显示驱动电路的工作时序图;
[0025]图4是本实用新型一个实施例中一种显示驱动电路的削角宽度信号的调制原理图;
[0026]图5是本实用新型实施例中一种显示驱动电路中的调整单元的电路结构图;
[0027]图6是本实用新型一个实施例中一种显示驱动电路的设置位置示意图;
[0028]图7是本实用新型一个实施例中一种显示驱动方法的步骤流程示意图。
【具体实施方式】
[0029]为使本实用新型实施例的目的、技术方案和优点更加清楚,下面将结合本实用新型实施例中的附图,对本实用新型实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例是本实用新型一部分实施例,而不是全部的实施例。基于本实用新型中的实施例,本领域普通技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本实用新型保护的范围。
[0030]图2是本实用新型一个实施例中一种显示驱动电路的结构框图。参见图2,该显示驱动电路包括时序控制单元21、调制单元22和削角单元23,其中:
[0031]时序控制单元21连接调制单元22,具体用于基于预设时钟信号CPV生成包括削角宽度信号0E2和削角深度信号AVDD的第一控制信号,以及包括宽度调制信号RES-C1和/或深度调制信号RES-C2的第二控制信号。可以理解的是,该时序控制单元21可以具有现有技术中用于显示装置的时序控制电路(Timing Controller,TC0N)的架构,从而在相同预设时钟信号的基准下,可以生成均具有
当前第1页1 2 3 4 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1