一种扇出线结构、显示面板及其制造方法与流程

文档序号:11517849阅读:346来源:国知局
一种扇出线结构、显示面板及其制造方法与流程

本发明涉及显示技术领域,尤指一种扇出线结构、显示面板及其制造方法。



背景技术:

显示面板是液晶显示装置的重要组成部分,在背光模组和驱动电路的配合下,显示面板能够显示出人们需要的画面。

显示面板101包括薄膜晶体管(tft)阵列102以及用于驱动tft阵列的驱动电路模块103,为实现将驱动电路模块103的信号输出对应施加在tft阵列102中的相应信号线(例如数据线或栅线)上,需要使用扇出线104从驱动电路模块103的某一输出引脚对应连接至tft阵列102的某一信号线上。扇出线104的设置区域则称为“扇出区(fan-outarea)”。

然而,从驱动电路模块103的输出引脚到tft阵列102的信号线距离是不一致的,必然会导致扇出线104的长度相差较大,因此容易导致扇出区的多条扇出线之间的阻抗不均匀,导致信号失真,越长的扇出线信号失真越严重,从而影响显示面板的显示效果,是需要尽量避免的。



技术实现要素:

为了解决上述技术问题,本发明提供了一种扇出线结构、显示面板及其制造方法,避免扇出线阻抗不均,影响显示面板的显示效果。

为了达到本发明目的,本发明提供了一种扇出线结构,,包括:

多条长度不一的扇出线;

每条所述扇出线包括第一布线层,至少部分所述扇出线包括第二布线层,且所述第二布线层与所述第一布线层之间包含一绝缘层,所述第二布线层的两端分别电连接于所述第一布线层的不同位置;

所述多条扇出线的阻抗相同。

可选的,所述多条扇出线中,除长度最短的第一布线层对应的扇出线外,其余扇出线均包括第二布线层。

可选的,所述多条扇出线中,每条扇出线均包括第二布线层。

可选的,所述至少部分所述扇出线包括第二布线层是指:至少部分所述扇出线包括一个或多个第二布线层,且各第二布线层的两端分别电连接于所述第一布线层的不同位置。

可选的,不同长度的第一布线层,与其电连接的所有第二布线层的总长度不同。

可选的,所述第二布线层位于其电连接的所述第一布线层的正上方。

可选的,所述第二布线层的一端连接于所述第一布线层的第一位置,所述第二布线层的另一端连接于所述第一布线层的第二位置,且所述第二布线层的长度等于所述第一布线层中所述第一位置到所述第二位置的长度。

可选的,所述第二布线层的一端连接于所述第一布线层的第一位置,所述第二布线层的另一端连接于所述第一布线层的第二位置,且所述第二布线层的长度小于所述第一布线层中所述第一位置到所述第二位置的长度。

本发明实施例还提供一种显示面板,包括驱动电路模块和薄膜晶体管阵列,以及上述的扇出线结构,所述扇出线结构用于连接所述驱动电路模块与所述薄膜晶体管阵列。

本发明实施例还提供一种显示面板的制造方法,包括:

提供预设有扇出区的衬底;

在预设的所述扇出区通过沉积形成第一导电层,在所述第一导电层蚀刻获得第一布线层;

在所述第一导电层表面覆盖第一绝缘层;

在所述第一绝缘层表面通过沉积形成第二导电层,在所述第二导电层蚀刻获得第二布线层;

在所述第二导电层表面覆盖第二绝缘层;

以及,在所述第二绝缘层上所述第二布线层的两端所在位置进行刻蚀,形成所述第二布线层的第二裸露部,在所述第一布线层需要与所述第二布线层进行电连接的位置进行刻蚀,形成所述第一布线层的第一裸露部,在需要电连接的所述第一裸露部和所述第二裸露部之间覆盖导电膜。

本发明实施例提供的扇出线结构中,通过在第一布线层的部分区段并联一第二布线层,从而减小了远端扇出线的电阻,而通过调整第二布线层的长度,可以使得各扇出线的阻抗基本一致,从而实现阻抗均匀一致,因此,应用该扇出线结构形成显示面板时,其显示效果可以得到提高。并且,该扇出线结构的扇出线不需要额外增加扇出线结构所需的扇出区的宽度,非常适合应用于窄边框显示器中。

本发明的其它特征和优点将在随后的说明书中阐述,并且,部分地从说明书中变得显而易见,或者通过实施本发明而了解。本发明的目的和其他优点可通过在说明书、权利要求书以及附图中所特别指出的结构来实现和获得。

附图说明

附图用来提供对本发明技术方案的进一步理解,并且构成说明书的一部分,与本申请的实施例一起用于解释本发明的技术方案,并不构成对本发明技术方案的限制。

图1为现有显示面板示意图;

图2为本发明实施例扇出线结构示意图;

图3为本发明实施例的扇出线结构中未设置第二布线层的扇出线的截面图;

图4为本发明实施例扇出线结构中设置有第二布线层的扇出线的截面图。

具体实施方式

为使本发明的目的、技术方案和优点更加清楚明白,下文中将结合附图对本发明的实施例进行详细说明。需要说明的是,在不冲突的情况下,本申请中的实施例及实施例中的特征可以相互任意组合。

图2为本发明一实施例的扇出线结构的示意图。在该实施例中,扇出线结构20设置在驱动电路模块与tft阵列之间的扇出区中,该扇出线结构20用于将某一驱动电路模块的多个引脚300对应连接至tft阵列的多条信号线400上,从而,该驱动电路模块可以驱动该tft阵列的多条信号线对应的区域,实现显示功能。为方便说明,在图2中示例给出了包括5条扇出线100的扇出线结构,即扇出线100-1、100-2、100-3、100-4、100-5,扇出线100的具体条数不是限制性的,可以根据驱动电路模块需要驱动的tft阵列区域的大小来设置。

在该实施例中,多条扇出线100的长度不一,例如,位于中间的扇出线100-3长度最短,扇出线100-3的两侧的其它扇出线的长度依次增加,即,扇出线100-4、扇出线100-5长度依次增加,扇出线100-2、扇出线100-1的长度也依次增加。

对应每条扇出线100,如图2所示,均设置有一第一布线层110,多条扇出线100-1、100-2、100-3、100-4、100-5上分别设置的第一布线层110的长度不一,也即它们的长度不相同。

在本发明一实施例中,不同扇出线100的第一布线层110可以采用相同材料制成,并且它们宽度、厚度也基本相同,因此,不同扇出线100的不同长度的第一布线层110的阻抗不相同。

至少部分扇出线100包括第二布线层120,第二布线层120与第一布线层110之间包含一绝缘层,第二布线层120的两端分别电连接于第一布线层110的不同位置,即第二布线层并联于第一布线层100的一个区段。需要说明的是,图2中为了更清楚的展示第二布线层120,对第二布线层120的位置作了偏移,该第二布线层120可以位于第一布线层110的正上方。当然,第二布线层120也可以位于图2中的位置。当然,第二布线层120的布线方向也可以和第一布线层110不一致。

第一布线层110和第二布线层120的电连接通过一导电膜130实现,该导电膜130的电阻通常远远小于第一布线层和第二布线层的电阻,比如,为第一布线层110和第二布线层120的1/10,1/100等,从而可以忽略不计。当然,如果导电膜130的电阻比较大,则需考虑导电膜130的电阻对扇出线100电阻的影响,此时,需综合考虑第一布线层110的电阻、导电膜130的电阻、第二布线层120的电阻,来确定第二布线层120的长度。

第二布线层120的长度可以和其并联的第一布线层110的并联区段(即第一布线层110中与第二布线层120并联的区段)长度相同,也可以不相同。在本发明一实施例中,第二布线层120的长度等于其并联的第一布线层110的并联区段长度。在本发明另一实施例中,布线层120的长度小于其并联的布线层110的并联区段长度。当然,本申请不限于此,布线层120的长度也可以大于其并联的第一布线层110的并联区段的长度。

由于第二布线层120与第一布线层110的一个区段并联,扇出线的总电阻为第一布线层110除并联区段的电阻,以及第一布线层110与第二布线层120并联电阻之和,该阻抗小于未并联第二布线层120时第一布线层110的电阻,因此,扇出线的阻抗能够得到减小,其阻抗减小的大小由第二布线层120的电阻率和长度,以及第一布线层110的电阻率和第一布线层110中与第二布线层120进行并联的区段长度来确定。在各扇出线的第二布线层120和第一布线层110电阻率相同的情况下,尤其受第二布线层120长度以及第一布线层100与第二布线层120进行并联的区段的长度的影响。

第二布线层120可以是一个,例如扇出线100-1和100-4上的第二布线层120,第二布线层120也可以为多个,例如,扇出线100-2和100-5上设置有两个第二布线层,当然,也可以是三个、四个等。扇出线结构20中所有设置有第二布线层120的扇出线100中,第二布线层120可以都是一个,也可以都是多个,或者,部分扇出线上有一个第二布线层120,部分扇出线上有多个第二布线层120。根据每条扇出线100的第一布线层110的电阻,可以确定每条扇出线100的第二布线层120的长度(对于多个第二布线层的情况下,是指多个第二布线层的总长度),从而使得100-1、100-2、100-3、100-4、100-5之间的阻抗相同或者互相之间阻抗差值小于设定阈值,也即实现扇出结构20的每条扇出线100的阻抗相同或者互相之间阻抗差值小于设定阈值。在一实施例中,设置有第二布线层120的多条扇出线100中,设置在不同长度的第一布线层110之上的第二布线层120的长度不同,这样,可以调节不同长度的扇出线100之间的阻抗一致性。

优选地,将多条扇出线100的阻抗设置为与最短的扇出线的阻抗基本一致,也即其他扇出线以最短扇出线的阻抗为基准来调节设置,使它们与最短扇出线1004的阻抗基本一致。因此,在一实施例中,可以对最短的扇出线100-3不设置第二布线层120,而对于其他的扇出线100-1、100-2、100-4、100-5均设置第二布线层120,也就是说,除长度最短的扇出线100-3外,其余多条扇出线均设置有与该第一布线层110上一个区段并联的第二布线层120。

该方式下,计算第二布线层120的长度的方法如下:

假设第一布线层110的电阻率为ρg和第二布线层的电阻率为ρs,最短扇出线100的电阻为r1。对任一包括第二布线层120的扇出线,其第一布线层110的长度为l0,第二布线层120的长度为l,且第一布线层110与第二布线层120并联区段的长度为l,要使得该扇出线电阻和最短扇出线的电阻r1一致,则:

从而

由上式可知,越是远端的扇出线,l0越大,则l越大,即并联所需的第二布线层120的长度越长。

需要说明的是,在其他实施例中,也可以在长度最短的扇出线100-3上设置第二布线层120以减小最短的扇出线100-3的阻抗,从而使扇出线结构100的每条扇出线的阻抗进一步一致减小。此时,所有扇出线上均设置有第二布线层120。

图3为本发明实施例的扇出线结构中未设置第二布线层的扇出线的截面图,图4为本发明实施例扇出线结构中设置有一个第二布线层的扇出线的截面图。

如图3所示,未设置第二布线层120的扇出线100包括布第一线层110,第一绝缘层140和第二绝缘层150。

如图4所示,设置有第二布线层120的扇出线100包括第一布线层110、第一布线层110上的第一绝缘层140,绝缘层140上的第二布线层120,以及,第二布线层120上的第二绝缘层150,第一布线层110和第二布线层120通过导电膜130电连接,导电膜130可以是ito(氧化铟锡)材料制成的ito布线,第一布线层110和第二布线层120的布线方向基本相同。

需要说明的是,图4中为了显示清楚,将第一布线层110和第二布线层120的连接点之间的距离作了夸大,绘制的比较远,实际二者距离可以非常靠近,从而使得第二布线层120与其所电连接的第一布线层110的区段长度一致。

在本发明其他实施例中,可以设置一第三布线层,该第三布线层与第一布线层110和第二布线层120并联,从而进一步减小扇出线的电阻。该第三布线层也可以位于第一布线层110下方,与第一布线层110电连接,且与第一布线层110之间存在一绝缘层,或者,位于第二布线层之上,且与第二布线层之间存在一绝缘层。第三布线层的长度可根据需要设定,使得各扇出线的阻抗相同即可。

本发明实施例中,通过在第一布线层的部分区段并联一第二布线层达到减小扇出线阻抗的目的,并通过调节第二布线层的长度使得各扇出线的阻抗相同,从而实现扇出线阻抗均匀一致,因此,应用该扇出线结构形成显示面板时,其显示效果可以得到提高。另外,当第二布线层设置在第一布线层上的另一传输层中时,未增加扇出线所占面积,该扇出线结构的扇出线不需要额外增加扇出线结构所需的扇出区的宽度,非常适合应用于窄边框显示器中。

本发明实施例还提供一种显示面板,包括驱动电路模块和薄膜晶体管阵列,以及上述扇出线结构,所述扇出线结构用于连接所述驱动电路模块与所述薄膜晶体管阵列。

本发明实施例还提供一种显示面板的制造方法,包括:

提供预设有扇出区的衬底;

在预设的所述扇出区通过沉积形成第一导电层,在所述第一导电层蚀刻获得第一布线层110;

在所述第一导电层表面覆盖第一绝缘层140;

在所述第一绝缘层表面通过沉积形成第二导电层,在所述第二导电层蚀刻获得第二布线层120;

在所述第二导电层表面覆盖第二绝缘层150;

以及,在所述第二绝缘层150上所述第二布线层120的两端所在位置进行刻蚀,形成所述第二布线层的第二裸露部160,在所述第一布线层需要与所述第二布线层进行电连接的位置进行刻蚀,形成所述第一布线层的第一裸露部170,在需要电连接的所述第一裸露部170和所述第二裸露部160之间覆盖导电膜130。参考图4。在第二绝缘层150上进行刻蚀,使得第二布线层120的一部分裸露出来,即裸露部160-1,160-2,在需要电连接的位置进行刻蚀,使得第一布线层110的一部分裸露出来,即裸露部170-1,170-2,在需要电连接的位置覆盖导电膜130,具体的,在裸露部160-1和裸露部170-1之间覆盖导电膜130,在裸露部160-2和裸露部170-2之间覆盖导电膜130。其中,导电膜130可以是ito(氧化铟锡)材料制成的ito布线。

虽然本发明所揭露的实施方式如上,但所述的内容仅为便于理解本发明而采用的实施方式,并非用以限定本发明。任何本发明所属领域内的技术人员,在不脱离本发明所揭露的精神和范围的前提下,可以在实施的形式及细节上进行任何的修改与变化,但本发明的专利保护范围,仍须以所附的权利要求书所界定的范围为准。

当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1