阵列基板、显示面板与显示装置的制作方法

文档序号:15256136发布日期:2018-08-24 20:39阅读:132来源:国知局

本发明涉及显示技术领域,且特别涉及一种阵列基板、显示面板及其显示装置。



背景技术:

随着显示技术的发展,液晶显示器(liquidcrystaldisplay,lcd)等平面显示装置因具有高画质、省电、机身薄及应用范围广等优点,而被广泛的应用于手机、电视、个人数字助理、数字相机、笔记本电脑、台式计算机等各种消费性电子产品,成为显示装置中的主流。

目前人们不仅对显示装置的显示功能要求越来越高,而且为了更好的适应环境的整体结构要求,在外形上的要求也在逐步提升,因此异形显示面板随之产生,如目前之间已经成为主流趋势的全面屏显示装置。

液晶显示面板中通常包括为像素提供信号的扫描线和数据线,在异形显示面板中,由于显示面板的形状为非规则形状,在设置扫描线与栅极驱动电路时,为了适应显示面板的形状,可能会由使得显示面板中扫描线长度不均一,由此造成扫描线的阻抗不同,进而使得这些扫描线驱动的像素打开和关闭时间不一致,导致显示面板的显示区出现横纹现象,影响了显示面板的显示效果。因此,提供一种显示面板和显示装置解决显示区横纹现象,是本领域亟待解决的问题。



技术实现要素:

有鉴于此,本发明实施例提供一种阵列基板、显示面板及其显示装置,可以解决显示面板与显示装置的显示横纹问题。

首先,本发明提供一种阵列基板,包括显示区与围绕显示区的非显示区;多条数据线与多条扫描线,位于显示区,所述数据线与所述扫描线交叉设置定义多个像素,每个所述像素包括像素电极与公共电极;栅极驱动电路、第一走线与公共电极总线,位于所述非显示区,所述扫描线通过所述第一走线电连接至所述栅极驱动电路,所述公共电极与所述公共电极总线电连接;每条所述第一走线包括与之电连接的辅助电极,每条所述第一走线的辅助电极与所述公共电极总线之间的耦合电容大致相等。

在本发明的一个实施方式中,上述公共电极总线与第一走线异层设置,所述辅助电极与所述第一走线同层设置。

在本发明的一个实施方式中,上述公共电极总线与所述公共电极异层设置,所述辅助电极与所述公共电极同层设置。

在本发明的一个实施方式中,上述公共电极总线与所述数据线同层设置,所述第一走线与所述扫描线同层设置。

在本发明的一个实施方式中,上述公共电极为透明导电材质。

在本发明的一个实施方式中,上述辅助电极与所述公共电极总线平行设置,全部所述辅助电极与所述公共电极总线的距离相等,且全部所述辅助电极的长度大致相等。

在本发明的一个实施方式中,上述辅助电极与所述公共电极总线异层设置,且所述辅助电极与所述公共电极总线相互交叠。

在本发明的一个实施方式中,上述阵列基板包括位于第一方向上的上、下两端,以及位于第二方向上的左右两侧,所述数据线沿着第一方向延伸,所述扫描线沿着第二方向延伸;所述栅极驱动电路位于所述阵列基板的至少一侧,所述栅极驱动电路的在第一方向上的长度小于所述显示区的在第一方向上的长度。

在本发明的一个实施方式中,上述阵列基板的位于所述栅极驱动电路所在侧的切割角为圆角。

其次,本发明还提供一种显示面板,包括上述任一项所述的阵列基板。

另外,本发明还提供一种显示装置,包括上述显示面板。

与现有技术相比,本发明所提供的技术方案具有以下优点:本发明提供的阵列基板,显示区的每行扫描线电连接至非显示区的栅极驱动电路,公共电极电连接至非显示区的公共电极总线,每行扫描线包括与之电连接的辅助电极,每行扫描线的辅助电极与所述公共电极总线之间的耦合电容大致相等,进而使得所有扫描线的信号延迟量均相当,解决由该阵列基板组成的显示装置的横纹问题,提高其显示效果。

附图说明

通过阅读参照以下附图所作的对非限制性实施例所作的详细描述,本发明的其它特征、目的和优点将会变得更明显:

图1是本发明一实施例提供的阵列基板的示意图;

图2是图1所示阵列基板中部分区域放大后的示意图;

图3是沿图2中a1-a2的截面图;

图4是本发明另一实施例提供的阵列基板的示意图;

图5是沿图4中b1-b2的截面图;

图6是本发明又一实施例提供的阵列基板的示意图;

图7是沿图6中c1-c2的截面图。

具体实施方式

下面结合附图和实施例对本发明作进一步的详细说明。可以理解的是,此处所描述的具体实施例仅仅用于解释本发明,而非对本发明的限定。另外还需要说明的是,为了便于描述,附图中仅示出了与本发明相关的部分而非全部结构。对于相关领域普通技术人员已知的技术、方法和设备可能不作详细讨论,但在适当情况下,所述技术、方法和设备应当被视为说明书的一部分。

在这里示出和讨论的所有例子中,任何具体值应被解释为仅仅是示例性的,而不是作为限制。因此,示例性实施例的其它例子可以具有不同的值。

首先,本发明提供一种阵列基板,图1所示为本申请实施例所提供的阵列基板的一种构成示意图,本申请提供一种阵列基板01,参见图1,设置有显示区aa和环绕显示区aa设置的非显示区bb。

具体的,例如可以为:阵列基板01包括位于第一方向d1上的上、下两端,以及位于第二方向d2上的左右两侧,其中,第一方向d1和第二方向d2相交。阵列基板01还包括位于阵列基板01至少一侧的栅极驱动电路10与位于显示区aa内的多条扫描线和多条数据线,栅极驱动电路10的在第一方向d1上的长度小于显示区aa的在第一方向d上的长度,如此,可以减小阵列基板01的上下两端的非显示区bb的面积,有利于实现窄边框设计。例如,阵列基板01为圆角矩形,或者说阵列基板01的显示区为圆角矩形,也可以为,阵列基板01只有位于栅极驱动电路10所在侧的切割角为圆角,此时阵列基板的一侧非显示区的靠近圆角的一端就没有足够的空间容置栅极驱动电路,可以将栅极驱动电路在第一方向上压缩的方法缩短栅极驱动电路在第一方向上的长度,必然导致栅极驱动电路的在第一方向上的长度小于显示区的在第一方向上的长度。

关于阵列基板的具体结构设计,例如可以如图2、3所示的结构,请同时参考图1、2、3所示,图2是图1所示阵列基板中部分区域放大后的示意图,图3是沿图2中a1-a2的截面图。

阵列基板01包括显示区aa与围绕显示区aa设置的非显示区bb,以及位于显示区aa的像素阵列,所述像素阵列包括多条平行配置的数据线32与多条平行配置的扫描线31,多条数据线32与多条扫描线31交叉设置定义多个像素p,每个像素p包括显示驱动开关(图中未示出)和像素电极(图中未示出)等结构,其中显示驱动开关例如可以为具有栅极、源极、漏极三个端子的薄膜晶体管,像素电极与薄膜晶体管的源极(或者漏极)连接。所述像素阵列例如可以包括多行多列像素p,每列像素p内的薄膜晶体管的漏极(或者源极)例如可以连接至同一条数据线32,由该条数据线32为对应列的像素p提供数据信号,每行像素p内的薄膜晶体管的栅极例如可以连接至同一条扫描线31,由该条扫描线31为对应行的像素p提供扫描信号。

在本实施例中,各数据线32沿第一方向d1延伸并沿第二方向d2排布,各扫描线31沿第一方向d1排布并沿第二方向d2延伸。栅极驱动电路10位于阵列基板01的一侧的非显示区bb内,各扫描线31分别通过位于非显示区bb的第一走线21电连接至栅极驱动电路10。关于栅极驱动电路10的具体结构,例如可以为:栅极驱动电路10包括至少两级移位寄存器单元11,每一级移位寄存器单元11通过一条第一走线21与一行扫描线31相连接,从而可以依次向扫描线31输入扫描信号,以实现扫描线31的逐行扫描。

进一步的,阵列基板01例如还包括数据驱动电路(图中未示出),数据驱动电路例如可以包括多个数据引脚,与多条数据线32对应连接,可以依次向数据线32输入数据信号,并在扫描信号的控制下实现预定图像的显示。

栅极驱动电路10位于显示区aa一侧的非显示区bb内,全部扫描线31都与该栅极驱动电路10内对应的移位寄存器单元11连接。也可以为:栅极驱动电路10包括两部分,分别位于显示区aa的两侧的非显示区bb内,其中一部分栅极驱动电路10内的移位寄存器单元11与奇数行扫描线31连接,另一部分栅极驱动电路10内的移位寄存器单元11与偶数行扫描线31连接;或者,每行扫描线31的两端分别同时连接至两侧对应的移位寄存器单元11,提高驱动能力,并减少信号延迟,本发明实施例对此并不做限定。

在本实施例中,栅极驱动电路10例如可以包括多个级联的移位寄存器单元11与多条驱动信号总线12,多个级联的移位寄存器单元11分别通过多条驱动信号总线12电连接至周边区的集成驱动电路。移位寄存器单元11的数量与显示区aa的扫描线31的数量相等,该多个级联的移位寄存器单元11通过级联走线电性连接,每一级移位寄存器单元11通过一条第一走线21与显示区aa的一行扫描线31连接,从而通过多级移位寄存器单元11对输入的扫描信号进行移位,来实现对各行扫描线的逐行扫描。

为了实现窄边框,本实施例中,例如可以通过压缩相邻移位寄存器11之间的距离或者减小移位寄存器11所占的非显示区bb的面积,使得栅极驱动电路10的在第一方向d1上的长度小于显示区aa的在第一方向d上的长度,但是扫描线31是均匀分布于整个显示区aa内的,也就是说当第n行扫描线31电连接至栅极驱动电路10的第n级移位寄存器11时,第n行扫描线31与第n级移位寄存器11并不一定在第二方向d2上正对设置,或者说第n级移位寄存器11并不一定正好位于第n行扫描线31的延伸方向上,从而当第n行扫描线31通过第一走线21电连接至第n级移位寄存器11时,第一走线21并不一定沿着第二方向d2延伸,而是可能具有一定的弧度或者拐角。而且,随着各行扫描线31所在的显示区aa内的区域的不同,每行扫描线31与与之电连接的移位寄存器单元11在第一方向d1上的间隔距离也不同,这样进一步导致与不同扫描线31电连接的第一走线21的弧度或者拐角的大小不同,或者说与不同扫描线31电连接的第一走线21的长度不同。由于第一走线的路径不同、长短不同,则第一走线的电阻和电容的会有差异,因此,每行扫描线的信号延迟量会随着第一走线的电阻的增大而增加,显示区的显示也会随着上述信号延迟量的差异而产生横纹,进而降低了显示效果。

进一步的,阵列基板01还包括公共电极33与位于非显示区bb内的公共电极总线23,公共电极33电连接至公共电极总线23,通过公共电极总线23为公共电极33传输公共电压信号,公共电极总线23例如可以电连接至周边区的集成驱动电路。公共电极总线23位于非显示区bb内,尤其是位于阵列基板的靠近栅极驱动电路10一侧的非显示区bb内。进一步的,公共电极总线23沿着第一方向d1延伸,并位于栅极驱动电路10与显示区aa之间的非显示区bb内,每条第一走线21包括一个与之电连接的辅助电极22,辅助电极22与公共电极总线23平行设置,全部所述辅助电极与所述公共电极总线的距离相等,且全部所述辅助电极的长度大致相等,从而使得每条第一走线21的辅助电极22与公共电极总线23之间的耦合电容大致相等。

当然,在本发明的其它实施方式中,辅助电极22的形状并不固定,或者说辅助电极22与公共电极总线23的位置关系、形状关系也可以与上述不同,只要能够满足每条第一走线21的辅助电极22与公共电极总线23之间的耦合电容大致相等即可。

相比于辅助电极与公共电极总线之间的耦合电容量,由第一走线的路径不同、长短不同导致的各条第一走线的电阻和电容差异可以忽略不计。因此,通过在每条第一走线上设置辅助电极、且使得每条第一走线的辅助电极与公共电极总线之间的耦合电容大致相等,最终使得所有扫描线的信号延迟量均相当,防止由该阵列基板组成的显示装置出现横纹,提高其显示效果。

进一步的,如图3所示,本实施例中,第一走线21、辅助电极22、扫描线与显示驱动开关的栅极一同设置在笫一金属层m1,公共电极总线23、数据线与显示驱动开关的源漏极一同设置在笫二金属层m2,笫一金属层m1与笫二金属层m2形成于衬底101上,例如可以通过栅极绝缘层102绝缘间隔设置。公共电极33位于第二金属层m2的远离衬底101的一侧,且通过平坦层103与第二金属层m2绝缘间隔设置,此时,公共电极33例如可以通过贯穿平坦层103的过孔与公共电极总线23电连接。第一走线21、辅助电极22与扫描线同层形成,可以使得三者之间直接电连接,结构简单。

在本实施例中,公共电极延伸至非显示区并直接通过过孔结构与公共电极总线电连接,当然,在其他实施方式中,也可以通过与公共电极总线电连接并延伸至显示区的中间连线与公共电极电连接,且公共电极的形状可以为整面式也可以为对应于各个像素的分块式,本发明并不做限定。

在其它实施方案中,也可以设置为如图4与图5所示的结构,图4是本发明另一实施例提供的阵列基板的示意图,图5是沿图4中b1-b2的截面图,在本实施例中,每一行扫描线31通过一条第一走线21电连接至栅极驱动电路10,每条第一走线21包括至少一个与之电连接的辅助电极22,每条第一走线21的辅助电极22与公共电极总线23之间的耦合电容大致相等,进而使得各行扫描线的信号延迟量均相当,防止由该阵列基板组成的显示装置出现横纹,提高其显示效果。

在本实施例中,第一走线21、扫描线31与显示驱动开关的栅极一同设置在笫一金属层m1,公共电极总线23、数据线与显示驱动开关的源漏极一同设置在笫二金属层m2,笫一金属层m1与笫二金属层m2形成于衬底101上,例如可以通过栅极绝缘层102绝缘间隔设置。公共电极33位于第二金属层m2的远离衬底101的一侧,且通过平坦层103与笫二金属层m2绝缘间隔设置,辅助电极22与公共电极33同层形成,此时,公共电极33例如可以通过贯穿平坦层103的过孔与公共电极总线23电连接,辅助电极22例如可以通过依次贯穿平坦层103与栅极绝缘层102的过孔与对应的第一走线21电连接。其中,公共电极由透明导电材料形成,如氧化铟锡(indium-tinoxide)等透明导电氧化物。第一走线21与扫描线31同层形成,可以使得两者之间直接电连接,结构简单;辅助电极与公共电极同层设置,不会增加制程,同时因为辅助电极位于围绕显示区设置的非显示区内,与位于阵列基板周边区域的封框胶交叠设置,而封框胶需要后续进行紫外线照射进行固化,由透明导电材料形成辅助电极,不会影响封框胶所在区域的透光率,进而不会影响封框胶固化效果。

在其它实施方案中,也可以设置为如图6与图7所示的结构,图6是本发明又一实施例提供的阵列基板的示意图,图7是沿图6中c1-c2的截面图,在本实施例中,每一行扫描线31通过一条第一走线21电连接至栅极驱动电路10,每条第一走线21包括一个与之电连接的辅助电极22,每条第一走线21的辅助电极22与公共电极总线23之间的耦合电容大致相等,进而使得各行扫描线的信号延迟量均相当,防止由该阵列基板组成的显示装置出现横纹,提高其显示效果。

在本实施例中,第一走线21、辅助电极22与扫描线与显示驱动开关的栅极一同设置在笫一金属层m1,公共电极总线23、数据线与显示驱动开关的源漏极一同设置在笫二金属层m2,笫一金属层m1与笫二金属层m2形成于衬底101上,例如可以通过栅极绝缘层102绝缘间隔设置。公共电极33位于第二金属层m2的远离衬底101的一侧,且通过平坦层103绝缘设置,此时,公共电极33例如可以通过贯穿平坦层103的过孔与公共电极总线23电连接。辅助电极22与公共电极总线23平行且交叠设置,全部所述辅助电极与所述公共电极总线的距离相等,且全部所述辅助电极的长度大致相等,从而使得每条第一走线21的辅助电极22与公共电极总线23之间的耦合电容大致相等。第一走线21与扫描线同层形成,可以使得两者之间直接电连接,结构简单;辅助电极与公共电极同层设置,不会增加制程,辅助电极22与公共电极总线23平行且交叠设置,因此,当辅助电极与公共电极总线由不透光的金属材料形成时,可以尽可能的减小其对封框胶所在区域透光率的影响,例如辅助电极可以全部位于公共电极总线的覆盖范围内,此时,辅助电极的引入并不会增大非显示区内遮光区域的面积,进而不会影响封框胶固化效果。

当然,在其它实施方式中,也可以设置为:第一走线、公共电极总线与扫描线一同设置在笫一金属层,辅助电极与数据线一同设置在笫二金属层m2;或者,第一走线、公共电极总线与扫描线一同设置在笫一金属层,辅助电极与公共电极同层形成;或者,公共电极总线与扫描线一同设置在笫一金属层,第一走线与数据线一同设置在第二金属层,辅助电极与公共电极同层形成。

本发明实施方式提供的阵列基板,通过在其周边非显示区设置辅助电极、且使得每行扫描线的辅助电极与公共电极总线之间的耦合电容大致相等,最终使得所有扫描线的信号延迟量均相当,防止由该阵列基板组成的显示装置出现横纹,提高其显示效果。

其次,本发明还提供一种显示面板,包括上述阵列基板。所述显示面板可以为液晶显示面板、oled或者电泳显示面板等。以液晶显示面板为例,当所述显示面板为液晶显示面板时,所述显示面板还包括与阵列基板对向设置的彩膜基板,以及密封于阵列基板与彩膜基板之间的液晶层,阵列基板与彩膜基板通过设置于周边非显示区内的封框胶密封成盒。

所述阵列基板的形状例如为圆角矩形,或者其它非规则形状,所述阵列基板的显示区的形状例如也可以同时为圆角矩形,或者其它非规则形状;所述阵列基板的形状例如为带有挖孔区的圆角矩形,所述阵列基板的显示区的形状例如也可以同时为带有挖孔区的圆角矩形,以减小边框宽度,并提高由其组成的显示装置的外观美观度。所述挖空区例如可以用于放置摄像头或者听筒等装置。当然,本发明提供的显示面板也可以相应的具有如阵列基板的非规则外形。

另外,本发明还提供一种显示装置,包括上述显示面板,可以理解的是,本发明实施例提供的显示装置,可以是手机、电脑、电视、车载显示装置等其他具有显示功能的显示装置,本发明对此不作具体限制。

注意,上述仅为本发明的较佳实施例及所运用技术原理。本领域技术人员会理解,本发明不限于这里所述的特定实施例,对本领域技术人员来说能够进行各种明显的变化、重新调整和替代而不会脱离本发明的保护范围。因此,虽然通过以上实施例对本发明进行了较为详细的说明,但是本发明不仅仅限于以上实施例,在不脱离本发明构思的情况下,还可以包括更多其他等效实施例,而本发明的范围由所附的权利要求范围决定。

当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1