阵列基板及显示装置的制造方法
【技术领域】
[0001]本发明涉及显示领域,尤其涉及一种阵列基板及显示装置。
【背景技术】
[0002]近年来,高分辨率大屏智能手机市场占有率逐渐提高。一方面,随着智能手机产品分辨率提高,像素尺寸愈发精细化,面板厂商工艺对应愈发困难;虚拟显示产品在减少显示器数据线(Data Line)的同时,通过外加算法或信号处理,其显示效果可接近真实分辨率产品,从而大大提高面板厂商工艺对应能力;另一方面,大尺寸屏幕在带来观看舒适性的同时,手机待机时间短逐渐成为制约其发展的障碍;在逐步提升电池容量的同时,寻求功耗降低方案越来越成为智能手机的一个重要发展方向。对于面板厂家,选择优化的驱动电路,降低显示屏幕功耗是通常采用的办法,例如,对于Z反转型(Z Invers1n)的液晶面板,其采用列反转(Column Invers1n)的极性反转方式即可实现点反转(dot invers1n)的显示效果,可大大节约功耗,但是,当显示纯色画面(R、G、B三者之一)时,2/3数据线需采用脉冲波形驱动,功耗消耗较大。
【发明内容】
[0003](一 )要解决的技术问题
[0004]本发明要解决的技术问题是如何降低Z反转型(Z Invers1n)的液晶面板的功耗。
[0005]( 二 )技术方案
[0006]为解决上述技术问题,本发明的技术方案提供了一种阵列基板,包括多条数据线、多条栅线以及由所述多条数据线与所述多条栅线交叉定义的若干个亚像素单元,每一条栅线连接栅线方向上的一行亚像素单元,每一条数据线交替连接自身不同侧的亚像素单元,同一条数据线连接的亚像素单元的颜色相同。
[0007]其中,任一行中的亚像素单元与所述任一行相邻行中的亚像素单元相互错位排列,且任一亚像素单元的颜色与相邻的亚像素单元的颜色不同。
[0008]其中,对于任一亚像素单元,其几何中心到每一个在列方向相邻的亚像素单元的几何中心的距离相同,所述列方向为垂直所述多条栅线的方向。
[0009]其中,所述亚像素单元的形状为矩形。
[0010]其中,所述亚像素单元的宽长比为:1:3?1:1。
[0011]其中,所述若干个亚像素单元包括第一颜色的亚像素单元、第二颜色的亚像素单元和第三颜色的亚像素单元,所述第一颜色的亚像素单元、所述第二颜色的亚像素单元和所述第三颜色的亚像素单元在每一行中呈周期排布。
[0012]其中,所述第一颜色为红色,第二颜色为绿色,第三颜色为蓝色。
[0013]为解决上述技术问题,本发明还提供了一种显示装置,包括上述的阵列基板。
[0014](三)有益效果
[0015]本发明提供的阵列基板,通过使同一条数据线连接的亚像素单元的颜色相同,当显示纯色画面时,所有数据线均为直流信号,从而使功耗显著降低,并且当显示某一灰阶时,像素充电时间增加,充电不足风险降低。
【附图说明】
[0016]图1是本发明实施方式提供的一种阵列基板的示意图;
[0017]图2是本发明实施方式提供的另一种阵列基板的示意图;
[0018]图3是本发明实施方式提供的阵列基板中亚像素单元排列的示意图;
[0019]图4是图2所示的阵列基板显示纯色画面时各亚像素单元的充电示意图;
[0020]图5是图2所示的阵列基板显示纯色画面时各数据线波形的示意图;
[0021]图6是同一数据线连接两种颜色亚像素单元的阵列基板显示纯色画面时各亚像素单元的充电示意图;
[0022]图7是图6所示的阵列基板显示纯色画面时各数据线波形的示意图;
[0023]图8是图2所示的阵列基板显示混色画面时各亚像素单元的充电示意图;
[0024]图9是图2所示的阵列基板显示混色画面时各数据线波形的示意图;
[0025]图10是图6所示的阵列基板显示混色画面时各亚像素单元的充电示意图;
[0026]图11是图6所示的阵列基板显示混色画面时各数据线波形的示意图。
【具体实施方式】
[0027]下面结合附图和实施例,对本发明的【具体实施方式】作进一步详细描述。以下实施例用于说明本发明,但不用来限制本发明的范围。
[0028]本发明实施方式提供了一种阵列基板,该阵列基板包括多条数据线、多条栅线以及由所述多条数据线与所述多条栅线交叉定义的若干个亚像素单元,每一条栅线连接栅线方向上的一行亚像素单元,每一条数据线交替连接自身不同侧的亚像素单元(即该阵列基板为Z反转型的阵列基板),在该阵列基板中,同一条数据线连接的亚像素单元的颜色相同。
[0029]参见图1,图1是本发明实施方式提供的一种阵列基板的示意图,该阵列基板包括多条数据线(….SLn, SLn+K SLn+2、SLn+3、SLn+4....)、多条栅线(….GLn, GLn+KGLn+2、GLn+3、GLn+4....)以及由所述多条数据线与所述多条栅线交叉定义的呈阵列排布的若干个亚像素单元,该阵列基板为Z反转型(Z Invers1n)的阵列基板,其每一条栅线连接栅线方向上的一行亚像素单元,每一条数据线交替连接自身不同侧的亚像素单元;
[0030]其中,该阵列基板包括三种颜色的亚像素单元,分别为第一颜色的亚像素单元11、第二颜色的亚像素单元12和第三颜色的亚像素单元13,并且第一颜色的亚像素单元、第二颜色的亚像素单元和第三颜色的亚像素单元在每一行中呈周期排布,其中,第一颜色、第二颜色、第三颜色可以分别为红(R)、绿(G)、蓝⑶中的一个,例如,第一颜色可以为红色(R),第二颜色可以为绿色(G),第三颜色可以为蓝色(B),在该阵列基板中,同一条数据线连接的亚像素单元的颜色相同,例如,对于数据线SLn+2,其连接第一颜色的亚像素单元11,对于数据线SLn+3,其连接第二颜色的亚像素单元12,对于数据线SLn+4,其连接第三颜色的亚像素单元13。
[0031]本发明实施方式提供的Z反转型(Z Invers1n)的阵列基板,通过使同一条数据线连接的亚像素单元的颜色相同,当显示纯色画面时,所有数据线均为直流信号,从而使功耗显著降低,并且当显示某一灰阶(即R(Lm),G(Ln),B (Lp),其中m,n,p为O?255间任意整数)时,像素充电时间增加,充电不足风险降低。
[0032]参见图2,图2是本发明实施方式提供的另一种阵列基板的示意图,该阵列基板包括多条数据线(….SLn、SLn+K SLn+2, SLn+3, SLn+4....)、多条栅线(….GLn、GLn+KGLn+2, GLn+3, GLn+4....)以及由所述多条数据线与所述多条栅线交叉定义的若干个亚像素单元,该阵列基板为Z反转型(Z Invers1n)的阵列基板,其每一条栅线连接栅线方向上的一行亚像素单元,每一条数据线交替连接自身不同侧的亚像素单元,该阵列基板包括三种颜色的亚像素单元,分别为第一颜色的亚像素单元11、第二颜色的亚像素单元12和第三颜色的亚像素单元13,并且第一颜色的亚像素单元11、第二颜色的亚像