一种阵列基板、显示面板及其驱动方法
【技术领域】
[0001]本发明涉及液晶显示面板系统领域,尤其涉及一种阵列基板、显示面板及其驱动方法。
【背景技术】
[0002]目前,液晶显示器渐成为现今消费电子产品的重要特色,其广泛应用于具有高分辨率彩色屏幕的移动终端等设备的显示屏中,其中薄膜晶体管液晶显示器(TFT-LCD)是主要的液晶显示器之一。所述薄膜晶体管液晶显示器的每个液晶像素点由一个TFT驱动。
[0003]现有技术中,液晶显示面板中的每一像素由三个子像素单元组,子像素尺寸为长边:短边=3:1,才能保证像素为正方形画面比例不失调。因此,造成显示面板的开口率较小。因为每一像素的面积需要由三个子像素组成,造成每一像素的面积较大,实现显示面板的高分辨率时就可能受限制。同时通过列反转实现点反转的效果时,需要通过增加走线来实现,降低了显示面板的透过率。
[0004]为避免液晶像素点中液晶分子的极性受到直流偏置而遭到破坏,液晶像素点一端的显示电压需要不断的变换,高于或低于另一端的共电极电压(Vcom),但电压差保持固定,使每一液晶像素点的极性不停变换,但显示出的灰阶固定不变。而相邻的液晶像素点的极性的关系决定了极性转换方式,其极性转换方式包括帧反转、行反转、列反转和点反转四种:具体地,帧反转的每一画面中所有相邻的液晶像素点都具有相同的极性,行反转与列反转是同一行或列具有相同极性,相邻行或列具有相反极性,而点反转则是每个液晶像素点与其相邻的液晶像素点均具有相反极性。其中,点反转因为极少出现闪烁现象(Flicker)和串扰等现象(Crosstalk)、显示效果最佳,而成为主流方式。然而,在相同的共电电压下,点反转需要栅极线输出电压的变动频率与变动电压大小最大,因此点反转的耗电功率最大。
[0005]综上所述,现有的显示面板中,当显示面板的面积固定时,显示面板因为每一像素的面积较大,造成显示面板的分辨率受限,且显示面板的开口率较小,降低了显示面板的透过率。
【发明内容】
[0006]本发明实施例提供了一种阵列基板、显示面板及其驱动方法,用以提高阵列基板的分辨率,且增加阵列基板的开口率,从而增加阵列基板的透过率。
[0007]本发明实施例提供了一种阵列基板,该阵列基板包括多个直角三角形的子像素,每一子像素与相邻的直角三角形的子像素构成一个矩形的虚拟像素,且所述虚拟像素呈阵列排布;
[0008]每相邻四个直角三角形的子像素组成一个菱形的物理像素,其中所述四个直角三角形的子像素分别属于不同的虚拟像素。
[0009]通过本发明实施例提供的阵列基板,将阵列基板中每一子像素设计成直角三角形,且每一子像素与相邻的直角三角形的子像素构成一个矩形的虚拟像素,且所述虚拟像素呈阵列排布;每相邻四个直角三角形的子像素组成一个菱形的物理像素,其中所述四个直角三角形的子像素分别属于不同的虚拟像素。从而可见,本发明中采用直角三角形的子像素设计像素结构,利用每两个子像素构成一个矩形的虚拟像素,利用每四个子像素组成一个菱形的物理像素,不管是菱形还是矩形,其像素尺寸都比现有技术中的像素尺寸小,而且,该像素结构中的每一虚拟像素可以结合pentile算法实现pentile显示,每一菱形物理像素可以实现普通的像素显示,且因为每一虚拟像素由两个直角三角形的子像素组成的开口率,比现有技术中每一像素由三个面积相等的子像素组成的开口率大。因此,本发明实施例提供的阵列基板,可以提高该阵列基板的分辨率,且增加阵列基板的开口率,从而增加阵列基板的透过率。
[0010]较佳地,所述每一子像素的形状为等腰直角三角形。
[0011]较佳地,所述每一矩形的虚拟像素中包括两个薄膜晶体管,其中,每一等腰直角三角形的子像素包括一个薄膜晶体管,所述两个薄膜晶体管处于矩形的虚拟像素的对角处。
[0012]较佳地,该阵列基板还包括:位于每相邻两行虚拟像素之间的两行栅线,分别为第一栅线和第二栅线,以及位于每相邻两列虚拟像素之间的一列数据线,其中,
[0013]所述第一栅线与每一数据线的每一交叉位置设置有一等腰直角三角形的子像素内的薄膜晶体管,每一交叉位置的薄膜晶体管分别连接该第一栅线以及该交叉位置处的数据线;
[0014]所述第二栅线与每一数据线的每一交叉位置设置有一等腰直角三角形子像素内的薄膜晶体管,每一交叉位置的薄膜晶体管分别连接该第二栅线以及该交叉位置处的数据线;
[0015]并且,所述第一栅线与所述第二栅线与同一数据线的交叉位置处设置的两个薄膜晶体管处于对角位置,所有所述对角位置处的两个薄膜晶体管的排布方式相同。
[0016]较佳地,该阵列基板还包括:位于每相邻两个等腰直角三角形的子像素的斜边之间的公共电极线。
[0017]通过在每相邻两个等腰直角三角形的子像素的斜边之间设置公共电极线,从而减小公共电极的电阻,防止显示面板呈绿色。
[0018]较佳地,所述公共电极线通过等腰直角三角形的子像素的斜边连接不同行的虚拟像素。
[0019]较佳地,所述公共电极线与所述薄膜晶体管的源漏极所处的层同层设置。
[0020]较佳地,所述薄膜晶体管的沟道在阵列基板上的投影为L型,且所述L型的长边与数据线平行,所述L型的短边与数据线垂直。
[0021]将薄膜晶体管的沟道设置成L型结构,从而减小薄膜晶体管的面积,使得阵列基板的显示区域增大,从而增大显示面板的开口率。
[0022]较佳地,所述公共电极线通过等腰直角三角形的子像素的斜边连接同一行的虚拟像素。
[0023]较佳地,所述公共电极线与所述薄膜晶体管的栅极同层设置。
[0024]较佳地,所述薄膜晶体管的沟道在阵列基板上的投影为L型,且所述L型的长边与数据线垂直,所述L型的短边与数据线平行。
[0025]较佳地,至少一个等腰直角三角形的子像素的公共电极上包括一个过孔,用于通过所述过孔和公共电极线连接不同等腰直角三角形的子像素的公共电极。
[0026]较佳地,所述公共电极为狭缝电极或者板状电极。
[0027]本发明实施例提供了一种显示面板,包括本发明实施例提供的任一阵列基板。
[0028]本发明实施例提供了一种本发明提供的显示面板的驱动方法,该方法包括:
[0029]在每一帧的显示时间内,对显示面板中相邻两列数据线施加极性相反的信号,且依次对每一栅线施加扫描信号。
【附图说明】
[0030]图1为本发明实施例提供的一种阵列基板的结构示意图;
[0031]图2为本发明实施例提供的第二种阵列基板的结构示意图;
[0032]图3为本发明实施例提供的第三种阵列基板的结构示意图;
[0033]图4为本发明实施例提供的第四种阵