本发明涉及一种多天线无线通信ADC/DAC电路,适用于无线通信领域。
背景技术:
当今社会己经进入一个信息化的时代,没有信息的传递和交流,人们就无法适应现代化快节奏的生活和工作,人们期望随时随地、及时可靠不受时空限制地进行信息交流,提高工作效率和经济效益。移动通信综合利用有线、无线的传输方式,为人们提供了一种快速便捷的通信手段。而随着各种无线通信业务和带宽数据业务的不断发展,频谱资源变得越来越紧张,如何更高效地利用这些有限的频谱资源成为无线通信新技术发展的焦点所在。
随着数字处理技术的迅速发展和成熟,尤其是微处理器及专用数字信号处理芯片的迅速发展和广泛应用,使得数字信号的存储、快速处理成为很容易的事情。相对于传统的模拟技术,数字技术具有以下几个优点:第一,由于数字信号对噪声和电源变化等干扰不敏感,与模拟处理方式相比数字处理方式有更高的精度;第二,数字信号能够方便的保存在各种媒介上,并且不会产生失真及丧失完整性;第三,数字信号处理方式能够比较方便的实现相对复杂的处理算法,并且有利于产品的升级和更新换代;第四,计算机辅助设计技术的发展使得数字技术能够非常方便和有效的实现设计的自动化;此外更重要的是大规模集成电路技术的发展使得数字处理的速度越来越快,集成的功能越来越多,实现的成本越来越低。因而用数字技术来处理模拟信号成为一种必然的趋势。
技术实现要素:
本发明提供一种多天线无线通信ADC/DAC电路,电路构紧凑,加样精度高、速度快,适应性好,取代了传统的移液器,提高了加样效率,解决了多针头加样针头浪费的问题,缩短了芯片检测分析周期。
本发明所采用的技术方案是。
多天线无线通信ADC/DAC电路由模拟输入电路、时钟输入电路、电源电路构成。
所述模拟输入电路因为差分结构对偶次谐波有较好的抑制,ADS6425单端模拟信号由变压器转换为差分模拟信号,然后送到ADS6425实现模数转换,与单端输入相比采用差分输入大约可以提高3dB信噪比。ADC的前端设计可用放大器或变压器,然而由于放大器是有源器件,它有一定的谐波失真和较宽频带内的白噪声。这些噪声和谐波失真都降低了运放的信噪比(SNR)和有效位数(ENOB)。当放大器的SNR高于ADC的SNR时,此时ADC噪声是比较恶劣的,对于高分辨率的ADC极大的影响了它的有效位数。而作为无源器件的变压器,它的噪声和谐波失真是很微小的,本电路选用Mini-Circuits公司的变压器WBC1-1 TLB作为ADC前端输入配置。
所述时钟输入电路中,为满足读取数据时序要求,ADC时钟由FPGA提供。由于ADS6425芯片属于差分时钟输入,因此需要将FPGA中输出的单端时钟变为差分时钟,以满足器件对时钟的要求。采用变压器来实现单端输入转差分输出的功能。其中变压器TC4-1W也选用Mini-Circuits公司的宽带变压器,该变压器工作频带范围宽,配合简单的电阻网络及滤波电容就可以使单端输入信号转为差分输出信号。CK6、CK5、CK8滤除时钟分量中的低频信号,CK7抵消寄生电容保证变压器的输入带宽。
所述电源电路采用LT1764A芯片构成3.3V电源,为ADS6425芯片构成的模拟输入电路供电,ADS6425提供了一些灵活的接入ASIC和FPGA的方法。可通过并行和串行控制实现,最高采样频率,位时钟频率和输出数据速率将取决于选定的接口选项。
本发明的有益效果是:电路构紧凑,加样精度高、速度快,适应性好,取代了传统的移液器,提高了加样效率,解决了多针头加样针头浪费的问题,缩短了芯片检测分析周期。
附图说明
下面结合附图和实施例对本发明进一步说明。
图1是本发明的模拟输入电路。
图2是本发明的时钟输入电路。
图3是本发明的电源电路。
具体实施方式
下面结合附图和实施例对本发明作进一步说明。
如图1,模拟输入电路因为差分结构对偶次谐波有较好的抑制,ADS6425单端模拟信号由变压器转换为差分模拟信号,然后送到ADS6425实现模数转换,与单端输入相比采用差分输入大约可以提高3dB信噪比。ADC的前端设计可用放大器或变压器,然而由于放大器是有源器件,它有一定的谐波失真和较宽频带内的白噪声。这些噪声和谐波失真都降低了运放的信噪比(SNR)和有效位数(ENOB)。当放大器的SNR高于ADC的SNR时,此时ADC噪声是比较恶劣的,对于高分辨率的ADC极大的影响了它的有效位数。而作为无源器件的变压器,它的噪声和谐波失真是很微小的,本电路选用Mini-Circuits公司的变压器WBC1-1 TLB作为ADC前端输入配置。
如图2,时钟输入电路中,为满足读取数据时序要求,ADC时钟由FPGA提供。由于ADS6425芯片属于差分时钟输入,因此需要将FPGA中输出的单端时钟变为差分时钟,以满足器件对时钟的要求。采用变压器来实现单端输入转差分输出的功能。其中变压器TC4-1W也选用Mini-Circuits公司的宽带变压器,该变压器工作频带范围宽,配合简单的电阻网络及滤波电容就可以使单端输入信号转为差分输出信号。CK6、CK5、CK8滤除时钟分量中的低频信号,CK7抵消寄生电容保证变压器的输入带宽。
如图3,电源电路采用LT1764A芯片构成3.3V电源,为ADS6425芯片构成的模拟输入电路供电,ADS6425提供了一些灵活的接入ASIC和FPGA的方法。可通过并行和串行控制实现,最高采样频率,位时钟频率和输出数据速率将取决于选定的接口选项。