伪随机码电法仪的制造方法与工艺

文档序号:11057086阅读:来源:国知局
技术总结
本发明公开了一种伪随机码电法仪,包括发射机和接收机,发射机包括FPGA处理模块、稳流源模块和ADC数据采集模块,FPGA处理模块包括主控CPU和与之连接的用于时序控制的FPGA,稳流源模块包括依次连接的驱动电路、稳流电源和标准电阻,ADC数据采集模块包括依次连接的运算放大器、差分放大器、ADC、双口RAM、DSP,还包括用于算法集成的CPLD,所述CPLD分别与ADC、双口RAM和DSP连接,所述FPGA通过同步接口与CPLD连接,所述DSP连接有RAM,且通过USB控制器连接在PC上位机上,接收机包括依次连接的SMA接头、运算放大器、差分放大器、ADC、FPGA和DSP,还包括分别与FPGA和DSP连接的主控CPU,DSP通过USB MCU模块连接在PC上位机上。本发明提供的伪随机码电法仪抗干扰能力强,勘探效率高,可以适应复杂环境。

技术研发人员:罗延钟;陆占国;黄伟才;孙国良
受保护的技术使用者:北京桔灯地球物理勘探股份有限公司
文档号码:201310350587
技术研发日:2013.08.13
技术公布日:2017.05.24

当前第3页1 2 3 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1