用于近海流探测的全数字超高频雷达系统及其数据处理方法
【技术领域】
[0001]本发明属于雷达技术领域,涉及超高频雷达系统,尤其涉及一种用于近海流探测的全数字超高频雷达系统及其数据处理方法。
【背景技术】
[0002]雷达可以获得的精度最终取决于信号干扰比(SIR)或信号噪声比(SNR),雷达信号处理的目的就是为了提高这些指标。传统的接收机采用超外差式结构使用了模拟乘法器对回波进行解调,由于半导体器件的非线性使得信号产生交调失真,最明显的是三阶交调,虽然通过脉冲压缩技术可以明显提高回波信噪比,然而却无法消除交调失真,因为模拟乘法器产生的失真并非白噪声成分,脉冲压缩会误认为其是回波信号本身的一部分。为了消除模拟混频器引入的交调失真,最好的解决方法就是在数字域混频,利用理想的数字乘法器代替具有非线性特性的模拟乘法器。这也是本发明所使用的方法,利用高速AD对回波信号直接射频采样,然后在数字域实现混频得到低频信号,再降采样后进行进一步分析。此方法有效避免了模拟乘法器引入的失真,使得回波信号携带信息得到有效利用。
[0003]近年美国劳雷工业公司在其海洋探测雷达系统SeaSonde的基础上推出了超高频河流非接触探测系统RiverSonde,RiverSonde工作频率在420至450MHz,发射机发射功率在1W,最大探测距离300m,最高可测流速4m/s,其接收机便采用了全数字结构。在武汉大学申请的名为:一种全数字高频雷达装置、专利号为:201220632452.8的专利中,该装置工作在高频频段,对天线接受来的信号直接奈奎斯特采样,在数字信号处理器中实现下变频;由于模数转换器的采样率存在上限,因此该方案不适合用于超高频系统中。
[0004]目前对于近海流的检测技术有了长足的发展,产生了许多新的自动化检测技术。除了常规的浮标法水面流速测试外,图像法、光电传感法、声学多普勒流速测试均已成为新的测试手段。但是以上几种测试方法都或多或少存在固有的缺陷,如常规的浮标测量法,测量仪器需要与海水直接接触,这对仪器设备的维护成本大大地提升,且其只能测得某一点的流速;而普通的光电传感测试方法在流场情况复杂、需要测试多点流速时,需要大量的硬件设施,测量结果的可靠性下降,成本也提高了。
[0005]武汉大学于2005年发明了“用雷达电波探测江河湖泊表面流速的方法及其雷达系统”(专利号:201220632452.8),该发明采用传统的超外差式接收机雷达用来测量河流流速,由于使用了模拟混频器,其硬件结构复杂,可靠性相对于全数字接收机较差,且其仅用于河流流速的测量,相对于近海流,河流模型较简单,数据处理相对容易。
【发明内容】
[0006]针对【背景技术】存在的问题,本发明提供一种用于近海流探测的全数字超高频雷达系统及其数据处理方法。
[0007]本发明的技术方案如下: 一种用于近海流探测的全数字超高频雷达系统,
包括发射电路、接收电路;发射电路包括依次连接的发射天线、发射机、数字信号源、时钟源;接收电路包括依次连接的接收天线阵列、模拟前端、模数转换模块、FPGA、USB模块和上位机;时钟源为模数转换模块、FPGA、数字信号源提供相干时钟信号,电源模块为整个系统提供稳定的供电。
[0008]所述FPGA包括控制器、帧同步控制器、本振信号发生器、带通采样模块、数字混频器、CIC滤波器、FIFO缓冲器;控制器分别与帧同步控制器、数字信号源连接,帧同步控制器分别与本振信号发生器、数字混频器、数字信号源连接,本振信号发生器与数字混频器连接,模数转换模块、带通采样模块、数字混频器、CIC滤波器、FIFO缓冲器、USB模块依次连接。
[0009]所述FPGA选用ALTERA公司的CYCLONE V系列,并在其内部生成了 N10S II控制器作为系统控制中心,用于初始化数字信号源和帧同步控制器。
[0010]所述发射天线和接收天线阵列均由八木天线组成,其中接收天线阵列由8个天线组成,8个天线呈直线等间距排列,间距为发射信号半波长;发射天线位于接收天线阵列左前端,相距超过10米。
[0011]所述数字信号源用来产生雷达发射信号,数字信号源采用直接信号合成DDS技术,选用集成DDS芯片AD9910 ;本系统采用线性扫频中断连续波FMICW作为雷达的发射信号,其中FMICW的中心频率为340Mhz,带宽为15Mhz,扫频周期设置为0.04s。
[0012]所述模数转换模块的模拟信号输入通道带宽大于雷达工作频段;采用的是带通等效采样完成对天线回波的射频采样。
[0013]所述模拟前端包括接收开关、射频放大器和射频带通滤波器,接收开关用于保护接收机,防止直达波过强阻塞接收机,射频放大器采用两级放大,总增益为45dB,带通滤波器中心频率340Mhz,带宽15MHz用于抗混叠滤波。
[0014]所述时钟源包括温补晶振、数字锁相环芯片和时钟缓冲芯片;温补晶振提供高稳定的时钟源,经过数字锁相环芯片产生两路时钟,一路用于数字信号源,一路作为时钟缓冲芯片的输入,时钟缓冲芯片输出9路时钟,其中8路用于8通道模数转换模块,1路用于FPGAo
[0015]一种基于上述系统的数据处理方法,包括FPGA部分和上位机部分;其中FPGA部分的处理方法为对信号进行直接射频带通采样,与本振信号数字混频再经过CIC滤波器后得到低频数字解调信号,将此信号通过USB模块传输到上位机,为了保证传输的稳定性,在CIC滤波器和USB模块之间加入了一个FIFO缓冲器,此外在FPGA中实现了帧同步控制器用于系统同步操作;上位机部分的处理方法为对USB模块上传来的信号做两次DFT变换得到距离多普勒谱,并且对各个通道数据通道校准,再使用MUSIC算法进行D0A估计,最后计算出各个方位的径向流。
[0016]所述径向流的计算采用的原理是利用海流对雷达电磁波的布拉格散射产生的多普勒频移进行测速。
[0017]与现有技术相比,本发明具有以下优点和积极效果:
1、本发明所述全数字超高频雷达系统结构简单、体积小、成本低;由于在数字域中实现下变频,在模拟前端中去除了模拟混频器部分,从而得以大大简化,且信号质量得到很大的提升,不需要考虑三阶交调等干扰问题;整个接收机电路调试难度大大简化,结构紧凑,可实现便携式雷达装置。由于本系统中所有模块的时钟全部来源于同一个高质量时钟源,因此模块之间的相位极其同步,系统的相位稳定度大大提升。
[0018]2、相对于传统的超外差式超高频雷达系统,本全数字超高频雷达系统具有明显的优点和经济价值。对于本发明所述的数据处理方法条理清晰,易于实现,其中很大一部分处理方法都在一块FPGA中实现,大大简化了系统的复杂度,同时也降低了成本。
【附图说明】
[0019]图1为本发明实施例的系统框图。
[0020]图2为本发明实施例的本振信号数字斜坡发生器原理图。
[0021]图3为本发明实施例的时钟源和数字信号源结构框图。
[0022]图4为本发明实施例的模拟前端结构框图。
[0023]图5为本发明实施例的帧同步控制器时序图。
[0024]图6为本发明实施例的实验结果(距离谱图)。
[0025]图7为本发明实施例的实验结果(多普勒谱图)。
[0026]图8为本发明实施例的实验结果(距离多普勒图)。
【具体实施方式】
[0027]下面结合附图和实施例详细说明:
图1是本发明的系统框图,本发明的雷达系统硬件由发射电路和接收电路组成,发射电路包括依次连接的发射天线、发射机、数字信号源、时钟源;接收电路包括依次连接的接收天线阵列、模拟前端、模数转换器、FPGA、USB模块和上位机;时钟源为模数转换器、FPGA、数字信号源提供相干时钟信号,电源模块为整个系统提供稳定的供电。
[0028]本发明的数据处理方法分为FPGA部分和上位机部分,其中FPGA部分的处理方法为对信号进行直接射频带通采样,与本振信号数字混频再经过CIC滤波器后得到低频数字解调信号,将此信号通过USB模块传输到上位机,为了保证传输的稳定性,在CIC滤波器和USB模块之间加入了一个FIFO缓冲器,此外在FPGA中实现了帧同步控制器用于系统同步操作;上位机部分的处理方法为对USB模块上传来的信号做两次DFT变换得到距离多普勒谱,并且对各个通道数据通道校准,再使用MUSIC算法进行