本发明属于电子技术领域,涉及模拟集成电路技术领域,具体的说是涉及一种具有快速响应和动态补偿的ldo(低压差线性稳压器)电路。
背景技术:
低压差线性稳压器具有非常广的应用范围,其用以提供一个经调整后的稳定输出的电源电压。在类似于手机、照相机、平板和笔记本电脑等移动电源的操作上提高ldo的性能是很有必要的,其有利于提高产品使用寿命和待机时间。
传统ldo电路结构如图1所示。其由第一增益级、第二增益级和输出级组成。第一增益级中r1和c1组成补偿网络。mp4为输出功率管、r4代表输出滤波电容c2上的寄生电阻、r2和r3为输出分压电阻、iload为负载。将基于以下几点和方法对图1所示ldo进行分析:1、r4阻值较低;2、r4和c2在系统传输函数中引入了高频零点,其位于环路单位增益带宽以外,且不影响系统的稳定性。
系统主极点位于输出端,由c2决定:
ro为mos管的输出阻抗,其可由电路负载电流(iload)以及mos管的沟道长度调制系数(λ)来表示:
λ≈0.1v-1,对于低噪声应用r2+r3在100kω量级。因此当il≥1ma时主极点随着负载电流的增大而增大,表达式有:
图1中ldo环路的dc增益和开环传输函数为:
gm为mos管的跨导,
μn为nmos沟道电子迁移率,cox为mos管单位面积栅电容。
将(2)、(3)和(5)式代入(4)式有:
由(6)和(7)式知,直流增益gdc为负载电流iload的减函数。
由于第一增益级的高输出阻抗,系统产生了第二主极点:
cmn3代表mos管mn3栅极总的等效电容。
考虑r1和c1组成的补偿网络后,第二主极点变为:
由补偿网络r1和c1引入的零极点对为:
从(9)、(10)和(11)中可以看出,经补偿后p2<zc<pc,环路稳定性得到提升,近似为一阶系统。
但由(3)式知主极点大小正比于iload,且由(6)式知环路增益正比于
因此单位增益带宽正比于
同时为了驱动应用所要求的负载,输出功率管面积通常较大,其栅极寄生电容在pf量级。面对负载大范围的变化,会要求功率管栅极电压有几伏的波动。但功率管栅极电压的变化速度受限于对其充放电电流的大小,即图1中mn3所能提供的电流。高的瞬态响应速度要求高的静态电流(通常采用较大的输出滤波电容来减小瞬态纹波,但这样会减小环路带宽,不利于降低电路输出噪声),因此在传统结构的ldo中难以同时满足快速瞬态响应和低静态功耗的要求。
因此传统ldo中,其最大优势为低输出纹波和噪声。但受限于结构,传统ldo难以满足:1、输出端极点随负载变化而变化,环路难以保证在所有负载情况下都稳定。2、电路低功耗和快速响应的要求。3、需要较大的输出滤波电容。
技术实现要素:
本发明的目的,就是针对传统ldo电路所存在的问题,提出一种具有动态补偿和快速瞬态响应的ldo电路。
本发明的技术方案:一种具有动态补偿和快速瞬态响应的ldo电路,如图2所示,包括输入级、多环路增益级、输出级和负载级。
优选的,所述输入级由第一电流源i1、第一pmos管mp1、第二pmos管mp2、第三pmos管mp3、第一nmos管mn1、第二nmos管mn2构成。
优选的,所述多环路增益级由第二电流源i2、第一电容c1、第四pmos管mp4、第五pmos管mp5、第六pmos管mp6、第三nmos管mn3、第四nmos管mn4、第五nmos管mn5、第六nmos管mn6、第七nmos管mn7、第八nmos管mn8、第九nmos管mn9组成。
优选的,所述输出级由第一电压源v1、第一电阻r1、第七pmos管mp7、第十nmos管mn10、第十一nmos管mn11组成。
优选的,所述负载级由电流源iload、第二电容c2、第二电阻r2、第三电阻r3、第四电阻r4组成。
优选的,所述第一电流源i1其上端与电源相连,其下端接第一pmos管mp1源极;第一pmos管mp1其栅极接端口vref,其源极接第二pmos管mp2源极,其漏极接第一nmos管mn1漏极;第二pmos管mp2其栅极接vfb,其源极接第三pmos管mp3漏极,其漏极接第二nmos管mn2漏极;第三pmos管mp3其栅极接vg,其源极接电源,其漏极接第一电流源i1下端;第一nmos管mn1其栅极接第一pmos管mp1漏极,其源极接地,其漏极接第一pmos管mp1漏极;第二nmos管mn2其栅极接第一nmos管mn1栅极,其源极接地,其漏极接第二pmos管mp2漏极。
优选的,所述第二电流源i2其上端接电源,其下端接第六nmos管mn6漏极;第一电容c1其上极接第二nmos管mn2漏极,其下级接第三nmos管mn3漏极;第四pmos管mp4其栅极接vg,其源极接电源、其漏极接第四nmos管mn4漏极;第五pmos管mp5其栅极接第二pmos管mp2漏极,其源极接vfb,其漏极接第五nmos管mn5;第六pmos管mp6其栅极接第二pmos管mp2漏极,其源极接vfb,其漏极接第九nmos管mn9漏极;第三nmos管mn3其栅极接第四nmos管mn4栅极,其源极接地,其漏极接第一电容c1下极;第四nmos管mn4其栅极接第三nmos管mn3栅极,其源极接地,其漏极接第四pmos管mp4漏极;第五nmos管mn5其栅极接第五pmos管mp5漏极,其源极接地,其漏极接第五pmos管mp5漏极;第六nmos管mn6其栅极接第五nmos管mn5栅极,其源极接地,其漏极接第二电源i2下端;第七nmos管mn7其栅极接第八nmos管mn8源极,其源极接地,其漏极接第八nmos管mn8源极;第八nmos管mn8其栅极接第二电流源i2下极,其源极接第七nmos管mn7栅极,其漏极接接第二电流源i2下极;第九nmos管mn9其栅极接第八nmos管mn8漏极,其源极接地,其漏极接第六pmos管mp6漏极。
优选的,所述第一电压源v1其上端接第十nmos管mn10栅极,其下端接地;第一电阻r1其上端接电源,其下端接vg;第七pmos管mp7其栅极接vg,其源极接电源,其漏极接vout;第十nmos管mn10其栅极接第一电压源v1上极,其源极接第六pmos管mp6漏极,其漏极接vg;第十一nmos管mn11其栅极接第六pmos管mp6漏极,其源极接地,其漏极接vout。
优选的,其中,所述电流源iload其上极接vout,其下极接地;第二电容c2其上极接第二电阻r2下极,其下极接地;第二电阻r2其上极接vout,其下极接第二电容c2上极;第三电阻r3其上极接vout,其下极接第四电阻r4上极;第四电阻r4其上极接第三电阻r3下极,其下极接地。
本发明的有益效果为:1、通过引入动态偏置的方式,使得输入级的增益以及多环路增益级中c1和工作于深线性区的mos电阻rmn3所引入的零极点对与负载电流iload相关,保证了环路在整个负载范围内的稳定性。同时动态偏置的方式使得输入级的单位增益带宽变大,提高了电路的电源抑制比。2、多环路增益级中利用mp6和mn11可以加速输出电容上电荷的卸放,提高重载向轻载跳变时电路的响应速度。mn9可以加速功率管mp7栅极寄生电容上电荷的卸放,提高轻载向重载跳变时电路的响应速度。
附图说明
为了更清楚地说明本发明实施例中的技术方案,下面将对实施例描述中所需要使用的附图作简要介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域的普通技术人员来讲,在不付出创造性劳动性的前提下,还可以根据这些附图获得其他的附图。
图1为传统ldo的电路结构图;
图2为本发明所提出的具有动态补偿和快速瞬态响应的ldo电路图。
具体实施方式
为了使本发明的目的、技术方案和优点更加清楚,下面将结合附图对本发明作进一步地详细描述,显然,所描述的实施例仅仅是本发明一部份实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其它实施例,都属于本发明保护的范围。
下面结合附图对本发明作进一步说明。
本发明提出一种通过:1、通过引入动态偏置的方式,使得输入级的增益以及多环路增益级中c1和工作于深线性区的mos电阻rmn3所引入的零极点对与负载电流iiload相关,保证了环路在整个负载范围内的稳定性。同时动态偏置的方式使得输入级的单位增益带宽变大,提高了电路的电源抑制比。2、多环路增益级中利用mp6和mn11可以加速输出电容上电荷的卸放,提高重载向轻载跳变时电路的响应速度。mn9可以加速功率管mp7栅极寄生电容上电荷的卸放,提高轻载向重载跳变时电路的响应速度。
如图2所示,本发明的电路包括:输入级、多环路增益级、输出级和负载级;
其中所述输入级由第一电流源i1、第一pmos管mp1、第二pmos管mp2、第三pmos管mp3、第一nmos管mn1、第二nmos管mn2构成;所述第一电流源i1其上端与电源相连,其下端接第一pmos管mp1源极;第一pmos管mp1其栅极接端口vref,其源极接第二pmos管mp2源极,其漏极接第一nmos管mn1漏极;第二pmos管mp2其栅极接vfb,其源极接第三pmos管mp3漏极,其漏极接第二nmos管mn2漏极;第三pmos管mp3其栅极接vg,其源极接电源,其漏极接第一电流源i1下端;第一nmos管mn1其栅极接第一pmos管mp1漏极,其源极接地,其漏极接第一pmos管mp1漏极;第二nmos管mn2其栅极接第一nmos管mn1栅极,其源极接地,其漏极接第二pmos管mp2漏极。
所述多环路增益级由第二电流源i2、第一电容c1、第四pmos管mp4、第五pmos管mp5、第六pmos管mp6、第三nmos管mn3、第四nmos管mn4、第五nmos管mn5、第六nmos管mn6、第七nmos管mn7、第八nmos管mn8、第九nmos管mn9组成;所述第二电流源i2其上端接电源,其下端接第六nmos管mn6漏极;第一电容c1其上极接第二nmos管mn2漏极,其下级接第三nmos管mn3漏极;第四pmos管mp4其栅极接vg,其源极接电源、其漏极接第四nmos管mn4漏极;第五pmos管mp5其栅极接第二pmos管mp2漏极,其源极接vfb,其漏极接第五nmos管mn5;第六pmos管mp6其栅极接第二pmos管mp2漏极,其源极接vfb,其漏极接第九nmos管mn9漏极;第三nmos管mn3其栅极接第四nmos管mn4栅极,其源极接地,其漏极接第一电容c1下极;第四nmos管mn4其栅极接第三nmos管mn3栅极,其源极接地,其漏极接第四pmos管mp4漏极;第五nmos管mn5其栅极接第五pmos管mp5漏极,其源极接地,其漏极接第五pmos管mp5漏极;第六nmos管mn6其栅极接第五nmos管mn5栅极,其源极接地,其漏极接第二电源i2下端;第七nmos管mn7其栅极接第八nmos管mn8源极,其源极接地,其漏极接第八nmos管mn8源极;第八nmos管mn8其栅极接第二电流源i2下极,其源极接第七nmos管mn7栅极,其漏极接接第二电流源i2下极;第九nmos管mn9其栅极接第八nmos管mn8漏极,其源极接地,其漏极接第六pmos管mp6漏极。
所述输出级由第一电压源v1、第一电阻r1、第七pmos管mp7、第十nmos管mn10、第十一nmos管mn11组成;第一电压源v1其上端接第十nmos管mn10栅极,其下端接地;第一电阻r1其上端接电源,其下端接vg;第七pmos管mp7其栅极接vg,其源极接电源,其漏极接vout;第十nmos管mn10其栅极接第一电压源v1上极,其源极接第六pmos管mp6漏极,其漏极接vg;第十一nmos管mn11其栅极接第六pmos管mp6漏极,其源极接地,其漏极接vout。
所述负载级由电流源iload、第二电容c2、第二电阻r2、第三电阻r3、第四电阻r4组成;其中电流源iload其上极接vout,其下极接地;第二电容c2其上极接第二电阻r2下极,其下极接地;第二电阻r2其上极接vout,其下极接第二电容c2上极;第三电阻r3其上极接vout,其下极接第四电阻r4上极;第四电阻r4其上极接第三电阻r3下极,其下极接地。
本发明的工作原理为:
此时调零电阻由工作于线性区的mn3代替(vth(n)为nmos管阈值电压):
此时图1中调零电阻r1由线性mos电阻rmn3代替:
式(16)显补偿网络所产生的零点与
合理设置参数使得
cp为在输入级的输出端的总等效电容。
因此p2正比于iload,且
此时输入级的单位增益带宽(ugfinput)为:
此时输入级的单位增益带宽正比于
考虑动态偏置的情况重新计算(4)式,并和(3)、(6)、(17)式一起带入(12)式,则对环路单位增益带宽有:
此时ugf、zc、pc皆正比于
同时本发明通过多环路增益级提高了电路瞬态响应的速度:
当由轻载跳重载时,mp5和mp6中电流减小,通过电流源i2使得mn9栅极电压上升,通过mn10加速对功率管mp7栅极电荷的卸放,从而使功率管栅极电位快速降至稳定值,提高响应速度。
当由重载跳轻载时,mp5和mp6中电流增大,通过mn6使得mn9栅极电压下降,从而使得mn11栅极电压快速上升,利用mn11对输出滤波电容上电荷进行快速卸放,提高响应速度。
综上所述,1、本发明利用了动态偏置结构使得环路单位增益带宽以及补偿网络所产生的零级点对均与
尽管已描述了本发明的优选实施例,但本领域内的技术人员一旦得知了基本创造性概念,则可对这些实施例作出另外的变更和修改。所以,所附权利要求意欲解释为包括优选实施例以及落入本发明范围的所有变更和修改。
显然,本领域的技术人员可以对本发明进行各种改动和变型而不脱离本发明的精神和范围。这样,倘若本发明的这些修改和变型属于本发明权利要求及其等同技术的范围之内,则本发明也意图包含这些改动和变型在内。