控制电路的制作方法
【技术领域】
[0001] 本实用新型设及控制电路,具体地设及一种利用锁存器为控制巧片扩展端口的控 制电路。
【背景技术】
[000引在现有技术的电热烹任器控制电路(IH是Imluction Heating的缩写,即"诱导 加热",或称"感应加热")中,通常AD检测模块(AD是Analog/Digital的缩写,即"模数转 化")、驱动模块直接与控制巧片相连。在用于电热烹任器的控制电路中,AD检测模块通常包 括温度传感器回路(如IGBT(绝缘栅双极型晶体管)温度传感器回路、底部温度传感器回 路和上盖温度传感器回路)、电压检测回路、电流检测回路等,与控制巧片的AD端口连接, 驱动模块通常包括IGBT驱动回路、风扇驱动回路、继电器驱动回路、测温驱动回路等,与控 制巧片的I/O端口连接。然而,由于控制巧片的端口有限,无法满足一个AD端口连接一个 AD检测模块、一个I/O端口连接一个驱动模块的需求,实现端口的复用不可或缺。因此,迫 切需要解决控制巧片端口有限的问题。 【实用新型内容】
[0003] 为解决上述问题,本实用新型提供了一种控制电路,所述控制电路包括:
[0004] 控制巧片,具有若干个AD端口和I/O端口;
[0005] 锁存器巧片,具有一个输出使能端口、一个锁存使能端口、若干个输入端口和若干 个输出端口,所述控制巧片的一个所述AD端口连接所述锁存器巧片的一个所述输入端口, 且所述锁存器巧片的所述锁存使能端口与所述控制巧片的一个所述I/O端口连接;
[0006] 驱动模块,连接到所述锁存器巧片的所述输出端口;
[0007] 输出使能端口 Out化连接低电平或接地W使所述锁存器巧片处于输出使能状态。 [000引优选地,所述输出使能端口 Out化连接所述控制巧片的另一个所述I/O端口,另 一个所述I/O端口可输出低电平。
[0009] 优选地,一个所述I/O端口可输出高电平H W使所述锁存器巧片处于锁存不使能 状态,一个所述AD端口可设置为输出口,并通过所述锁存器巧片的所述输出端口 Out输出 信号W控制所述驱动模块工作。
[0010] 优选地,所述驱动模块包括第一驱动模块和第二驱动模块,所述锁存器巧片的输 出端口 Out分别与第一驱动模块、第二驱动模块相连接,所述控制巧片的一个所述AD端口 可设置为输出口,并通过所述锁存器巧片的所述输出端口 Out输出不同的信号W分别控制 所述第一驱动模块和所述第二驱动模块工作。
[00川优选地,控制电路还包括AD检测模块,所述AD检测模块连接到所述控制巧片的一 个所述AD端口且连接到所述锁存器巧片的一个所述输入端口 In。
[0012] 优选地,一个所述I/O端口可输出低电平L W使所述锁存器巧片处于锁存使能状 态,一个所述AD端口设置为AD输入口,W检测所述AD检测模块的信号。
[0013] 优选地,所述AD检测模块包括第一 AD检测模块和第二AD检测模块,所述第一 AD 检测模块和第二AD检测模块同时连接所述控制巧片的一个所述AD端口,且连接到所述锁 存器巧片的一个所述输入端口 In。
[0014] 优选地,所述第一 AD检测模块通过其滤波回路连接到所述控制巧片的一个所述 AD端口和所述锁存器巧片的一个所述输入端口 In,所述第二AD检测模块通过其滤波回路 连接到所述控制巧片的一个所述AD端口和所述锁存器巧片的一个所述输入端口 In。
[0015] 优选地,所述滤波回路是RC回路。
[0016] 优选地,所述驱动模块驱动AD检测模块或者IGBT开通模块或者风扇启动模块或 者继电器启动模块。
[0017] 本实用新型的技术效果和优势在于,利用锁存器巧片为控制巧片实现了在AD端 口扩展I/O端口的功能,解决了控制巧片端口资源有限的问题。
【附图说明】
[0018] 本实用新型的优点和特征通过如下的参照附图描述的实施方案会变得显而易见, 在附图中:
[0019] 图1是现有技术的控制电路模块示意图;
[0020] 图2-1至图2-4示出本实用新型的控制电路的各个实施方案的模块示意图。
[0021] 图3示出了本实用新型的实施方案的【具体实施方式】电路图。
【具体实施方式】
[0022] 图1是现有技术的用于电热烹任器的控制电路,在图1中示出控制巧片2、IGBT温 度检测模块31、底部温度检测模块51、上盖温度检测模块52。控制巧片2的未被使用的AD 端口有3个,可W分别连接S个AD检测模块,也即IGBT温度检测模块31、底部温度检测模 块51和上盖温度检测模块52,实时采样温度。W底部温度检测模块51的控制回路为例, 当需要采集底部温度时,将与底部温度检测模块51相连的AD端口设为输入口,采集输入信 号。
[0023] 图2-1至图2-4示出本实用新型的控制电路的各个实施方案的模块示意图。如图 2-1所示,本实用新型的控制电路包括:控制巧片2,具有若干个AD端口和I/O端口;锁存器 巧片6,具有一个输出使能端口 Out En、一个锁存使能端口 Latch、若干个输入端口 In和若 干个输出端口 Out,控制巧片2的一个AD端口连接锁存器巧片6的一个输入端口,且锁存器 巧片6的锁存使能端口 Latch与控制巧片2的一个I/O端口连接;AD检测模块3,连接到控 制巧片2的AD端口且连接到锁存器巧片6的输入端口 In ;驱动模块4,连接到锁存器巧片 6的输出端口 Out ;输出使能端口 Out化接地W使锁存器巧片6输出使能。
[0024] 图2-1中所示的实施方案中控制电路的工作原理如下:
[0025] I/O端口输出高电平H,锁存使能端口 Latch在锁存不使能状态,控制巧片2设置 AD端口为输出口,并设置AD端口向锁存器巧片6的输入端口 In输入信号,使得输出端口 Out输出信号与输入端口 In输入信号相同,从而控制驱动模块4工作;
[0026] I/O端口输出低电平L,锁存使能端口 Latch在锁存使能状态,控制巧片2设置AD 端