本发明涉及可编程逻辑器件领域,具体涉及一种显示可编程逻辑器件更新进度的方法、系统、设备以及存储介质。
背景技术:
在服务器或存储器的应用中,可编程逻辑器件会因开发的进程或是除错等因素而需要被重新烧录,而无论是产品研发阶段还是量产阶段,服务器或存储器常常会在不同的地方或国家,此时远程更新可编程逻辑器件就会是必要的功能。
但是下达更新可编程逻辑器件命令的与实际执行更新的设备往往是在不同位置。以往远程更新仅能从命令发送端得知当前的烧录进度,也即通常只有执行更新的源头端能够知道更新的状态或进度。而在设备端的可编程逻辑器件(指被烧录的服务器及存储器)则无法直接地知道目前可编程逻辑器件的烧录状态及进度,这样被更新端无法从手边的系统直觉地知道是否被更新,或更新进度为何。
甚至在执行更新的源头端也无法知道此次的更新是否成功,仅能在更新完后去确认可编程逻辑器件的烧录版本来得知更新是否成功,这样的操作会给使用者带来较差的体验。
技术实现要素:
有鉴于此,为了克服上述问题的至少一个方面,本发明实施例提出一种显示可编程逻辑器件更新进度的方法,包括基于可编程逻辑器件执行以下步骤:
响应于接收到远程更新请求,建立与发光元件和控制台端口的连接;
循环接收更新进度;
根据所述更新进度生成第一控制信号和第二控制信号;
将所述第一控制信号和第二控制信号分别发送到所述发光元件和所述控制台端口以显示所述更新进度;
响应于接收到远程更新完毕信号,断开与所述发光元件和所述控制台端口的连接。
在一些实施例中,根据所述更新进度生成第一控制信号和第二控制信号,进一步包括:
对接收到的相邻的两个所述更新进度之间的差值进行线性化处理;
基于线性化处理的差值生成所述第一控制信号和所述第二控制信号。
在一些实施例中,基于线性化处理的差值生成所述第一控制信号,进一步包括:
基于线性化处理的差值得到多个连续的更新进度;
根据多个连续的更新进度分别输出控制发光元件亮度和数量的第一控制信号。
在一些实施例中,基于线性化处理的差值生成所述第二控制信号,进一步包括:
基于线性化处理的差值得到多个连续的更新进度;
将多个连续的更新进度分别转化成百分比的ascii码以输出到所述控制台端口。
基于同一发明构思,根据本发明的另一个方面,本发明的实施例还提供了一种显示可编程逻辑器件更新进度的系统,包括:
第一响应模块,所述第一响应模块配置为响应于接收到远程更新请求,建立与发光元件和控制台端口的连接;
接收模块,所述接收模块配置为循环接收更新进度;
生成模块,所述生成模块配置为根据所述更新进度生成第一控制信号和第二控制信号;
发送模块,所述发送模块配置为将所述第一控制信号和第二控制信号分别发送到所述发光元件和所述控制台端口以显示所述更新进度;
第二响应模块,所述第二响应模块配置为响应于接收到远程更新完毕信号,断开与所述发光元件和所述控制台端口的连接。
在一些实施例中,生成模块进一步还配置为:
对接收到的相邻的两个所述更新进度之间的差值进行线性化处理;
基于线性化处理的差值生成所述第一控制信号和所述第二控制信号。
在一些实施例中,生成模块进一步还配置为:
基于线性化处理的差值得到多个连续的更新进度;
根据多个连续的更新进度分别输出控制发光元件亮度和数量的第一控制信号。
在一些实施例中,生成模块进一步还配置为:
基于线性化处理的差值得到多个连续的更新进度;
将多个连续的更新进度分别转化成百分比的ascii码以输出到所述控制台端口。
基于同一发明构思,根据本发明的另一个方面,本发明的实施例还提供了一种计算机设备,包括:
至少一个处理器;以及
存储器,所述存储器存储有可在所述处理器上运行的计算机程序,其特征在于,所述处理器执行所述程序时执行如上所述的任一种显示可编程逻辑器件更新进度的方法的步骤。
基于同一发明构思,根据本发明的另一个方面,本发明的实施例还提供了一种计算机可读存储介质,所述计算机可读存储介质存储有计算机程序,所述计算机程序被处理器执行时执行如上所述的任一种显示可编程逻辑器件更新进度的方法的步骤。
本发明具有以下有益技术效果之一:本发明提出的实施例通过在服务器或存储器等使用端以consoleport及发光元件显示可编程逻辑器件远程更新进度,使用者除了能够知悉系统是否正常工作外,亦可从进度显示的内容了解更新进度。
附图说明
为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的实施例。
图1为本发明的实施例提供的显示可编程逻辑器件更新进度的方法的流程示意图;
图2为本发明的实施例提供的bmc与cpld的连接示意图;
图3为本发明的实施例提供的cpld的结构示意图;
图4为本发明的实施例提供的显示可编程逻辑器件更新进度的系统的结构示意图;
图5为本发明的实施例提供的计算机设备的结构示意图;
图6为本发明的实施例提供的计算机可读存储介质的结构示意图。
具体实施方式
为使本发明的目的、技术方案和优点更加清楚明白,以下结合具体实施例,并参照附图,对本发明实施例进一步详细说明。
需要说明的是,本发明实施例中所有使用“第一”和“第二”的表述均是为了区分两个相同名称非相同的实体或者非相同的参量,可见“第一”“第二”仅为了表述的方便,不应理解为对本发明实施例的限定,后续实施例对此不再一一说明。
根据本发明的一个方面,本发明的实施例提出一种显示可编程逻辑器件更新进度的方法,如图1所示,其可以包括基于可编程逻辑器件执行以下步骤:s1,响应于接收到远程更新请求,建立与发光元件和控制台端口的连接;s2,循环接收更新进度;s3,根据所述更新进度生成第一控制信号和第二控制信号;s4,将所述第一控制信号和第二控制信号分别发送到所述发光元件和所述控制台端口以显示所述更新进度;s5,响应于接收到远程更新完毕信号,断开与所述发光元件和所述控制台端口的连接。
本发明提出的实施例通过在服务器或存储器等使用端以consoleport及发光元件显示可编程逻辑器件远程更新进度,使用者除了能够知悉系统是否正常工作外,亦可从进度显示的内容了解更新进度。
在一些实施例中,在步骤s1响应于接收到远程更新请求,建立与发光元件和控制台端口的连接中,具体的,如图2所示,bmc通过remoteupdaterequest信号通知可编程逻辑器件(例如cpld)进入更新烧录状态,当可编程逻辑器件(例如cpld)接收到bmc发送的远程更新请求时,则建立与发光元件(例如led)和控制台端口(consoleport)的连接。
需要说明的是,可编程逻辑器件远程更新主要是由bmc通过可编程逻辑器件专用的i2c接口来对可编程逻辑器件的configurationflash进行烧录内容的传输,且在烧录过程中/后,可编程逻辑器件仍会继续基于前一个版本的烧录配置正常工作。
在一些实施例中,图2所示的bmc发送的i2cforremoteupdate信号用来传输可编程逻辑器件的具体的更新烧录内容,而i2cfornormal则用来发送远程更新的进度。这样当可编程逻辑器件接收bmc的更新进度后,可通过发光元件及consoleport表示其当前进度。
具体的,当bmc欲执行远程更新时,首先将图2中示出的remoteupdaterequest设为1,接下来通过i2cremoteupdate传输可编程逻辑器件烧录内容。在传送过程中,bmc根据其忙碌程度,不定时的通过i2cfornormal对可编程逻辑器件填入更新进度。该进度可以8位元表示。当更新完成后,bmc设定remoteupdaterequest为0(即发送远程更新完毕信号),以告知可编程逻辑器件远程更新完成。当可编程逻辑器件收到bmc的远程更新请求(即接收到为1的remoteupdaterequest信号)时,可编程逻辑器件会将建立与发光元件及consoleport连接,以显示更新状态。
在一些实施例中,在步骤s3中,根据所述更新进度生成第一控制信号和第二控制信号,进一步包括:
对接收到的相邻的两个所述更新进度之间的差值进行线性化处理;
基于线性化处理的差值生成所述第一控制信号和所述第二控制信号。
具体的,如图3所示,可编程逻辑器件(例如cpld)的i2cslave可以用来接收更新进度,其中更新进度可以以8-bit(0-255)标识。i2cregister为一种缓存,可以用于缓存i2cslave输出的更新进度。而且由于无法预测bmc多久会更新一次进度的清况下,会不断的循环接收bmc发送的更新进度,这样也有可能导致连续两次更新进度并不是连续的,例如上一次接收到的更新进度为120,下一次接收到的更新进度可能为135。
在一些实施例中,基于线性化处理的差值生成所述第一控制信号,进一步包括:
基于线性化处理的差值得到多个连续的更新进度;
根据多个连续的更新进度分别输出控制发光元件亮度和数量的第一控制信号。
具体的,为了能够使得进度显示上会更加顺畅,可以通过图3示出的progresslinearmodule(进度线性模块),其作用在于线性化进度更新的值,例如:第一次从i2cregister获取到bmc发送的更新进度为20,第二次为35,该模组在收到35时,会依序输出21,22,23,24…35。这样发光元件display在收到数值后,则是根据远程更新的进度输出控制发光元件亮度和数量的第一控制信号。依据不同的更新进度值,发光元件display会分别以亮度及发光元件亮的数量表示,以图2的8个发光元件为例,远程更新进度可以有0-255等256个值,故每个发光元件会有32个值,这32个值便以32种亮度来表示,这样实际在显示上会更加顺畅。在bmc更新完成时,发光元件状态为8个灯全亮。
需要说明的是,通过发光元件灯亮的数量只能大概知道更新进度,例如当更新进度达到1/8时,只有1个发光元件灯亮,而当更新进度在1/8到2/8区间时,则可以有两个发光元件灯亮,只不过两个发光元件灯的亮度不同,同时由于人肉眼无法区分发光元件灯的亮度,因此只能通过发光元件灯亮的数量确定大概的更新进度或者更新进度的区间。
在一些实施例中,基于线性化处理的差值生成所述第二控制信号,进一步包括:
基于线性化处理的差值得到多个连续的更新进度;
将多个连续的更新进度分别转化成百分比的ascii码以输出到所述控制台端口。
具体的,为了能够使得进度显示上会更加顺畅,可以通过图3示出的progresslinearmodule(进度线性模块),其作用在于线性化进度更新的值,例如:第一次从i2cregister获取到bmc发送的更新进度为20,第二次为35,当该模组在获取到35时,会依序输出21,22,23,24…35。如此在进度显示上才能达到平滑的效果。并且还可以通过rawtoascii模块会将收到的值化成百分比的ascii码,从让consoletx输出到consoleport。
需要说明的是,由于consoleport输出的是连续的百分比,因此通过consoleport显示更新进度,可以得到确切的更新进度。
在一些实施例中,当bmc离开远程烧录模式时(remoteupdaterequest=0),可编程逻辑器件会清除i2cregister,并释放consoleport及发光元件控制权,使consoleport及发光元件能够操作远程更新外的应用。
需要说明的是,本发明提出的方案不仅仅适用于cpld,还可以适用于其他的可编程逻辑器件,例如fpga等。
本发明提出的实施例通过在服务器或存储器等使用端以consoleport及发光元件显示可编程逻辑器件远程更新进度,使用者除了能够知悉系统是否正常工作外,亦可从进度显示的内容了解更新进度。解决了以往的服务器或存储器在进行可编程逻辑器件远程更新时,使用者无法很直接的知道可编程逻辑器件的更新进度,有时甚至无法知道远程更新的流程是否仍正常运作的问题。
基于同一发明构思,根据本发明的另一个方面,本发明的实施例还提供了一种显示可编程逻辑器件更新进度的系统400,如图4所示,包括:
第一响应模块401,所述第一响应模块401配置为响应于接收到远程更新请求,建立与发光元件和控制台端口的连接;
接收模块402,所述接收模块402配置为循环接收更新进度;
生成模块403,所述生成模块403配置为根据所述更新进度生成第一控制信号和第二控制信号;
发送模块404,所述发送模块404配置为将所述第一控制信号和第二控制信号分别发送到所述发光元件和所述控制台端口以显示所述更新进度;
第二响应模块405,所述第二响应模块405配置为响应于接收到远程更新完毕信号,断开与所述发光元件和所述控制台端口的连接。
在一些实施例中,生成模块进一步还配置为:
对接收到的相邻的两个所述更新进度之间的差值进行线性化处理;
基于线性化处理的差值生成所述第一控制信号和所述第二控制信号。
在一些实施例中,生成模块进一步还配置为:
基于线性化处理的差值得到多个连续的更新进度;
根据多个连续的更新进度分别输出控制发光元件亮度和数量的第一控制信号。
在一些实施例中,生成模块进一步还配置为:
基于线性化处理的差值得到多个连续的更新进度;
将多个连续的更新进度分别转化成百分比的ascii码以输出到所述控制台端口。
基于同一发明构思,根据本发明的另一个方面,如图5所示,本发明的实施例还提供了一种计算机设备501,包括:
至少一个处理器520;以及
存储器510,存储器510存储有可在处理器上运行的计算机程序511,处理器520执行程序时执行如上的任一种显示可编程逻辑器件更新进度的方法的步骤。
基于同一发明构思,根据本发明的另一个方面,如图6所示,本发明的实施例还提供了一种计算机可读存储介质601,计算机可读存储介质601存储有计算机程序指令610,计算机程序指令610被处理器执行时执行如上的任一种显示可编程逻辑器件更新进度的方法的步骤。
最后需要说明的是,本领域普通技术人员可以理解实现上述实施例方法中的全部或部分流程,可以通过计算机程序来指令相关硬件来完成,的程序可存储于一计算机可读取存储介质中,该程序在执行时,可包括如上述各方法的实施例的流程。其中,的存储介质可为磁碟、光盘、只读存储记忆体(rom)或随机存储记忆体(ram)等。上述计算机程序的实施例,可以达到与之对应的前述任意方法实施例相同或者相类似的效果。
此外,典型地,本发明实施例公开的装置、设备等可为各种电子终端设备,例如手机、个人数字助理(pda)、平板电脑(pad)、智能电视等,也可以是大型终端设备,如服务器等,因此本发明实施例公开的保护范围不应限定为某种特定类型的装置、设备。本发明实施例公开的客户端可以是以电子硬件、计算机软件或两者的组合形式应用于上述任意一种电子终端设备中。
此外,根据本发明实施例公开的方法还可以被实现为由cpu执行的计算机程序,该计算机程序可以存储在计算机可读存储介质中。在该计算机程序被cpu执行时,执行本发明实施例公开的方法中限定的上述功能。
此外,上述方法步骤以及系统单元也可以利用控制器以及用于存储使得控制器实现上述步骤或单元功能的计算机程序的计算机可读存储介质实现。
此外,应该明白的是,本文的计算机可读存储介质(例如,存储器)可以是易失性存储器或非易失性存储器,或者可以包括易失性存储器和非易失性存储器两者。作为例子而非限制性的,非易失性存储器可以包括只读存储器(rom)、可编程rom(prom)、电可编程rom(eprom)、电可擦写可编程rom(eeprom)或快闪存储器。易失性存储器可以包括随机存取存储器(ram),该ram可以充当外部高速缓存存储器。作为例子而非限制性的,ram可以以多种形式获得,比如同步ram(dram)、动态ram(dram)、同步dram(sdram)、双数据速率sdram(ddrsdram)、增强sdram(esdram)、同步链路dram(sldram)、以及直接rambusram(drram)。所公开的方面的存储设备意在包括但不限于这些和其它合适类型的存储器。
本领域技术人员还将明白的是,结合这里的公开所描述的各种示例性逻辑块、模块、电路和算法步骤可以被实现为电子硬件、计算机软件或两者的组合。为了清楚地说明硬件和软件的这种可互换性,已经就各种示意性组件、方块、模块、电路和步骤的功能对其进行了一般性的描述。这种功能是被实现为软件还是被实现为硬件取决于具体应用以及施加给整个系统的设计约束。本领域技术人员可以针对每种具体应用以各种方式来实现的功能,但是这种实现决定不应被解释为导致脱离本发明实施例公开的范围。
结合这里的公开所描述的各种示例性逻辑块、模块和电路可以利用被设计成用于执行这里功能的下列部件来实现或执行:通用处理器、数字信号处理器(dsp)、专用集成电路(asic)、现场可编程门阵列(fpga)或其它可编程逻辑器件、分立门或晶体管逻辑、分立的硬件组件或者这些部件的任何组合。通用处理器可以是微处理器,但是可替换地,处理器可以是任何传统处理器、控制器、微控制器或状态机。处理器也可以被实现为计算设备的组合,例如,dsp和微处理器的组合、多个微处理器、一个或多个微处理器结合dsp和/或任何其它这种配置。
结合这里的公开所描述的方法或算法的步骤可以直接包含在硬件中、由处理器执行的软件模块中或这两者的组合中。软件模块可以驻留在ram存储器、快闪存储器、rom存储器、eprom存储器、eeprom存储器、寄存器、硬盘、可移动盘、cd-rom、或本领域已知的任何其它形式的存储介质中。示例性的存储介质被耦合到处理器,使得处理器能够从该存储介质中读取信息或向该存储介质写入信息。在一个替换方案中,存储介质可以与处理器集成在一起。处理器和存储介质可以驻留在asic中。asic可以驻留在用户终端中。在一个替换方案中,处理器和存储介质可以作为分立组件驻留在用户终端中。
在一个或多个示例性设计中,功能可以在硬件、软件、固件或其任意组合中实现。如果在软件中实现,则可以将功能作为一个或多个指令或代码存储在计算机可读介质上或通过计算机可读介质来传送。计算机可读介质包括计算机存储介质和通信介质,该通信介质包括有助于将计算机程序从一个位置传送到另一个位置的任何介质。存储介质可以是能够被通用或专用计算机访问的任何可用介质。作为例子而非限制性的,该计算机可读介质可以包括ram、rom、eeprom、cd-rom或其它光盘存储设备、磁盘存储设备或其它磁性存储设备,或者是可以用于携带或存储形式为指令或数据结构的所需程序代码并且能够被通用或专用计算机或者通用或专用处理器访问的任何其它介质。此外,任何连接都可以适当地称为计算机可读介质。例如,如果使用同轴线缆、光纤线缆、双绞线、数字用户线路(dsl)或诸如红外线、无线电和微波的无线技术来从网站、服务器或其它远程源发送软件,则上述同轴线缆、光纤线缆、双绞线、dsl或诸如红外线、无线电和微波的无线技术均包括在介质的定义。如这里所使用的,磁盘和光盘包括压缩盘(cd)、激光盘、光盘、数字多功能盘(dvd)、软盘、蓝光盘,其中磁盘通常磁性地再现数据,而光盘利用激光光学地再现数据。上述内容的组合也应当包括在计算机可读介质的范围内。
以上是本发明公开的示例性实施例,但是应当注意,在不背离权利要求限定的本发明实施例公开的范围的前提下,可以进行多种改变和修改。根据这里描述的公开实施例的方法权利要求的功能、步骤和/或动作不需以任何特定顺序执行。此外,尽管本发明实施例公开的元素可以以个体形式描述或要求,但除非明确限制为单数,也可以理解为多个。
应当理解的是,在本文中使用的,除非上下文清楚地支持例外情况,单数形式“一个”旨在也包括复数形式。还应当理解的是,在本文中使用的“和/或”是指包括一个或者一个以上相关联地列出的项目的任意和所有可能组合。
上述本发明实施例公开实施例序号仅仅为了描述,不代表实施例的优劣。
本领域普通技术人员可以理解实现上述实施例的全部或部分步骤可以通过硬件来完成,也可以通过程序来指令相关的硬件完成,的程序可以存储于一种计算机可读存储介质中,上述提到的存储介质可以是只读存储器,磁盘或光盘等。
所属领域的普通技术人员应当理解:以上任何实施例的讨论仅为示例性的,并非旨在暗示本发明实施例公开的范围(包括权利要求)被限于这些例子;在本发明实施例的思路下,以上实施例或者不同实施例中的技术特征之间也可以进行组合,并存在如上的本发明实施例的不同方面的许多其它变化,为了简明它们没有在细节中提供。因此,凡在本发明实施例的精神和原则之内,所做的任何省略、修改、等同替换、改进等,均应包含在本发明实施例的保护范围之内。