读卡控制器的制造方法
【专利说明】读卡控制器
[0001]
技术领域
[0002]本发明涉及控制器领域,具体涉及一种读卡控制器。
【背景技术】
[0003]现有的读卡控制器在读取射频卡信息时反应缓慢,用户等待验证的时间长,造成用户体验差。
【发明内容】
[0004]为解决现有的读卡控制器存在的读取射频卡信息时反应缓慢,用户等待验证的时间长,造成用户体验差的问题,本发明提出一种读卡控制器。
[0005]本发明提供的一种读卡控制器,其特征在于,所述读卡控制器与外部的服务器和外射频读卡器相连接;所述读卡控制器包括单片机电路、电平转换电路、第一串行数据通信电路、第二串行数据通信电路、驱动单元、指示电路、发声电路和继电电路;所述单片机电路分别与所述电平转换电路、所述第二串行数据通信电路和所述驱动单元电连接;所述电平转换电路与所述第一串行数据通信电路电连接,所述第一串行数据通信电路与所述服务器相连;所述第二串行数据通信电路与所述射频读卡器相连;所述驱动单元分别与所述指示电路、所述发声电路和所述继电电路电连接。
[0006]进一步的,所述单片机电路包括单片机Ul。
[0007]进一步的,所述单片机电路还包括第一至第三电阻、第一至第五电容和晶振;所述第一电容的一端连接5V电源,另一端与所述单片机Ul的复位P4.7/RST引脚电连接,所述第一电阻的一端接地,另一端电连接于所述第一电容与所述单片机U I的连接节点上;所述第二电容的一端与所述单片机Ul的时钟XTAL2引脚电连接,另一端接地,所述第三电容的一端与所述单片机Ul的时钟XTALl引脚电连接,另一端接地,所述晶振的一端电连接于所述第二电容与所述单片机Ul之间的连接节点上,另一端电连接于所述第三电容与所述单片机Ul之间的连接节点上;所述第二电阻的一端连接5V电源,另一端与所述单片机Ul的复位P4.6/EX_LVD/RST2引脚电连接,所述第三电阻的一端接地,另一端电连接于所述第二电阻与所述单片机U I的连接节点上;所述单片机Ul的供电VCC引脚连接5V电源,所述第四电容的一端电连接于所述单片机Ul与5V电源的连接节点上,另一端接地,所述第五电容的一端电连接于所述单片机Ul与5V电源的连接节点上,另一端接地。
[0008]进一步的,所述单片机Ul的型号为STC12XX5AXXS235CLQFP44。
[0009]进一步的,所述电平转换电路包括电平转换芯片U2、第六至第十电容;所述第六至第九电容构成电荷栗电路,用于提供RS232串口标准电平;所述第八电容的负极与5V电源连接,正极与所述电平转换芯片U2的V+引脚电连接;所述第六电容的两端电连接于所述电平转换芯片U2的Cl+引脚与Cl-引脚之间,且所述第六电容的正极与所述电平转换芯片U2的Cl+引脚电连接;所述第七电容的两端电连接于所述电平转换芯片U2的C2+引脚与C2-引脚之间,且所述第七电容的正极与所述电平转换芯片U2的C2+引脚电连接;所述第九电容的正极接地,负极与所述电平转换芯片U2的V-引脚电连接;所述第十电容的负极接地,正极电连接于所述第八电容的负极与5V电源之间的连接节点上;所述电平转换芯片U2的VCC引脚电连接于所述第八电容的负极与5V电源之间的连接节点上;所述电平转换芯片U2的TlIN引脚与所述单片机Ul的P3.1/TXD引脚电连接,所述电平转换芯片U2的RlOUT引脚与所述单片机Ul的P3.0/RXD引脚电连接。
[0010]进一步的,所述电平转换芯片U2的型号为MAX232E。
[0011]进一步的,所述第一串行数据通信电路包括第四电阻、第五电阻、第一电感、第二电感、第一稳压管和第二稳压管;所述第四电阻的一端与所述电平转换芯片U2的TlOUT引脚电连接,另一端与所述第一电感的一端电连接,所述第一电感的另一端与所述服务器电连接,所述第一稳压管的一端电连接于所述第一电感与所述服务器之间的连接节点上,另一端接地;所述第五电阻的一端与所述电平转换芯片U2的RlIN引脚电连接,另一端与所述第二电感的一端电连接,所述第二电感的另一端与所述服务器电连接,所述第二稳压管的一端电连接于所述第二电感与所述服务器之间的连接节点上,另一端接地。
[0012]进一步的,所述第二串行数据通信电路包括第六至第十二电阻、第三至第四电感、第三至第四稳压管、第十一至第十三电容、第一开关和第二开关;所述第八电阻的一端与12V电源连接,另一端与所述射频读卡器电连接,所述第八电阻为可调电阻,所述第十三电容的一端电连接于所述第八电阻与所述射频读卡器之间的连接节点上,另一端接地;所述第一开关与第二开关均为单刀双掷开关,均包括公共端、第一连接端和第二连接端;所述第十电阻的一端与所述单片机Ul的P3.2/INT0#引脚电连接,另一端与所述第一开关的第一连接端电连接;所述第i^一电阻的一端与所述单片机Ul的PL 0/ADC0/CLK0UT2引脚电连接,另一端与所述第一开关的第二连接端电连接;所述第十二电阻的一端与所述单片机Ul的P3.3/INT1#引脚电连接,另一端与所述第二开关的第一连接端电连接;所述第九电阻的一端与所述单片机Ul的PL 1/ADC1引脚电连接,另一端与所述第二开关的第二连接端电连接;所述第六电阻的一端与所述第一开关的公共端电连接,另一端与所述第三电感的一端电连接,所述第三电感的另一端与所述射频读卡器电连接;所述第十一电容的一端电连接于所述第一开关与所述第六电阻之间的连接节点上,另一端接地;所述第三稳压管的一端连接于所述第三电感与所述射频读卡器之间的连接节点上,另一端接地;所述第七电阻的一端与所述第二开关的公共端电连接,另一端与所述第四电感的一端电连接,所述第四电感的另一端与所述射频读卡器电连接;所述第十二电容的一端电连接于所述第二开关与所述第七电阻之间的连接节点上,另一端接地;所述第四稳压管的一端连接于所述第四电感与所述射频读卡器之间的连接节点上,另一端接地。
[0013]进一步的,所述读卡控制器还包括电源电路和电源指示灯。
[0014]进一步的,所述继电电路与外部的闸机相连,用于控制所述闸机的开启与关闭。
[0015]本发明的有益效果为读卡控制器读取射频卡信息时反应速度快,用户等待验证的时间短,提高用户的体验。
【附图说明】
[0016]图1为本发明读卡控制器一实施方式的功能模块图。
[0017]图2为图1中读卡控制器的单片机电路一实施方式的电路图。
[0018]图3为图1中读卡控制器的电平转换电路一实施方式的电路图。
[0019]图4为图1中读卡控制器的第一串行数据通信电路一实施方式的电路图。
[0020]图5为图1中读卡控制器的第二串行数据通信电路一实施方式的电路图。
【具体实施方式】
[0021]图1为本发明读卡控制器一实施方式的功能模块图。图中,I为读卡控制器,2为服务器,3为射频读卡器,10为单片机电路,20为电平转换电路,30为第一串行数据通信电路,40为第二串行数据通信电路,50为驱动单元,60为指示电路,70为发声电路,80为继电电路,12为电源电路,14为电源指示灯。
[0022]请参阅图1,为本发明读卡控制器I 一实施方式的功能模块图,在本实施方式中,读卡控制器I与外部的服务器2、外部的射频读卡器3相连,用于接收射频读卡器3读取的射频卡信息并将射频卡信息发送到服务器2中进行对比验证。读卡控制器I包括单片机电路10、电平转换电路20、第一串行数据通信电路30、第二串行数据通信电路40、驱动单元50、指示电路60、发声电路70和继电电路80。单片机电路10分别与电平转换电路20、第二串行数据通信电路40和驱动单元50电连接,电平转换电路20与第一串行数据通信电路30电连接,第一串行数据通信电路30与服务器2相连,第二串行数据通信电路40与射频读卡器3相连,驱动单元50分别与指示电路60、发声电路70和继电电路80电连接。在本实施方式中,读卡控制器I还包括电源电路12和电源指示灯14,电源指示灯14用于指示读卡控制器I是否有通电源,电源电路12与各电路(单片机电路10、电平转换电路20、第一串行数据通信电路30、第二串行数据通信电路40、驱动单元50、指示电路60、发声电路70和继电电路80)相连,用于为各电路供电。
[0023]在本实施例中,当射频读卡器3检测到有使用者靠近时,中断单片机电路10以把单片机电路10从休眠模式中唤醒,射频读卡器3读取的射频卡信息,第二串行数据通信电路40根据单片机电路10来选择切换状态并将读取的射频卡信息进行通直流阻交流、稳压、去耦处理后,发送到单片机电路10,单片机电路10接收的射频卡信息经过电平转换电路20的电平转换后,经过第一串行数据通信电路30进行通直流阻交流、稳压处理后发