动信号activeM的逻辑运算关系表示如下:
[0042]activeT= !TlOOrst T300/2。
[0043]接着,第二子旗标电路32使用取样信号sampleT对具有该相位差异的上述旗标信号flagM’取样得到重置信号reset,使重置信号reset与该相位差异无关。旗标信号flagM的逻辑运算关系表示如下:
[0044]reset= ! (sampleT&flagM,)。
[0045]图5C是依据本发明第三实施例说明正反器33的输入输出信号的频率图。在图5C中,正反器33依据重置信号reset和第四频率信号T300产生与第二频率信号M150同步且相同的第五频率信号T150。
[0046]图5D是以频率图说明本发明第三实施例所示旗标信号flagM’的中该相位差异的一时序余量(timing margin)。在图中,两旗标信号flagM’标示出旗标信号flagM’的中该相位差异对应的一时序余量(timing margin),其中两旗标信号flagM’分别表示该相位差异的一最大延迟相位和该相位差异的一最大领先相位。在本发明第三实施例中,时序余量的时间长度为第一周期Tl(10奈秒)减去第三周期T3(3.33奈秒)的一半,亦即10-0.5*3.33=8.33奈秒。换句话说,在本发明第二实施例中,只要旗标信号flagM’的中该相位差异在上述时序余量(9奈秒)的范围的内,正反器33都能依据重置信号reset和第四频率信号T300正确产生与第二频率信号M150同步且相同的第五频率信号T150。
[0047]在本发明第三实施例中,只要旗标信号flagM’的中该相位差异在上述时序余量(8.33奈秒)的范围的内,正反器33都能依据重置信号reset和第四频率信号T500正确产生与第二频率信号M150同步且相同的第五频率信号T150。亦即旗标电路30能够容忍旗标信号flagM’具有上述时序余量(第一频率信号MlOO对应的第一周期减去第三频率信号M300对应的第三周期的一半)范围内的该相位差异,使得正反器33能依据重置信号reset和第四频率信号T300正确产生与第二频率信号M150同步且相同的第五频率信号T150。
[0048]图6是依据本发明的一第四实施例实现适用于串行解串器装置10的一异步转换方法的一流程图。在步骤S601中,同步发送一第一周期的一参考频率信号REF100IN(亦即第一频率信号M100、T100)至串行解串器装置10的第一锁相回路装置11和第二锁相回路装置12。在步骤S602中,透过第一锁相回路装置11产生小于该第一周期的一第二周期的一第二频率信号M250和一第三周期的一第三频率信号M500,其中该第二周期是该第三周期的两倍。在步骤S603中,透过第一锁相回路装置11输出一旗标信号,其中该旗标信号是产生自该第一锁相回路装置的参考频率信号REF100IN、第二频率信号M250和第三频率信号M500,且该旗标信号传递至第二锁相回路装置12时已具有一相位差异。在步骤S604中,透过第二锁相回路装置12产生该第三周期的一第四频率信号T500。在步骤S605中,透过第二锁相回路装置12产生一取样信号,其中该取样信号是产生自第二锁相回路装置12的参考频率信号REF100IN和第四频率信号T500。在步骤S606中,使用该取样信号对具有该相位差异的该旗标信号取样得到一重置信号,使该重置信号与该相位差异无关。在步骤S607中,透过串行解串器装置10的一正反器接收该重置信号和第四频率信号T500,以对应产生与第二频率信号M250同步且相同的一第五频率信号T250。
[0049]本发明虽以较佳实施例揭露如上,使得本领域具有通常知识者能够更清楚地理解本发明的内容。然而,本领域具有通常知识者应理解到他们可轻易地以本发明做为基础,设计或修改流程以及使用串行解串器装置及其异步转换方法进行相同的目的和/或达到这里介绍的实施例的相同优点。因此本发明的保护范围当视后附的申请专利范围所界定者为准。
【主权项】
1.一种可实现异步转换的串行解串器装置,包括: 第一锁相回路装置,用以接收第一周期的第一频率信号,并对应产生小于该第一周期的第二周期的第二频率信号和第三周期的第三频率信号,其中该第二周期是该第三周期的两倍,且其中该第一锁相回路装置依据该第一频率信号、该第二频率信号和该第三频率信号输出旗标信号; 第二锁相回路装置,用以同步接收该第一频率信号,并对应产生该第三周期的第四频率信号,其中该旗标信号传递至该第二锁相回路装置时已具有相位差异, 其中该第二锁相回路装置依据该第一频率信号和该第四频率信号产生取样信号,并使用该取样信号对具有该相位差异的该旗标信号取样得到重置信号,使该重置信号与该相位差异无关;以及 正反器,连接至该第二锁相回路装置,用以接收该第二锁相回路装置输出的该重置信号和该第四频率信号,并对应产生与该第二频率信号同步且相同的一第五频率信号。2.如申请专利范围第I项所述的串行解串器装置,其中该相位差异的时序余量的时间长度为该第一周期减去该第三周期的一半。3.如申请专利范围第2项所述的串行解串器装置,其中当该正反器能够产生与该第二频率信号同步且相同的该第五频率信号时,该相位差异的最大延迟相位的时间长度是该第一周期的一半减去该第三周期的一半,且该相位差异的最大领先相位的时间长度则是该第一周期的一半。4.如申请专利范围第I项所述的串行解串器装置,更包括: 旗标电路,用以使该第二频率信号和该第五频率信号彼此都能够同步于该第一频率信号。5.如申请专利范围第I项所述的串行解串器装置,更包括当该正反器输出的该第五频率信号能同步于该第一频率信号的时,该第二锁相回路装置使用该第五频率信号的下降沿接收来自以太网络物理层收发器的数据传输信号。6.—种用于串行解串器装置的异步转换方法,该异步转换方法包括: 同步发送第一周期的第一频率信号至该串行解串器装置的第一锁相回路装置和第二锁相回路装置; 透过该第一锁相回路装置产生小于该第一周期的第二周期的第二频率信号和第三周期的第三频率信号,其中该第二周期是该第三周期的两倍; 透过该第一锁相回路装置输出旗标信号,其中该旗标信号是产生自该第一锁相回路装置的该第一频率信号、该第二频率信号和该第三频率信号,且该旗标信号传递至该第二锁相回路装置时已具有相位差异; 透过该第二锁相回路装置产生该第三周期的第四频率信号; 透过该第二锁相回路装置产生取样信号,其中该取样信号是产生自该第二锁相回路装置的该第一频率信号和该第四频率信号; 使用该取样信号对具有该相位差异的该旗标信号取样得到重置信号,使该重置信号与该相位差异无关;以及 透过该串行解串器装置的一正反器接收该重置信号和该第四频率信号,以对应产生与该第二频率信号同步且相同的第五频率信号。7.如申请专利范围第6项所述的异步转换方法,其中该相位差异的时序余量的时间长度为该第一周期减去该第三周期的一半。8.如申请专利范围第7项所述的异步转换方法,其中当该正反器能够产生与该第二频率信号同步且相同的该第五频率信号时,该相位差异的最大延迟相位的时间长度是该第一周期的一半减去该第三周期的一半,且该相位差异的最大领先相位的时间长度则是该第一周期的一半。9.如申请专利范围第6项所述的异步转换方法,更包括藉由该串行解串器装置的旗标电路使该第二频率信号和该第五频率信号彼此都能够同步于该第一频率信号。10.如申请专利范围第6项所述的异步转换方法,其中当该正反器输出的该第五频率信号能同步于该第一频率信号的时,该第二锁相回路装置使用该第五频率信号的下降沿接收来自以太网络物理层收发器的数据传输信号。
【专利摘要】本发明揭露一种串行解串器装置,包括第一锁相回路装置、第二锁相回路装置和正反器。第一锁相回路装置接收第一周期的第一频率信号,并产生第二周期的第二频率信号和第三周期的第三频率信号。第一锁相回路装置依据第一、第二和第三频率信号产生旗标信号,并将旗标信号传送至第二锁相回路装置。第二锁相回路装置同步接收第一频率信号,并产生第三周期的第四频率信号。第二锁相回路装置依据第一和第四频率信号对具有相位差异的旗标信号取样得到重置信号,使重置信号与相位差异无关。正反器接收重置信号和第四频率信号,并对应产生与第二频率信号同步且相同的第五频率信号。
【IPC分类】G06F13/42, G06F13/38
【公开号】CN105512069
【申请号】CN201510887965
【发明人】胡秒
【申请人】上海兆芯集成电路有限公司
【公开日】2016年4月20日
【申请日】2015年12月4日