一种拼接屏同步显示方法、装置及系统的制作方法
【技术领域】
[0001]本发明涉及显示技术领域,尤其涉及一种拼接屏同步显示方法、装置及系统。
【背景技术】
[0002]拼接屏是一个完整的液晶拼接显示单元,既能单独作为显示器使用,又可以以液晶拼接成超大屏幕使用。根据不同使用需求,实现可变大也可变小的百变大屏功能:单屏分割显示、单屏单独显示、任意组合显示、全屏液晶拼接、竖屏显示,图像边框可选补偿或遮至
ΠΠ O
[0003]在现在的大屏拼接显示市场应用中,工作站中常配备一张或多张显卡,由于LED的墙体块分辨率是一定的,这样便有可能会造成每张显卡输出头的分辨率不尽相同,从而无法配置成为单一逻辑屏,这样就会造成显卡之间显示不同步的问题。
【发明内容】
[0004]本发明实施例提供的一种拼接屏同步显示方法、装置及系统,解决了目前由于LED的墙体块分辨率是一定的,这样便有可能会造成每张显卡的各个输出头的分辨率不尽相同,从而无法配置成为单一逻辑屏,造成显卡之间出现显示不同步的技术问题。
[0005]本发明实施例提供的一种拼接屏同步显示方法,包括:
[0006]对显卡的每个输出端口按照拼接屏的显示单元进行预置顺序排列;
[0007]对所述显卡的输出进行一个整体的配置;
[0008]将整体配置后的所述显卡输出的显示信号通过纯硬件工作站进行单一逻辑屏的显不O
[0009]可选地,对显卡的每个输出端口按照拼接屏的显示单元进行预置顺序排列之前还包括:
[0010]对确定的所述显卡的每个所述输出端口写入相同的EDID数据。
[0011]可选地,对显卡的每个输出端口按照拼接屏的显示单元进行预置顺序排列具体包括:
[0012]将所述显示单元的分辨率通过缩小处理对应到显卡的每个所述输出端口,根据拼接墙的所述显示单元,通过驱动API接口调整输出端口到相应的排列顺序,并强制其显示输出。
[0013]可选地,对所述显卡的输出进行一个整体的配置具体包括:
[0014]调用驱动接口,根据相邻、相等规则,对所述显卡的输出进行一个整体的配置。
[0015]可选地,所述输出端口为DP输出端口。
[0016]本发明实施例提供的一种拼接屏同步显示装置,包括:
[0017]排列单元,用于对显卡的每个输出端口按照拼接屏的显示单元进行预置顺序排列;
[0018]配置单元,用于对所述显卡的输出进行一个整体的配置;
[0019]显示单元,用于将整体配置后的所述显卡输出的显示信号通过纯硬件工作站进行单一逻辑屏的显示。
[0020]可选地,所述的拼接屏同步显示装置还包括:
[0021]数据写入单元,用于对确定的所述显卡的每个所述输出端口写入相同的EDID数据。
[0022]可选地,所述数据写入单元,具体用于将所述显示单元的分辨率通过缩小处理对应到显卡的每个所述输出端口,根据拼接墙的所述显示单元,通过驱动API接口调整输出端口到相应的排列顺序,并强制其显示输出。
[0023]可选地,配置单元,具体用于调用驱动接口,根据相邻、相等规则,对所述显卡的输出进行一个整体的配置。
[0024]本发明实施例提供的一种拼接屏同步显示系统,其特征在于,包括:
[0025]LED拼接显示屏,以及本发明实施例中提及的任意一种所述的拼接屏同步显示装置;
[0026]所述拼接屏同步显示装置与所述LED拼接显示屏通信连接。
[0027]从以上技术方案可以看出,本发明实施例具有以下优点:
[0028]本发明实施例提供的一种拼接屏同步显示方法、装置及系统,其中,拼接屏同步显示方法包括:对显卡的每个输出端口按照拼接屏的显示单元进行预置顺序排列;对显卡的输出进行一个整体的配置;将整体配置后的显卡输出的显示信号通过纯硬件工作站进行单一逻辑屏的显示。本实施例中,通过对显卡的每个输出端口按照拼接屏的显示单元进行预置顺序排列,然后对显卡的输出进行一个整体的配置,最后将整体配置后的显卡输出的显示信号通过纯硬件工作站进行单一逻辑屏的显示,解决了目前由于LED的墙体块分辨率是一定的,这样便有可能会造成每张显卡的各个输出头的分辨率不尽相同,从而无法配置成为单一逻辑屏,造成显卡之间出现显示不同步的技术问题。
【附图说明】
[0029]为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动性的前提下,还可以根据这些附图获得其它的附图。
[0030]图1为本发明实施例提供的一种拼接屏同步显示方法的一个实施例的流程示意图;
[0031]图2为本发明实施例提供的一种拼接屏同步显示方法的另一个实施例的流程示意图;
[0032]图3为本发明实施例提供的一种拼接屏同步显示装置的一个实施例的结构示意图;
[0033]图4为本发明实施例提供的一种拼接屏同步显示装置的另一个实施例的结构示意图;
[0034]图5为本发明实施例提供的一种拼接屏同步显示系统的一个实施例的结构示意图;
[0035]图6为图2的应用例示意图。
【具体实施方式】
[0036]本发明实施例提供的一种拼接屏同步显示方法、装置及系统,解决了目前由于LED的墙体块分辨率是一定的,这样便有可能会造成每张显卡的各个输出头的分辨率不尽相同,从而无法配置成为单一逻辑屏,造成显卡之间出现显示不同步的技术问题。
[0037]为使得本发明的发明目的、特征、优点能够更加的明显和易懂,下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,下面所描述的实施例仅仅是本发明一部分实施例,而非全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其它实施例,都属于本发明保护的范围。
[0038]请参阅图1,本发明实施例提供的一种拼接屏同步显示方法的一个实施例包括:
[0039]101、对显卡的每个输出端口按照拼接屏的显示单元进行预置顺序排列;
[0040]本实施例中,当需要在多LED屏幕中,且拼接模块中行或列存在单数的情况,将其配置成单一逻辑屏时,首先需要对显卡的每个输出端口按照拼接屏的显示单元进行预置顺序排列。
[0041]102、对显卡的输出进行一个整体的配置;
[0042]当对显卡的每个输出端口按照拼接屏的显示单元进行预置顺序排列之后,需要对显卡的输出进行一个整体的配置。
[0043]103、将整体配置后的显卡输出的显示信号通过纯硬件工作站进行单一逻辑屏的显不O
[0044]当对显卡的输出进行一个整体的配置之后,需要将整体配置后的显卡输出的显示信号通过纯硬件工作站进行单一逻辑屏的显示,例如将显卡的各个端口作为一个整体强制显示输出,通过纯硬件工作站在拼接墙上切割显示。
[0045]本实施例中,通过对显卡的每个输出端口按照拼接屏的显示单元进行预置顺序排列,然后对显卡的输出进行一个整体的配置,最后将整体配置后的显卡输出的显示信号通过纯硬件工作站进行单一逻辑屏的显示,解决了目前由于LED的墙体块分辨率是一定的,这样便有可能会造成每张显卡的各个输出头的分辨率不尽相同,从而无法配置成为单一逻辑屏,造成显卡之间出现显示不同步的技术问题。
[0046]上面是对拼接屏同步显示方法的过程进行详细的描述,下面将对附加步骤进行详细的描述,请参阅图2,本发明实施例提供的一种拼接屏同步显示方法的另一个实施例包括:
[0047]201、对确定的显卡的每个输出端口写入相同的EDID数据;
[0048]本实施例中,当需要在多LED屏幕中,且拼接模块中行或列存在单数的情况,将其配置成单一逻辑屏时,首先需要对确定的显卡的每个输出端口写入相同的HHD数据。
[0049]202、将显示单元的分辨率通过缩小处理对应到显卡的每个输出端口,根据拼接墙的显示单元,通过驱动API接口调整输出端口到相应的排列顺序,并强制其显示输出;
[0050]当对确定的显卡的每个输出端口写入相同的EDID数据之后,需要将显示单元的分辨率通过缩小处理对应到显卡的每个输出端口,根据拼接墙的显示单元,通过驱动API接口调整输出端口到相应的排列顺序,并强制其显示输出,例如将LED单元模块的分辨率通过缩小处理对应到显卡的每个所述输出端口,标识其各个输出端口在拼接墙上的显示位置。
[0051]203、调用驱动接口,根据相邻、相等规则,对显卡的输出进行一个整体的配置;
[0052]当将显示单元的分辨率通过缩小处理对应到显卡的每个输出端口,根据拼接墙的显示单元,通过驱动API接口调整输出端口到相应的排列顺序,并强制其显示输出之后,需要调用驱动接口,根据相邻、相等规则,对显卡的输出进行一个整体的配置,例如通过驱动API接口调整输出端口预置到相应的排列顺序,将其拼接成一个整体。
[0053]204、将整体配置后的显卡对应的显示信号进行与预置顺序进行单一逻辑屏的显不O
[0054]当调用驱动接口,根据相邻、相等规则,对显卡的输出进行一个整体的配置之后,需要将整体配置后的显卡对应的显示信号进行与预置顺序进行单一逻辑屏的显示,通过显卡内部底层,将一张显卡各个输出端口显示的内容作为一个整体渲染到显示墙上,例如将显卡的各个端口作为一个整体强制显示输出,通过纯硬件工作站在拼接墙上切割显示。
[0055 ]需要说明的是,输出端口为DP输出端口。
[0056]下面以一具体应用场景进行描述,请参阅图6,应用例包括:
[0057]1.在安装有操作系统的工作站上针对显卡的各个输出头写入相同的EDID数据,使得显卡的每一个输出头的分辨率都是一致的;
[0058]2.通过专业应用软件将显卡的各个输出头按屏幕顺序排列,各个显卡内部拼成一块整体;