针对多通道磁带记录头中的写入器串扰的补偿的制作方法
【技术领域】
[0001]本文所公开的各种方面一般涉及与磁带关联使用的数据存储系统。
【背景技术】
[0002]随着磁带上的数据磁道变窄,正确跟踪磁头相对于磁带的位置的挑战显著地增大。一个关注因素涉及磁带尺寸稳定性。一个缓解磁带尺寸稳定性的有效方法是使记录磁头上的通道(或数据磁道)排列得更紧凑。但是,当写入元件的位置彼此更靠近时,这些元件在写入操作期间可能会彼此电磁干扰。一个接收电子指令以在磁道上写入特定的数据模式的写入元件可能会经历来自邻近的写入元件的电磁干扰(EMI)状况(或“串扰”),从而改变数据模式(通常是劣化)。这样的串扰可能会限制写入元件的位置相对于彼此的接近度。
[0003]串扰可以通过以下的方式被量化:(i)当所有的写入元件在磁带上写入相同的数据模式时,获得维特比(Viterbi)质量度量(VQM)的测量结果,(ii)当所有的写入元件写入不同的数据模式时,获得VQM的另一个测量结果,以及(iii)将这两个VQM测量结果(即,当写入相同的数据模式时的VQM测量结果与当写入不同的数据模式时的VQM测量结果)相互比较。VQM测量结果通常在0到1之间,其中较大的值通常表示较好的通道质量。
[0004]在一个示例中,在具有42.6 μ的通道间距(channel pitch)的驱动器上获得了VQM测量结果,其中数据模式要么抑制串扰(例如,所有通道上被写入相似的数据模式)要么促进串扰(例如,所有通道被写入不同的数据模式)。对于促进串扰的数据模式,观察到测得的VQM大约降低0.1。另外,已知的是,在写入操作期间产生的串扰对于小通道间距上的写入器可能会引起显著的转变偏移,如“Crosstalk Between Write Transducers”,R.G.Biskeborn, P.Herget和P.0.Jubert,IEEE Trans Mag 44,N0.11, November 2008,p.3625中所公开的。
[0005]磁带尺寸稳定性通常对应于这样的概念,即,保持精确的磁道或通道间隔,以使得磁道上不留下空的空间或数据不被写入先前已被写过的对应磁道上。虽然小的通道间距可以缓解磁带尺寸稳定性的影响,但在这样的通道间距下产生的串扰可能较大。
[0006]在存在串扰的情况下,来自写入元件的磁场可以建模为磁场以Ι/d3降低的偶极子,其中d是到写入元件的距离。通常地,如果各个写入元件彼此相距足够远,则磁场降低(例如,Ι/d3)很大,并且随之出现的在多个写入元件之间的串扰较小。但是,如果写入元件的位置彼此更接近,则这样的写入元件之间的串扰增大。如果写入元件之间的间隔缩小一半,则预期将看到八倍大的串扰。鉴于以上描述,希望的是消除在写入操作期间由写入元件产生的串扰。
【发明内容】
[0007]在至少一个实施例中,提供了一种数据存储系统。所述系统包括控制器,控制器被配置为确定施加到第一写入元件以在磁带上写入第一数据的电流的方向,并且确定施加到多个邻近的写入元件中的每一个以在磁带上写入对应数据的电流的方向。控制器还被配置为对施加到第一写入元件的电流的方向与施加到多个邻近的写入元件的电流的方向进行比较。控制器还被配置为响应于对施加到第一写入元件的电流的方向与施加到每个邻近的写入元件的电流的方向的比较,控制第一写入元件写入第一数据。
【附图说明】
[0008]在所附的权利要求中以特定方式指出了本公开的各种实施例。但是通过结合附图参考以下的详细描述,各种实施例的其他特征将变得更清晰并且将被最佳地理解。
[0009]图1描绘了根据一个实施例的存储系统;
[0010]图2描绘了说明串扰状况的写入元件的阵列;以及
[0011]图3描绘了根据一个实施例的用于针对写入器串扰进行补偿的方法。
【具体实施方式】
[0012]根据需要,本文公开了本公开的详细实施例;但是要理解的是,所公开的实施例仅仅是可以以不同且可替代的形式实施的实施方式的示例。附图不一定是按比例绘制的;一些特征可以被放大或缩小以示出特定组件的细节。因此,本文公开的特定的结构性和功能性细节不被解释为限制性的,而仅仅作为用于教导本领域技术人员多方面地使用本发明的代表性基础。
[0013]本公开的实施例通常提供多种电路或其他电气设备。对电路和其他电气设备以及由其中每一个提供的功能的所有引用,不意图被限制为仅仅包含本文所说明和描述的内容。虽然特定的标签可以被分配给所公开的各种电路或其他电气设备,但这样的标签不意图限制电路和其他电气设备的操作范围。这样的电路和其他电气设备可以基于所希望的特定类型的电气实施方式以任何方式相互结合和/或分开。要认识到的是,本文所公开的任何电路或其他电气设备可以包括任何数量的微处理器、集成电路、存储设备(例如,FLASH、随机存取存储器(RAM)、只读存储器(R0M)、电可编程只读存储器(EPR0M)、电可擦可编程只读存储器(EEPR0M)( “存储器”)、或它们的其他合适的变体)、以及相互协作执行本文所公开的操作的软件。另外,要认识到的是,本文所公开的电气设备中的任何一个或多个能够执行存储在存储设备上、用于针对在写入操作期间可能产生的串扰进行补偿的指令。另外,要认识到的是,鉴于本文的公开,可以提供被编程为针对在写入操作期间产生的串扰进行补偿的、在非暂时性计算机可读介质中实施的计算机程序产品。
[0014]通常地,随着磁带上的数据磁道变窄,可能有必要将写入元件封装得更紧凑以在这样的较窄的磁道上写入。虽然将写入元件封装地更紧凑可以使得写入元件能够在较窄的磁道上写入,但与邻近的写入元件的紧密接近会产生干扰,此干扰会改变接近于邻近的写入元件放置的特定写入元件将数据写入磁道的时刻。
[0015]本文所阐释的公开提供了一种针对与在磁带上写入数据有关的写入器串扰进行补偿的系统和方法,以及其他方面。控制器或其他合适的变体通常控制各个写入元件在磁带的对应磁道(或通道)上写入数据。由于在数据从写入元件被写入磁带之前,要被写入通道的数据是控制器已知的,因此控制器可以被配置为预测在写入操作期间由与特定写入元件有关的各个邻近的写入元件产生EMI (或串扰)的方式,并且被配置为修改该特定的写入元件将数据写入磁带的时机以最小化邻近的写入元件产生的串扰。下面将更详细地描述这些特征及其他。
[0016]图1描绘了根据一个实施例的数据存储系统10。系统10包括控制器12,控制器12被用于将数据写入磁带14 (或介质)以及从磁带14 (或介质)读取数据。磁头15 (或读取/写入头)电耦接到控制器12,以用于将数据写入磁带14以及从磁带14读取数据。控制器12可操作地耦接到多个卷盘驱动器16a-16b( “16”)。控制器12电子地将信息提供给多个卷盘驱动器16以用于控制磁带14的速度和张力。例如,卷盘驱动器16a控制源卷盘18以控制磁带14向读取/写入头15行进的速度。卷盘驱动器16b控制收起卷盘20以控制磁带14远离读取/写入头15行进的速度。收起卷盘20在磁带14行进经过读取/写入头15之后将磁带14卷绕起来。
[0017]第一滚轴22a与源卷盘18相配合,使得磁带14能够向读取/写入头15行进。第二滚轴22b与第一滚轴22a和收起卷盘20相配合,使得磁带14能够远离读取/写入头15行进。通常地,磁带14从源卷盘18经过读取/写入头15被纵向地传送到收起卷盘20。
[0018]读取/写入头15通常包括用于将数据写入磁带14和从磁带14读取数据的多个机电设备。在一个示例中,读取/写入头15包括用于从磁带14的对应磁道(或通道)(未示出)读取数据的多个读取元件24。读取控制器26可操作地耦接到控制器12,以用于对表示从磁带14读取到的数据的读取信