图像传感器及其制造方法与流程

文档序号:21472001发布日期:2020-07-14 16:57阅读:362来源:国知局
图像传感器及其制造方法与流程

本发明构思涉及图像传感器及其制造方法。



背景技术:

图像传感器是配置为将光学图像转变为电信号的半导体器件。图像传感器可以分为两种类型:电荷耦合器件(ccd)型和互补金属氧化物半导体(cmos)型。通常,cmos型图像传感器可以表征为“cis”。cis包括多个二维布置的像素,每个像素包括将入射光转变为电信号的光电二极管(pd)。



技术实现要素:

本发明构思的实施方式提供一种高度集成的图像传感器,其被配置为降低噪声并具有改善的图像质量。

本发明构思的实施方式提供一种在制造高度集成的图像传感器的工艺中减少工艺失败和污染问题的方法。

本发明构思的实施方式提供一种图像传感器,该图像传感器包括:半导体基板,包括第一表面和与第一表面相对的第二表面;第一光电转换部分,设置在半导体基板的第二表面上;第一浮置扩散区,与第一表面相邻地提供在半导体基板中;覆盖第一表面的第一层间绝缘层;在第一层间绝缘层上的第一沟道图案;以及第一传输栅电极,与第一沟道图案相邻地设置。第一传输栅电极控制在第一光电转换部分中产生的电荷通过第一沟道图案传输到第一浮置扩散区。

本发明构思的实施方式还提供一种图像传感器,该图像传感器包括:半导体基板,包括第一表面和面对第一表面的第二表面;光电转换部分,设置在半导体基板的第二表面上;浮置扩散区,与第一表面相邻地设置在半导体基板中;层间绝缘层,覆盖第一表面并在该层间绝缘层的上部中包括凹陷区域;沟道图案,设置在层间绝缘层上并与凹陷区域重叠;以及传输栅电极,设置在凹陷区域中。传输栅电极控制在光电转换部分中产生的电荷通过沟道图案传输到浮置扩散区。

本发明构思的实施方式还提供一种图像传感器,该图像传感器包括:设置在半导体基板上的沟道图案;以及第一传输栅电极和设置为面对第一传输栅电极的第二传输栅电极。沟道图案插置在第一传输栅电极和第二传输栅电极之间。

本发明构思的实施方式还提供一种制造图像传感器的方法,该方法包括:制备包括第一表面和面对第一表面的第二表面的半导体基板;在半导体基板中且与第一表面相邻地形成浮置扩散区;形成第一层间绝缘层以覆盖半导体基板的第一表面;蚀刻第一层间绝缘层以形成凹陷区域以及与凹陷区域间隔开的接触孔,该接触孔暴露浮置扩散区;在凹陷区域中形成传输栅电极;在接触孔中形成接触插塞;以及在传输栅电极和第一层间绝缘层之上形成沟道图案。

本发明构思的实施方式还提供一种图像传感器,该图像传感器包括:半导体基板,包括第一表面以及与第一表面相对的第二表面;第一光电转换部分,设置在半导体基板的第二表面上,该第一光电转换部分配置为响应于第一入射光产生第一电荷;第一沟道图案,设置在半导体基板的第一表面之上;以及第一传输栅电极,与第一沟道图案相邻地设置,并配置为控制第一电荷从第一光电转换部分通过第一沟道图案的传输。

附图说明

本发明构思的以上和其它的特征将在下面参照附图更详细地描述。

图1示出根据本发明构思的实施方式的图像传感器的框图。

图2示出根据本发明构思的实施方式的图像传感器的平面图。

图3示出根据本发明构思的实施方式的图2的图像传感器沿着线i-i'截取的剖视图。

图4示出图3的部分“ii”的放大剖视图。

图5a示出根据本发明构思的实施方式的图像传感器的电路图。

图5b示出根据本发明构思的实施方式的图像传感器的电路图。

图5c示出根据本发明构思的实施方式的图像传感器的电路图。

图6a、图6b、图6c、图6d和图6e示出剖视图,依次示出制造具有图3的垂直剖面的图像传感器的工艺。

图7示出根据本发明构思的实施方式的图2的图像传感器沿着线i-i'截取的剖视图。

图8a示出图7的部分“iii”的放大剖视图。

图8b示出图7的图像传感器的电路图。

图9a、图9b、图9c和图9d示出剖视图,依次示出制造图7的图像传感器的工艺。

图10示出根据本发明构思的实施方式的图2的图像传感器沿着线i-i'截取的剖视图。

图11a示出图10的部分“iv”的放大剖视图。

图11b示出图10的图像传感器的电路图。

图12示出根据本发明构思的实施方式的图2的图像传感器沿着线i-i'截取的剖视图。

图13a示出图12的部分“vi”的放大剖视图。

图13b示出图12的图像传感器的电路图。

图14a、图14b和图14c示出剖视图,依次示出制造图12的图像传感器的工艺。

图15示出根据本发明构思的实施方式的图2的图像传感器沿着线i-i'截取的剖视图。

图16示出图15的部分“vii”的放大剖视图。

图17示出根据本发明构思的实施方式的图像传感器的平面图。

图18示出沿着图17的线viii-viii'截取的剖视图。

图19示出根据本发明构思的实施方式的图像传感器的平面图。

图20示出沿着图19的线ix-ix'截取的剖视图。

具体实施方式

现在将参照附图更全面地描述本发明构思的示例实施方式。

应当理解,附图旨在示出在某些示例实施方式中使用的方法、结构和/或材料的一般特征,并对下文提供的书面描述进行补充。然而,这些附图没有按比例并可能没有精确地反映任何给定实施方式的精确结构或性能特征,并且不应被解释为限定或限制由示例实施方式包括的值或性能的范围。例如,为了清楚起见,可以减小或夸大分子、层、区域和/或结构元件的相对厚度和位置。在各个附图中使用相似或相同的附图标记旨在表示存在相似或相同的元件或特征。

图1示出根据本发明构思的实施方式的图像传感器的框图。

参照图1,图像传感器包括第一至第三光电转换部分pd1、pd2和pd3以及第一滤色器cf1和第二滤色器cf2。第一光电转换部分pd1和第二光电转换部分pd2可以提供在半导体基板110中。第三光电转换部分pd3可以提供在半导体基板110的表面上,第一滤色器cf1和第二滤色器cf2可以提供在第三光电转换部分pd3和半导体基板110之间。

第一至第三波长的光l1、l2和l3入射到第三光电转换部分pd3上。第一波长和第二波长可以与第三波长不同。第一波长可以与第二波长不同。例如,第一波长的光l1可以对应于红色光,第二波长的光l2可以对应于蓝色光,第三波长的光l3可以对应于绿色光。

第三光电转换部分pd3从第三波长的光l3产生第三光电信号s3。第三光电转换部分pd3配置为允许第一波长的光l1和第二波长的光l2从其穿过。第三光电转换部分pd3可以由多个第一像素px1和多个第二像素px2共用。

穿过第三光电转换部分pd3的光l1和l2入射到第一滤色器cf1和第二滤色器cf2中。第一像素px1包括第一滤色器cf1和第一光电转换部分pd1。第二像素px2包括第二滤色器cf2和第二光电转换部分pd2。第一光电转换部分pd1可以提供在第一滤色器cf1下面,第二光电转换部分pd2可以提供在第二滤色器cf2下面。

第一波长的光l1穿过第一滤色器cf1但不穿过第二滤色器cf2。第二波长的光l2穿过第二滤色器cf2但不穿过第一滤色器cf1。穿过第一滤色器cf1的第一波长的光l1入射到第一光电转换部分pd1上。第一光电转换部分pd1从第一波长的光l1产生第一光电信号s1。穿过第二滤色器cf2的第二波长的光l2入射到第二光电转换部分pd2上。第二光电转换部分pd2从第二波长的光l2产生第二光电信号s2。

根据本发明构思的实施方式,第三光电转换部分pd3设置在第一光电转换部分pd1和第二光电转换部分pd2上,这使得可以提高图像传感器的集成密度。

图2示出根据本发明构思的实施方式的图像传感器的平面图。图3示出根据本发明构思的实施方式的图2的图像传感器沿着线i-i'截取的剖视图。图4示出图3的部分“ii”的放大剖视图。

参照图2至图4,半导体基板110包括第一像素px1和第二像素px2。半导体基板110可以是单晶硅晶片或外延硅层。半导体基板110可以掺杂有第一导电类型的杂质。例如,第一导电类型可以是p型。第一导电类型的杂质可以是例如硼。半导体基板110可以包括彼此面对的第一表面110a和第二表面110b。第一表面110a可以是晶体管设置在其上的前表面。第二表面110b可以是光入射到其的后表面。在一实施方式中,图像传感器可以是背侧照射的图像传感器。

深器件隔离部分di设置在半导体基板110中以将第一像素px1和第二像素px2彼此分隔。深器件隔离部分di可以包括在第一方向x上延伸的延伸部分di_e以及在与第一方向x交叉的第二方向y上和在与第二方向y相反的方向上从延伸部分di_e突出的突出部分di_p。深器件隔离部分di可以由例如硅氧化物、金属氧化物(例如铪氧化物和铝氧化物)和多晶硅等中的至少一种形成,或包括例如硅氧化物、金属氧化物(例如铪氧化物和铝氧化物)和多晶硅等中的至少一种。

当在平面图中观看时,贯通电极120设置在深器件隔离部分di的在第二方向y上彼此相邻的突出部分di_p之间。贯通电极120可以包括例如掺杂的多晶硅或导电材料(例如钨)。过孔绝缘层122可以插置在贯通电极120和半导体基板110之间。过孔绝缘层122可以由例如硅氧化物、硅氮化物和硅氮氧化物等中的至少一种形成或者包括例如硅氧化物、硅氮化物和硅氮氧化物等中的至少一种,并可以具有单层或多层结构。

浅器件隔离部分3设置在半导体基板110的第一表面110a中,以限定第一像素px1的有源区和第二像素px2的有源区。浅器件隔离部分3可以由例如硅氧化物、硅氮化物和硅氮氧化物等中的至少一种形成,或者包括例如硅氧化物、硅氮化物和硅氮氧化物等中的至少一种。

贯通电极120的顶表面和过孔绝缘层122的顶表面可以位于等于或低于浅器件隔离部分3的底表面的水平面。绝缘间隙填充层5可以设置在贯通电极120和过孔绝缘层122上。绝缘间隙填充层5可以由例如硅氧化物、硅氮化物和硅氮氧化物等中的至少一种形成,或者包括例如硅氧化物、硅氮化物和硅氮氧化物等中的至少一种。贯通电极120的底表面和过孔绝缘层122的底表面可以与半导体基板110的第二表面110b基本上共平面。

在第一像素px1中,第一光电转换部分pd1设置在半导体基板110中。在第二像素px2中,第二光电转换部分pd2设置在半导体基板110中。第一光电转换部分pd1和第二光电转换部分pd2可以是被掺杂以具有与第一导电类型不同的第二导电类型的杂质区。例如,第二导电类型可以是n型,第二导电类型的杂质可以是磷或砷。第一光电转换部分pd1和第二光电转换部分pd2以及与其相邻的半导体基板110构成pn结,用作光电二极管。

在第一像素px1中,第一传输栅电极tg1设置在半导体基板110的第一表面110a处。在第二像素px2中,第二传输栅电极tg2设置在半导体基板110的第一表面110a处。第一栅极绝缘层7插置在第一传输栅电极tg1和半导体基板110之间以及在第二传输栅电极tg2和半导体基板110之间。第一栅极绝缘层7可以包括例如硅氧化物层。

在第一像素px1中,第一浮置扩散区fd1设置在半导体基板110中且与第一传输栅电极tg1相邻。第三浮置扩散区fd3设置在半导体基板110的与第一表面110a相邻的区域中。第三浮置扩散区fd3通过浅器件隔离部分3而与第一浮置扩散区fd1间隔开。在第二像素px2中,第二浮置扩散区fd2设置在半导体基板110中且与第二传输栅电极tg2相邻。第三浮置扩散区fd3设置在半导体基板110的与第一表面110a相邻的区域中。第三浮置扩散区fd3通过浅器件隔离部分3而与第二浮置扩散区fd2间隔开。第一至第三浮置扩散区fd1、fd2和fd3可以是掺杂有第二导电类型的杂质的杂质区。

半导体基板110的第一表面110a覆盖有第一层间绝缘层9。第一层间绝缘层9可以由例如硅氧化物、硅氮化物、硅氮氧化物和多孔氧化物材料等中的至少一种形成,或者包括例如硅氧化物、硅氮化物、硅氮氧化物和多孔氧化物材料等中的至少一种。彼此间隔开的第一至第三凹陷区域rs、rg和rd形成在第一层间绝缘层9的上部中。第一接触孔rc1穿过第一凹陷区域rs的底部形成,第二接触孔rc2穿过第三凹陷区域rd的底部形成。源电极13s设置在第一凹陷区域rs中。第三传输栅电极tg3设置在第二凹陷区域rg中。漏电极13d设置在第三凹陷区域rd中。第一层级第一接触插塞13c1设置在第一接触孔rc1中,以将源电极13s电连接到贯通电极120。第一层级第一接触插塞13c1可以延伸到绝缘间隙填充层5中并可以相邻于贯通电极120定位。第一层级第二接触插塞13c2设置在第二接触孔rc2中,以将漏电极13d电连接到第三浮置扩散区fd3。与第一层级第二接触插塞13c2间隔开并电连接到第一浮置扩散区fd1或第二浮置扩散区fd2的第一层级第三接触插塞13c3设置在第一层间绝缘层9中。第一层级第一至第三接触插塞13c1、13c2和13c3、源电极13s、漏电极13d和第三传输栅电极tg3可以由相同的导电材料(例如钨)形成或者包括相同的导电材料(例如钨)。第一扩散阻挡层11被提供为覆盖第一层级第一至第三接触插塞13c1、13c2和13c3、源电极13s、漏电极13d和第三传输栅电极tg3中的每个的侧表面和底表面。第一扩散阻挡层11可以包括例如钛氮化物层。第一层级第三接触插塞13c3的顶表面、源电极13s的顶表面、漏电极13d的顶表面和第三传输栅电极tg3的顶表面可以与第一层间绝缘层9的顶表面基本上共平面。

第一蚀刻停止层12设置在第一层间绝缘层9上。第一蚀刻停止层12可以由相对于第一层间绝缘层9具有蚀刻选择性的绝缘层形成。例如,第一蚀刻停止层12可以由硅氮化物层形成。

第二栅极绝缘层14设置在第三传输栅电极tg3上(之上)。第二栅极绝缘层14可以由例如硅氧化物和具有高于硅氧化物的介电常数的金属氧化物材料(例如铝氧化物)中的至少一种形成,或者包括例如硅氧化物和具有高于硅氧化物的介电常数的金属氧化物材料(例如铝氧化物)中的至少一种。第一蚀刻停止层12的一部分可以插置在第二栅极绝缘层14和第三传输栅电极tg3之间,并可以用作额外的栅极绝缘层。

沟道图案chl设置在第二栅极绝缘层14上。在一实施方式中,沟道图案chl可以由氧化物半导体材料中的至少一种形成,或者包括氧化物半导体材料中的至少一种。例如,沟道图案chl可以包括含有铟(in)、镓(ga)、锌(zn)和锡(sn)中的至少一种的氧化物半导体材料。作为示例,氧化物半导体材料可以是包含铟(in)、镓(ga)和锌(zn)的铟镓锌氧化物(igzo)。在某些实施方式中,氧化物半导体材料可以是非晶igzo。

第三传输栅电极tg3、源电极13s、漏电极13d、第二栅极绝缘层14、第一蚀刻停止层12的部分和沟道图案chl可以构成图5c的第三传输晶体管tx3。

沟道图案chl可以延伸超过第三传输栅电极tg3的相反两侧,并可以包括位于源电极13s和漏电极13d上的部分。沟道图案chl可以穿透第二栅极绝缘层14和第一蚀刻停止层12,并可以与源电极13s和漏电极13d接触。在一实施方式中,沟道图案chl可以横向地进一步延伸超过源电极13s和漏电极13d。剩余的栅极绝缘层14r可以插置在沟道图案chl和第一层间绝缘层9之间。

第一蚀刻停止层12可以在沟道图案chl外部的区域处被部分地暴露。沟道图案chl的侧表面可以与剩余的栅极绝缘层14r的侧表面对准。沟道图案chl和第一蚀刻停止层12覆盖有第二蚀刻停止层15。第二层间绝缘层17设置在第二蚀刻停止层15上。第二层级线21w和第二层级接触插塞21c设置在第二层间绝缘层17中。第二层级线21w的侧表面和底表面以及第二层级接触插塞21c的侧表面和底表面覆盖有第二扩散阻挡层19。第二层级线21w和第二层级接触插塞21c可以包含与源电极13s、第三传输栅电极tg3和漏电极13d的金属材料不同的金属材料。在一实施方式中,第二层级线21w和第二层级接触插塞21c可以包含铜。

第三蚀刻停止层23和第三层间绝缘层25依次形成在第二层间绝缘层17上。第三层级线29w和第三层级接触插塞29c设置在第三层间绝缘层25中。第三层级线29w的侧表面和底表面以及第三层级接触插塞29c的侧表面和底表面覆盖有第三扩散阻挡层27。第四蚀刻停止层31和第四层间绝缘层33依次堆叠在第三层间绝缘层25上。第四层级线37和第四扩散阻挡层35设置在第四层间绝缘层33中,第四扩散阻挡层35被提供为覆盖第四层级线37的侧表面和底表面。第四层间绝缘层33用第一钝化层39覆盖。第三蚀刻停止层23和第四蚀刻停止层31可以包括例如硅氮化物层。第三层间绝缘层25和第四层间绝缘层33可以包括例如硅氧化物层或多孔绝缘层。第三层级线29w、第三层级接触插塞29c和第四层级线37可以包括例如铜。第三扩散阻挡层27和第四扩散阻挡层35可以包括例如金属氮化物层(例如钛氮化物层)。第一钝化层39可以包括例如硅氮化物层或聚酰亚胺层。

保护层50设置在半导体基板110的第二表面110b上。保护层50可以包括绝缘层(例如硅氧化物层)。在一实施方式中,保护层50可以与第二表面110b接触并可以具有负的固定电荷。保护层50可以由金属氧化物或金属氟化物形成,所述金属氧化物或金属氟化物含有从由铪(hf)、锆(zr)、铝(al)、钽(ta)、钛(ti)、钇(y)和镧系元素组成的组选择的至少一种金属元素。例如,保护层50可以由铪氧化物或铝氧化物形成,或者包括铪氧化物或铝氧化物。这可以导致保护层50附近的空穴累积。因此,可以有效地减少或抑制暗电流问题和白点(whitespot)问题。在一实施方式中,保护层50可以由具有良好台阶覆盖特性的绝缘层形成。保护层50可以用作平坦化层。

在第一像素px1中,第一滤色器cf1设置在保护层50上。在第二像素px2中,第二滤色器cf2设置在保护层50上。第一滤色器cf1和第二滤色器cf2可以包括不同颜色的颜料或染料。第一绝缘图案54插置在第一滤色器cf1和第二滤色器cf2之间。在一实施方式中,第一绝缘图案54可以由其折射率低于第一滤色器cf1和第二滤色器cf2的折射率的材料形成或包括所述材料。在这种情况下,可以增加入射到第一像素px1和第二像素px2中的光的量并可以提高第一像素px1和第二像素px2的光敏感度。

像素电极58分别设置在第一滤色器cf1和第二滤色器cf2上。第二绝缘图案52插置在第一滤色器cf1和第二滤色器cf2中的每个与像素电极58之间。第二绝缘图案52可以由绝缘材料(例如硅氧化物或硅氮化物)中的至少一种形成,或包括所述绝缘材料中的至少一种。像素电极58设置在第二绝缘图案52上。像素电极58可以包括铟锡氧化物(ito)、铟锌氧化物(izo)、锌氧化物(zno)和/或有机透明导电材料。像素电极58通过穿透第一绝缘图案54的过孔插塞56电连接到贯通电极120。第三绝缘图案60插置在像素电极58之间。

第三光电转换部分pd3设置在像素电极58上。第三光电转换部分pd3可以是例如有机光电转换层。第三光电转换部分pd3可以包括p型有机半导体材料和n型有机半导体材料,并且p型有机半导体材料和n型有机半导体材料可以构成pn结。在一实施方式中,第三光电转换部分pd3可以由量子点和硫属化物材料中的至少一种形成,或者包括量子点和硫属化物材料中的至少一种。

公共电极62设置在第三光电转换部分pd3上。公共电极62可以包括铟锡氧化物(ito)、铟锌氧化物(izo)、锌氧化物(zno)和/或有机透明导电材料。像素电极58分别提供在每个像素中,而第三光电转换部分pd3和公共电极62不分离并因此提供在半导体基板110的基本上整个第二表面110b上。第二钝化层64设置在公共电极62上。微透镜ml设置在第二钝化层64上。

图5a至图5c示出根据本发明构思的实施方式的图像传感器的电路图。

参照图1至图4和图5a至图5c,包括第一传输栅电极tg1的第一传输晶体管tx1和第一浮置扩散区fd1设置在第一像素px1中,如图5a所示。尽管没有在图1至图4中示出,包括第一复位栅电极rg1的第一复位晶体管rx1、包括第一源极跟随器栅电极sf1的第一源极跟随器晶体管sfx1以及包括第一选择栅电极sel1的第一选择晶体管selx1设置在第一像素px1中。包括第二传输栅电极tg2的第二传输晶体管tx2和第二浮置扩散区fd2设置在第二像素px2中,如图5b所示。尽管没有在图1至图4中示出,但是包括第二复位栅电极rg2的第二复位晶体管rx2、包括第二源极跟随器栅电极sf2的第二源极跟随器晶体管sfx2以及包括第二选择栅电极sel2的第二选择晶体管selx2设置在第二像素px2中。包括第三传输栅电极tg3的第三传输晶体管tx3和第三浮置扩散区fd3设置在第一像素px1和第二像素px2中的每个中。

尽管没有在图1至图4中示出,但是包括第三复位栅电极rg3的第三复位晶体管rx3、包括第三源极跟随器栅电极sf3的第三源极跟随器晶体管sfx3以及包括第三选择栅电极sel3的第三选择晶体管selx3设置在第一像素px1或第二像素px2中。第一像素px1和第二像素px2可以共用第一至第三复位晶体管rx1、rx2和rx3。例如,一个复位晶体管可以电连接到第一至第三传输晶体管tx1、tx2和tx3,并可以用作第一至第三复位晶体管rx1、rx2和rx3。类似地,第一像素px1和第二像素px2可以共用第一至第三源极跟随器晶体管sfx1、sfx2和sfx3以及第一至第三选择晶体管selx1、selx2和selx3。

由第一光电转换部分pd1获得的颜色信息可以通过第一传输晶体管tx1、第一复位晶体管rx1、第一源极跟随器晶体管sfx1和第一选择晶体管selx1输出为第一信号vout1。由第二光电转换部分pd2获得的颜色信息可以通过第二传输晶体管tx2、第二复位晶体管rx2、第二源极跟随器晶体管sfx2和第二选择晶体管selx2输出为第二信号vout2。由第三光电转换部分pd3获得的颜色信息可以通过第三传输晶体管tx3、第三复位晶体管rx3、第三源极跟随器晶体管sfx3和第三选择晶体管selx3输出为第三信号vout3。然后,像素px1、px2、px3的每个可以通过施加电源电压vdd到复位晶体管rx1、rx2、rx3的每个的漏极和源极跟随器晶体管sfx1、sfx2、sfx3的每个的漏极而复位。

根据本发明构思的前述实施方式,图像传感器可以包括第三传输晶体管tx3,其用于传输在第三光电转换部分pd3中产生的电荷。也就是,图像传感器可以包括4晶体管cds(相关双采样)电路,其包括用于传输每种颜色信息的四个晶体管。这可以减少复位噪声。此外,第三传输晶体管tx3可以用于将在第三光电转换部分pd3中产生的电荷更快速地传输到第三浮置扩散区fd3。因此,可以提供能够实现改善的图像质量的高度集成的图像传感器。

图6a至图6e示出剖视图,依次示出制造具有图3的垂直剖面的图像传感器的工艺。

参照图6a,制备包括第一像素px1和第二像素px2的半导体基板110。半导体基板110可以掺杂有第一导电类型的杂质。通过多次执行离子注入工艺并执行热处理工艺,可以在半导体基板110中形成第一光电转换部分pd1和第二光电转换部分pd2。第一光电转换部分pd1和第二光电转换部分pd2可以被掺杂以具有与第一导电类型不同的第二导电类型。可以执行浅沟槽隔离(sti)工艺以在半导体基板110中且在第一表面110a附近形成浅器件隔离部分3。深器件隔离部分di可以通过如下形成在第一像素px1和第二像素px2之间:图案化浅器件隔离部分3和在其下面的半导体基板110以形成深沟槽、依次形成绝缘层和多晶硅层以填充该深沟槽、然后对绝缘层和多晶硅层执行抛光或回蚀刻工艺。

深器件隔离部分di可以被部分地去除以形成穿透过孔,过孔绝缘层122和导电层可以形成为填充该穿透过孔,然后可以执行抛光或回蚀刻工艺以在穿透过孔中形成贯通电极120。贯通电极120的上部可以凹陷,并且绝缘间隙填充层5可以形成为填充该凹陷部分。在第一像素px1和第二像素px2中,第一栅极绝缘层7以及第一传输栅电极tg1和第二传输栅电极tg2可以形成在半导体基板110的第一表面110a处。第一传输栅电极tg1和第二传输栅电极tg2中的每个可以形成为具有延伸到半导体基板110中的部分。可以执行离子注入工艺以分别在半导体基板110的在第一传输栅电极tg1和第二传输栅电极tg2周围的部分中形成第一浮置扩散区fd1和第二浮置扩散区fd2。这里,第三浮置扩散区fd3可以形成在半导体基板110的由浅器件隔离部分3划界的区域中。第一层间绝缘层9可以形成为覆盖半导体基板110的第一表面110a。

参照图6b,第一层间绝缘层9可以被蚀刻以形成第一至第三凹陷区域rs、rg和rd以及第一至第三接触孔rc1、rc2和rc3。第一凹陷区域rs和第一接触孔rc1可以形成为具有双镶嵌孔结构,第三凹陷区域rd和第二接触孔rc2可以形成为具有双镶嵌孔结构。在形成第一接触孔rc1期间,绝缘间隙填充层5的一部分可以被蚀刻以暴露贯通电极120的顶表面的一部分。第二接触孔rc2可以形成为暴露第三浮置扩散区fd3。第三接触孔rc3可以形成为暴露第一浮置扩散区fd1和第二浮置扩散区fd2。第一扩散阻挡层11和导电层(例如钨)可以依次形成在第一层间绝缘层9上以填充第一至第三凹陷区域rs、rg和rd以及第一至第三接触孔rc1、rc2和rc3,然后可以执行抛光或回蚀刻工艺以形成源电极13s、第三传输栅电极tg3、漏电极13d和第一层级第一至第三接触插塞13c1、13c2和13c3。

参照图6c,第一蚀刻停止层12和第二栅极绝缘层14可以依次形成在第一层间绝缘层9上。第一蚀刻停止层12可以由例如硅氮化物形成或包括例如硅氮化物。第二栅极绝缘层14可以由例如铝氧化物或硅氧化物形成,或者包括例如铝氧化物或硅氧化物。第二栅极绝缘层14和第一蚀刻停止层12可以被蚀刻以暴露源电极13s的顶表面和漏电极13d的顶表面。沟道层140可以形成在第二栅极绝缘层14上。沟道层140可以由氧化物半导体材料(例如igzo)形成。沟道层140可以形成为与源电极13s和漏电极13d接触。

参照图6d,沟道层140和第二栅极绝缘层14可以被图案化以暴露第一蚀刻停止层12的在源电极13s和漏电极13d周围的部分,因此可以形成沟道图案chl。此时,由此形成剩余的栅极绝缘层14r。

参照图6e,第二蚀刻停止层15可以共形地形成在提供有沟道图案chl的半导体基板110的第一表面110a上。此后,第二至第四层间绝缘层17、25、33、第三蚀刻停止层23和第四蚀刻停止层31、第二层级线21w,第二层级接触插塞21c、第三层级线29w、第三层级接触插塞29c、第四层级线37和第一钝化层39可以通过传统的生产线后端(beol)工艺形成。

接下来,参照图6e和图3,可以对半导体基板110的第二表面110b执行研磨工艺以去除半导体基板110的一部分并暴露贯通电极120。第一滤色器cf1和第二滤色器cf2、像素电极58、第三光电转换部分pd3、公共电极62和微透镜ml可以形成在半导体基板110的第二表面110b上。

在根据本发明构思的实施方式的制造图像传感器的方法中,在beol工艺之前可以形成由氧化物半导体材料制成的沟道图案chl。beol工艺中的大多数互连线可以由铜形成,因此,在beol工艺中,重要的是防止装置被铜污染。在beol工艺中使用诸如igzo的氧化物半导体材料的情况下,装置可能被igzo污染,并且在某些情况下,会需要改变传统beol工艺中的工艺顺序并因此增加工艺的复杂性。相反,在根据本发明构思的实施方式的制造图像传感器的方法中,由于在beol工艺之前形成由氧化物半导体材料制成的沟道图案chl,所以可以避免这些问题并可以减少或抑制工艺失败。

图7示出根据本发明构思的实施方式的图2的图像传感器沿着线i-i'截取的剖视图。图8a示出图7的部分“iii”的放大剖视图。图8b示出图7的图像传感器的电路图。

参照图7和图8a,根据本实施方式的图像传感器包括第一层级源电极13s、第一层级第三传输栅电极tg31和第一层级漏电极13d,它们设置在第一层间绝缘层9中以彼此间隔开。第一蚀刻停止层12和第二栅极绝缘层14依次堆叠在第一层级第三传输栅电极tg31上。沟道图案chl设置在第二栅极绝缘层14上。沟道图案chl可以被提供为穿透第二栅极绝缘层14和第一蚀刻停止层12并与第一层级源电极13s和第一层级漏电极13d接触。第三栅极绝缘层16设置在沟道图案chl上。第三栅极绝缘层16可以是铝氧化物层或硅氧化物层。

第二层级第三传输栅电极tg32设置在第三栅极绝缘层16上(之上)。第二层级第三传输栅电极tg32可以与第一层级第三传输栅电极tg31垂直地重叠。第一层级第三传输栅电极tg31可以具有第一宽度w1。第二层级第三传输栅电极tg32可以具有第二宽度w2。第一宽度w1可以大于第二宽度w2。沟道图案chl设置(例如,夹入)在第一层级第三传输栅电极tg31和第二层级第三传输栅电极tg32之间。

第二层级源电极21s和第二层级漏电极21d设置在沟道图案chl上(之上)并与第二层级第三传输栅电极tg32间隔开。第三栅极绝缘层16可以延伸以包括插置在沟道图案chl和第二层级源电极21s之间以及在沟道图案chl和第二层级漏电极21d之间的部分。当在平面图中观看时,第二层级源电极21s可以与第一层级源电极13s重叠。当在平面图中观看时,第二层级漏电极21d可以与第一层级漏电极13d重叠。例如,第二层级源电极21s和第二层级漏电极21d可以至少表征为面对第一层级第一接触插塞13c1和第一层级第二接触插塞13c2的相应的第一导电图案和第二导电图案。

第二层级源电极21s、第二层级漏电极21d和第二层级第三传输栅电极tg32可以包括与第一层级源电极13s、第一层级漏电极13d和第一层级第三传输栅电极tg31不同的金属材料。例如,第一层级源电极13s、第一层级漏电极13d和第一层级第三传输栅电极tg31可以包括钨,而第二层级源电极21s、第二层级漏电极21d和第二层级第三传输栅电极tg32可以包括铜。

第二层级源电极21s的侧表面和底表面、第二层级漏电极21d的侧表面和底表面以及第二层级第三传输栅电极tg32的侧表面和底表面被第二扩散阻挡层19覆盖。第一覆盖图案18s可以插置在第二层级源电极21s和第三栅极绝缘层16之间。第二覆盖图案18g可以插置在第二层级第三传输栅电极tg32和第三栅极绝缘层16之间。第二覆盖图案18g可以具有第三宽度w3。第三宽度w3可以大于第二宽度w2。第三覆盖图案18d可以插置在第二层级漏电极21d和第三栅极绝缘层16之间。第一至第三覆盖图案18s、18g和18d可以彼此间隔开并可以具有基本上相同的厚度和基本上相同的材料。在一实施方式中,第一至第三覆盖图案18s、18g和18d可以由金属氮化物材料(例如钛氮化物)中的至少一种形成,或者包括金属氮化物材料(例如钛氮化物)中的至少一种。因此,第一至第三覆盖图案18s、18g和18d也可以被称为含金属的图案。

第一覆盖图案18s、第三栅极绝缘层16、沟道图案chl和剩余的栅极绝缘层14r具有彼此对准并被第二蚀刻停止层15覆盖的侧表面。第三覆盖图案18d、第三栅极绝缘层16、沟道图案chl和剩余的栅极绝缘层14r具有彼此对准并被第二蚀刻停止层15覆盖的侧表面。

在一实施方式中,第一层级第三传输栅电极tg31和第二层级第三传输栅电极tg32可以通过另外的过孔插塞(未示出)而彼此电连接。这里,第一层级第三传输栅电极tg31和第二层级第三传输栅电极tg32可以表现得像单个传输栅电极(例如图5c的第三传输栅电极tg3)一样。

在另一实施方式中,仅第二层级第三传输栅电极tg32可以表现得像图5c的第三传输栅电极tg3一样,第一层级第三传输栅电极tg31可以没有被施加电压并可以处于电浮置状态。在这种情况下,第一层级第三传输栅电极tg31可以用作光阻挡图案,而不用作栅电极。由于第一宽度w1大于第二宽度w2,所以可以防止通过第二表面110b入射的光入射到位于第二层级第三传输栅电极tg32下面的沟道图案chl中。因此,可以防止图5c的第三传输晶体管tx3的阈值电压的变化。

在另一实施方式中,第一层级第三传输栅电极tg31和第二层级第三传输栅电极tg32可以被施加相应的电压,并可以用于控制沟道图案chl中的电荷传输(即,通过沟道图案chl的电荷传输)。在这种情况下,第三传输晶体管tx3可以与图8b的基本上相同。第一层级第三传输栅电极tg31或第二层级第三传输栅电极tg32可以用作背栅电极。此外,第二层级源电极21s和第二层级漏电极21d也可以被施加电压。第二层级源电极21s和第二层级漏电极21d可以设置在第三栅极绝缘层16上,并可以用作额外的辅助栅电极。在这种情况下,沟道图案chl中的电荷的运动可以由第一层级第三传输栅电极tg31、第二层级第三传输栅电极tg32、第二层级源电极21s和第二层级漏电极21d控制。其它元件及其操作可以与参照图2至图4、图5a和图5b描述的那些基本上相同或相似,并且为简洁起见,省略对这样的类似元件及其操作的描述。

图9a至图9d示出剖视图,依次示出制造图7的图像传感器的工艺。

参照图9a,在之前关于图6c描述的工艺之后,第三栅极绝缘层16和覆盖层18被依次且共形地形成在沟道层140上。在一实施方式中,第三栅极绝缘层16可以由铝氧化物或硅氧化物形成。覆盖层18可以由钛氮化物形成或包括钛氮化物。尽管没有示出,但是掩模图案可以形成在覆盖层18上以限定图3的沟道图案chl的形状。掩模图案可以是例如光致抗蚀剂图案。

参照图9b,覆盖层18、第三栅极绝缘层16、沟道层140和第二栅极绝缘层14可以采用该掩模图案作为蚀刻掩模而依次被图案化。在一实施方式中,通过此图案化工艺可以形成沟道图案chl。在另一实施方式中,可以通过使用该掩模图案对覆盖层18进行图案化而首先形成覆盖图案,然后可以去除该掩模图案。此后,可以使用该覆盖图案作为蚀刻掩模或硬掩模而依次图案化第三栅极绝缘层16、沟道层140和第二栅极绝缘层14,然后可以进一步图案化该覆盖图案以形成彼此间隔开的第一至第三覆盖图案18s、18g和18d并暴露在第一至第三覆盖图案18s、18g和18d之间的第三栅极绝缘层16。

参照图9c,可以执行beol工艺。具体地,第二蚀刻停止层15和第二层间绝缘层17被依次形成在提供有第一至第三覆盖图案18s、18g和18d的半导体基板110的第一表面110a上。此后,第二层间绝缘层17和第二蚀刻停止层15可以被依次蚀刻以形成分别暴露第一至第三覆盖图案18s、18g和18d的第二层级源极沟槽区域17s、第二层级栅极沟槽区域17g和第二层级漏极沟槽区域17d。在一实施方式中,在形成沟槽区域(17s、17g和17d)期间,第二层间绝缘层17、第二蚀刻停止层15和第一蚀刻停止层12可以被依次蚀刻以形成第二层级接触孔17c。当形成第二层级接触孔17c时,第一至第三覆盖图案18s、18g和18d可以用作保护第三栅极绝缘层16的蚀刻停止层。

参照图9d,第二扩散阻挡层19共形地形成在第二层间绝缘层17上,并且导电层被形成为填充沟槽区域(17s、17g和17d)以及第二层级接触孔17c。此后,可以对该导电层执行抛光工艺以形成第二层级源电极21s、第二层级第三传输栅电极tg32、第二层级漏电极21d和第二层级接触插塞21c。可以以与参照图6e和图3描述的相同或相似的方式来执行后续工艺。

图10示出根据本发明构思的实施方式的图2的图像传感器的沿着线i-i'截取的剖视图。图11a示出图10的部分“iv”的放大剖视图。图11b示出图10的图像传感器的电路图。

参照图10、图11a和图11b,在根据本实施方式的图像传感器中,第三栅极绝缘层16没有插置在沟道图案chl和第二层级源电极21s之间,并且没有插置在沟道图案chl和第二层级漏电极21d之间。在第二层级源电极21s下面和在第二层级漏电极21d下面,第二扩散阻挡层19穿透第一覆盖图案18s和第三覆盖图案18d以及第三栅极绝缘层16,并与沟道图案chl直接接触。换句话说,第二层级源电极21s和第二层级漏电极21d可以电连接到沟道图案chl。在这种情况下,与图7、图8a和图8b的先前实施方式不同,第二层级源电极21s和第二层级漏电极21d不用作辅助栅电极。在此实施方式中,沟道图案chl中的电荷的运动可以由第一层级第三传输栅电极tg31和第二层级第三传输栅电极tg32控制。其它元件及其操作可以与参照图2至图4、图5a和图5b描述的那些基本上相同或相似,并且为简洁起见,省略对这样的类似元件及其操作的描述。

图12示出根据本发明构思的实施方式的图2的图像传感器沿着线i-i'截取的剖视图。图13a示出图12的部分“vi”的放大剖视图。图13b示出图12的图像传感器的电路图。

参照图12和图13a,在根据本实施方式的图像传感器中,第三传输栅电极tg3、源电极37s和漏电极37d设置在第四层间绝缘层33中。半导体基板110的第一表面110a被第一层间绝缘层9覆盖。在本示例中,在第一层间绝缘层9的上部区域中没有凹陷区域。第一层级第一至第三接触插塞13c1、13c2和13c3设置在第一层间绝缘层9中以彼此间隔开。第二蚀刻停止层15和第二层间绝缘层17依次堆叠在第一层间绝缘层9上。第二层级线21可以设置在第二层间绝缘层17中。第三蚀刻停止层23和第三层间绝缘层25依次堆叠在第二层间绝缘层17上。第三层级线29可以设置在第三层间绝缘层25中。第四蚀刻停止层31设置在第三层间绝缘层25上。第三层间绝缘层25的顶表面的一部分没有被第四蚀刻停止层31覆盖并被暴露。

沟道图案chl设置在第三层间绝缘层25的被暴露的部分上。沟道图案chl可以与第三层级线29的部分直接接触。沟道图案chl的一端可以电连接到贯通电极120,并且沟道图案chl的另一端可以电连接到第三浮置扩散区fd3。第二栅极绝缘层14设置在沟道图案chl上。彼此间隔开的源电极37s、第三传输栅电极tg3和漏电极37d设置在第二栅极绝缘层14上。覆盖图案18s、18g和18d分别插置在电极(37s、tg3和37d)与第二栅极绝缘层14之间。第四层间绝缘层33可以设置在第四蚀刻停止层31上。与电极(37s、tg3和37d)间隔开的第四层级线37可以设置在第四层间绝缘层33中。第五蚀刻停止层41、第五层间绝缘层43、第六蚀刻停止层71、第六层间绝缘层73和第一钝化层39依次堆叠在第四层间绝缘层33上。第五层级线47和第五扩散阻挡层45设置在第五层间绝缘层43中。第六层级线77和第六扩散阻挡层75设置在第六层间绝缘层73中。尽管没有示出,但是除了互连线之外,第二层级线至第六层级线21、29、37、47和77可以包括过孔插塞和导电焊盘。在一实施方式中,第一层级第一至第三接触插塞13c1、13c2和13c3可以由例如钨形成或包括例如钨。在一实施方式中,第二层级线21、第三层级线29、源电极37s、第三传输栅电极tg3、漏电极37d、第五层级线47和第六层级线77中的全部可以包括铜。

参照图13b,在图12和图13a的图像传感器中,源电极37s和漏电极37d可以用作辅助栅电极。例如,在第三传输晶体管tx3中,沟道图案chl中的电荷的运动可以由源电极37s、第三传输栅电极tg3和漏电极37d控制。其它元件及其操作可以与参照图2至图4、图5a和图5b描述的那些基本上相同或相似,并且为简洁起见,省略对这样的类似元件及其操作的描述。

图14a至图14c示出剖视图,依次示出制造图12的图像传感器的工艺。

参照图14a,如在关于图6a描述的工艺中,第一层间绝缘层9形成为覆盖半导体基板110的第一表面110a。第一层级第一至第三接触插塞13c1、13c2和13c3以及第一扩散阻挡层11形成在第一层间绝缘层9中。第二蚀刻停止层15和第二层间绝缘层17依次堆叠在第一层间绝缘层9上。第二层级线21和第二扩散阻挡层19形成在第二层间绝缘层17中。第三蚀刻停止层23和第三层间绝缘层25依次堆叠在第二层间绝缘层17上。第三层级线29形成在第三层间绝缘层25中。

参照图14b,第四蚀刻停止层31堆叠在第三层间绝缘层25上。第四蚀刻停止层31可以由例如硅氮化物、硅氧化物、硅氮氧化物和硅碳氮化物(sicn)中的至少一种形成,或者包括例如硅氮化物、硅氧化物、硅氮氧化物和硅碳氮化物(sicn)中的至少一种。第四蚀刻停止层31可以被图案化以暴露第三层间绝缘层25的顶表面和第三层级线29的部分。沟道层、第二栅极绝缘层14和覆盖层可以依次形成在第四蚀刻停止层31上,然后被依次图案化。结果,形成沟道图案chl、第二栅极绝缘层14和覆盖图案。这里,第二栅极绝缘层14和覆盖图案可以形成为具有与沟道图案chl相同的形状。此后,覆盖图案可以被蚀刻以形成彼此间隔开的第一至第三覆盖图案18s、18g和18d。

参照图14c,第四层间绝缘层33形成在提供有第一至第三覆盖图案18s、18g和18d的半导体基板110的第一表面110a之上。彼此间隔开的源电极37s、第三传输栅电极tg3、漏电极37d和第四层级线37形成在第四层间绝缘层33中。

图15示出根据本发明构思的实施方式的图2的图像传感器沿着线i-i'截取的剖视图。图16示出图15的部分“vii”的放大剖视图。

参照图15和图16,在根据本实施方式的图像传感器中,源电极21s、第三传输栅电极tg3和漏电极21d设置在第二层间绝缘层17中。沟道图案chl与第一层间绝缘层9接触。沟道图案chl的在其一端附近的部分与第一层级第一接触插塞13c1接触,并且沟道图案chl的在其另一端附近的另一部分与第一层级第二接触插塞13c2接触。其它元件可以与之前描述的元件基本上相同或相似,并且为简洁起见,省略对这样的类似元件的描述。

图17示出根据本发明构思的实施方式的图像传感器的平面图。图18示出沿着图17的线viii-viii'截取的图像传感器的剖视图。

参照图17和图18,在根据本实施方式的图像传感器中,每个像素px1或px2可以配置为同时获得关于三种不同颜色的信息。具体地,半导体基板110包括彼此面对的第一表面110a和第二表面110b。半导体基板110可以掺杂有p型杂质。在每个像素px1或px2中,第一光电转换部分pd1设置在半导体基板110中。第一光电转换部分pd1可以是例如掺杂有n型杂质的杂质区。彼此间隔开的第一贯通电极120a和第二贯通电极120b设置在半导体基板110中。第一过孔绝缘层122a可以插置在第一贯通电极120a和半导体基板110之间。第二过孔绝缘层122b可以插置在第二贯通电极120b和半导体基板110之间。

在每个像素px1或px2中,保护层50、第一滤色器cf1、第二绝缘图案52、第一像素电极58、第二光电转换部分pd2、第一公共电极62、第三绝缘图案63、第二像素电极84、第三光电转换部分pd3、第二公共电极86、第二钝化层64和微透镜ml依次堆叠在半导体基板110的第二表面110b上。第一绝缘图案54可以设置在第一滤色器cf1之间。第一贯通电极120a可以通过第一过孔插塞56电连接到第一像素电极58,第一过孔插塞56形成为穿透第一绝缘图案54和保护层50。第二贯通电极120b可以通过第二过孔插塞80电连接到第二像素电极84。第二过孔插塞80的侧表面可以被第三过孔绝缘层82覆盖。

第一像素电极58和第二像素电极84以及第一公共电极62和第二公共电极86中的全部可以包括铟锡氧化物(ito)、铟锌氧化物(izo)、锌氧化物(zno)和/或有机透明导电材料。即使当各种其它波长的光入射到第二光电转换部分pd2和第三光电转换部分pd3时,第二光电转换部分pd2和第三光电转换部分pd3也可以仅感测特定波长的光并产生电荷。在一实施方式中,第二光电转换部分pd2和第三光电转换部分pd3可以是有机光电转换层。第二光电转换部分pd2和第三光电转换部分pd3中的每个可以包含p型有机半导体材料和n型有机半导体材料,或者可以包含量子点或硫属化物材料。

第一传输栅电极tg1设置在半导体基板110处。第一栅极绝缘层7插置在第一传输栅电极tg1和半导体基板110之间。第一浮置扩散区fd1可以设置在半导体基板110的与第一传输栅电极tg1相邻的区域中。在每个像素px1或px2中,与第一浮置扩散区fd1间隔开的第二浮置扩散区fd2和第三浮置扩散区fd3可以设置在半导体基板110中。半导体基板110的第一表面110a被第一层间绝缘层9覆盖。彼此间隔开的第一源电极13s1、第二传输栅电极tg2和第一漏电极13d1设置在第一层间绝缘层9中。此外,彼此间隔开的第二源电极13s2、第三传输栅电极tg3和第二漏电极13d2设置在第一层间绝缘层9中。第二栅极绝缘层14a和第一沟道图案chl1依次堆叠在第二传输栅电极tg2上。第一沟道图案chl1可以横向地延伸以与第一源电极13s1和第一漏电极13d1接触。第三栅极绝缘层14b和第二沟道图案chl2依次堆叠在第三传输栅电极tg3上。第二沟道图案chl2可以横向地延伸以与第二源电极13s2和第二漏电极13d2接触。

第一光电转换部分pd1可以配置为从穿过第一滤色器cf1的第一波长的光产生电荷。这样的电荷可以通过第一传输栅电极tg1被传输到第一浮置扩散区fd1。

第二光电转换部分pd2可以配置为从第二波长的光产生电荷。这样的电荷可以通过第一像素电极58、第一过孔插塞56、第一贯通电极120a、第一层级第一接触插塞13c1和第一源电极13s1被传输到第一沟道图案chl1,然后当电压被施加到第二传输栅电极tg2时可以通过第一漏电极13d1和第一层级第二接触插塞13c2被传输到第二浮置扩散区fd2。

第三光电转换部分pd3可以配置为从第三波长的光产生电荷。这样的电荷可以通过第二像素电极84、第二过孔插塞80、第二贯通电极120b、第一层级第三接触插塞13c3和第二源电极13s2被传输到第二沟道图案chl2,然后当电压被施加到第三传输栅电极tg3时可以通过第二漏电极13d2和第一层级第四接触插塞13c4被传输到第三浮置扩散区fd3。其它元件及其操作可以与参照图2至图4、图5a和图5b描述的那些基本上相同或相似,并且为简洁起见,省略对这样的类似元件及其操作的描述。

图19示出根据本发明构思的实施方式的图像传感器的平面图。图20示出沿着图19的线ix-ix'截取的图像传感器的剖视图。

参照图19和图20,在根据本实施方式的图像传感器中,每个像素px1或px2可以配置为同时获得关于三种不同颜色的信息。具体地,半导体基板110包括彼此面对的第一表面110a和第二表面110b。半导体基板110可以掺杂有p型杂质。在每个像素px1或px2中,第一光电转换部分pd1和第二光电转换部分pd2设置在半导体基板110中的不同深度处并彼此垂直地间隔开。第一光电转换部分pd1和第二光电转换部分pd2可以是例如掺杂有n型杂质的杂质区。

深器件隔离部分di可以设置在半导体基板110中以将第一像素px1和第二像素px2彼此分隔。深器件隔离部分di可以包括在第一方向x上延伸的延伸部分di_e以及在与第一方向x交叉的第二方向y上和在与第二方向y相反的方向上从延伸部分di_e突出的突出部分di_p。深器件隔离部分di可以包括多晶硅图案90和绝缘图案92。与多晶硅图案90电断开的贯通电极120可以设置在半导体基板110中。

在每个像素px1或px2中,彼此间隔开的第一传输栅电极tg1和第二传输栅电极tg2设置在半导体基板110的第一表面110a处。第一传输栅电极tg1的一部分延伸到半导体基板110中并与第一光电转换部分pd1相邻地定位。第二传输栅电极tg2的一部分延伸到半导体基板110中并与第二光电转换部分pd2相邻地定位。第二光电转换部分pd2可以比第一光电转换部分pd1更深,并且第二传输栅电极tg2的底表面可以比第一传输栅电极tg1的底表面更深。第一栅极绝缘层7插置在第一和第二传输栅电极tg1和tg2与半导体基板110之间。第一浮置扩散区fd1可以设置在半导体基板110的与第一传输栅电极tg1相邻的区域中。第二浮置扩散区fd2可以设置在半导体基板110的与第二栅电极tg2相邻的另一区域中。

与第一浮置扩散区fd1和第二浮置扩散区fd2间隔开的第三浮置扩散区fd3可以设置在半导体基板110中。半导体基板110的第一表面110a被第一层间绝缘层9覆盖。源电极13s、第三传输栅电极tg3和漏电极13d设置在第一层间绝缘层9中。第二栅极绝缘层14和沟道图案chl设置在第三传输栅电极tg3上。

在每个像素px1或px2中,滤色器没有设置在半导体基板110的第二表面110b上。保护层50、像素电极58、第三光电转换部分pd3、公共电极62、第二钝化层64和微透镜ml依次堆叠在半导体基板110的第二表面110b上。

第一光电转换部分pd1可以配置为从第一波长的光产生电荷。这样的电荷可以通过第一传输栅电极tg1被传输到第一浮置扩散区fd1。

第二光电转换部分pd2可以配置为从第二波长的光产生电荷。这样的电荷可以通过第二传输栅电极tg2被传输到第二浮置扩散区fd2。由于它们之间的波长差异,第一波长和第二波长的光可以在半导体基板110中具有不同的穿透深度。因此,即使没有滤色器,第一光电转换部分pd1和第二光电转换部分pd2也可以感测不同波长的光。

第三光电转换部分pd3可以配置为从第三波长的光产生电荷。这样的电荷可以通过第三传输栅电极tg3被传输到第三浮置扩散区fd3。

根据本发明构思的实施方式,图像传感器可以包括单独的传输晶体管,其形成在层间绝缘层上并用于传输在有机光电转换部分中产生的电荷。因此,可以减少复位噪声并增大电荷传输速度。此外,可以提供能够实现改善的图像质量的高度集成的图像传感器。

在根据本发明构思的实施方式的制造图像传感器的方法中,在生产线后端(beol)工艺之前,可以使用氧化物半导体材料形成沟道图案,因此在beol工艺期间,可以减少或防止由氧化物半导体材料引起的污染问题以及随之发生的工艺失败。

尽管已经具体示出和描述了本发明构思的示例实施方式,但是本领域普通技术人员应当理解,可以在其中进行形式和细节上的变化,而没有脱离本发明构思的精神和范围。

本申请要求于2019年1月7日在韩国知识产权局提交的韩国专利申请第10-2019-0001937号的优先权,其全部内容通过引用结合于此。

当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1