图像传感器芯片的csp封装方法及封装件的制作方法
【技术领域】
[0001]本发明涉及半导体制造领域,具体涉及一种图像传感器芯片的CSP封装方法及封装件。
【背景技术】
[0002]目前,主流的图像传感器(Image Sensor)芯片封装技术包括:COB (Chips OnBoard)和CSP (Chip Scale Packaging)。其中CSP是指芯片尺寸封装和芯片核心尺寸基本相同的芯片封装技术,CSP内核面积与封装面积的比例约为1:1.1,凡是符合这一标准的封装都可以称之为CSP。这样的封装形式大大提高了印刷电路板(PCB)上的集成度,减小了电子器件的体积和重量,提高了产品的性能。
[0003]现有图像传感器芯片的CSP封装件如图1、图2所示,其中,图像传感器芯片1包括形成于半导体衬底2的功能面2a上的像素阵列3 ;半导体衬底2的背面2b依次形成有第一绝缘层4、金属线层5、第二绝缘层6。
[0004]随着集成度的提高,芯片面积减小,尤其是前照式(FSI)图像传感器,单个像素单元尺寸小,用于连接电信号的空间极为有限,例如,每个像素单元的接地需要通过半导体衬底2连接到像素阵列3外围的保护环(guard ring) 10上,而此保护环10再通过金属互连连接到焊盘(PAD) 11。以200万像素像素尺寸1.75μπι为例,像素阵列为1600 >< 1200,处于像素阵列中心的像素单元Ρ与像素阵列边缘的最小间距L (=600 X1.75 μ m)也会达到1000 μm以上,电流路径长,衬底电阻大,电路损耗大,并且由于各像素单元与阵列边缘之间的距离不同,导致各像素单元的衬底电阻差异大,最终导致像素阵列中心与边缘的信号不均匀,影响图像传感器的成像性能。
[0005]此外,对于采用N型衬底的图像传感器,当N型衬底需要接电源时,通常要从半导体衬底功能面形成较深的离子注入才能将其接出,工艺上较难实现,限制了半导体衬底上的外延层(EPI)的厚度。
【发明内容】
[0006]本发明的目的在于提供一种图像传感器芯片的CSP封装方法及封装件,减小衬底电阻和电路损耗,降低各像素单元之间的衬底电阻差异,提高像素阵列中心与边缘的信号均匀性,改善图像传感器的成像性能。
[0007]为实现上述目的,本发明采用如下技术方案:
本发明的一个方面提供一种图像传感器芯片的CSP封装方法,包括:提供图像传感器芯片,所述图像传感器芯片包括形成于半导体衬底功能面上的像素阵列;将所述半导体衬底背面与金属线层相连,所述金属线层通过焊料凸点连接电信号。
[0008]优选地,于所述半导体衬底背面依次形成第一绝缘层、金属线层、第二绝缘层,于所述第一绝缘层中形成至少一个通孔,于所述通孔中填充导电材料,所述导电材料分别与所述半导体衬底背面、金属线层电连接。
[0009]优选地,于所述半导体衬底背面依次形成金属电极层、第一绝缘层、金属线层、第二绝缘层,所述金属电极层与所述电导体衬底背面电连接,于所述第一绝缘层中形成至少一个通孔,于所述通孔中填充导电材料,所述导电材料分别与所述金属电极层、金属线层电连接。
[0010]优选地,所述半导体衬底为P型衬底,所述焊料凸点接地。
[0011]优选地,所述半导体衬底为N型衬底,所述焊料凸点接电源。
[0012]优选地,所述半导体衬底的厚度为50 μ m-200 μ mD
[0013]本发明的另一方面提供一种图像传感器芯片的CSP封装件,所述图像传感器芯片包括形成于半导体衬底功能面上的像素阵列;所述半导体衬底背面与金属线层相连,所述金属线层通过焊料凸点连接电信号。
[0014]优选地,所述半导体衬底背面依次形成有第一绝缘层、金属线层、第二绝缘层,所述第一绝缘层中设置有至少一个通孔,所述通孔中填充有导电材料,所述导电材料分别与所述半导体衬底背面、金属线层电连接。
[0015]优选地,所述半导体衬底背面依次形成有金属电极层、第一绝缘层、金属线层、第二绝缘层,所述金属电极层与所述电导体衬底背面电连接,所述第一绝缘层中设置有至少一个通孔,所述通孔中填充有导电材料,所述导电材料分别与所述金属电极层、金属线层电连接。
[0016]优选地,所述半导体衬底为P型衬底,所述焊料凸点接地。
[0017]优选地,所述半导体衬底为N型衬底,所述焊料凸点接电源。
[0018]优选地,所述半导体衬底的厚度为50 μ m-200 μ mD
[0019]与现有技术相比,本发明具有如下技术效果:
本发明图像传感器芯片的CSP封装件,缩短了电流路径,减小了衬底电阻和电路损耗,降低了各像素单元之间的衬底电阻差异,提高了像素阵列中心与边缘的信号均匀性,改善了图像传感器的成像性能。对于采用N型衬底的图像传感器,N型衬底可以从半导体衬底背面接电源,无需从半导体衬底功能面形成较深的离子注入,降低了工艺难度,允许更大的EPI层厚度。
【附图说明】
[0020]通过说明书附图以及随后与说明书附图一起用于说明本发明某些原理的【具体实施方式】,本发明所具有的其它特征和优点将变得清楚或得以更为具体地阐明。其中:
图1为现有图像传感器芯片的CSP封装件的剖视图;
图2为现有图像传感器芯片的CSP封装件的俯视图;
图3为根据本发明实施例1的图像传感器芯片的CSP封装件的剖视图;
图4为根据本发明实施例2的图像传感器芯片的CSP封装件的剖视图。
【具体实施方式】
[0021]为解决现有图像传感器芯片的CSP封装件信号不均匀成像质量差的问题,本发明的一个方面提供一种图像传感器芯片的CSP封装方法,包括:提供图像传感器芯片,所述图像传感器芯片包括形成于半导体衬底功能面上的像素阵列;将所述半导体衬底背面与金属线层相连,所述金属线层通过焊料凸点连接电信号。
[0022]本发明的另一方面提供一种图像传感器芯片的CSP封装件,所述图像传感器芯片包括形成于半导体衬底功能面上的像素阵列;所述半导体衬底背面与金属线层相连,所述金属线层通过焊料凸点连接电信号。
[0023]本发明图像传感器芯片的CSP封装件,缩短了电流路径,减小了衬底电阻和电路损耗,降低了各像素单元之间的衬底电阻差异,提高了像素阵列中心与边缘的信号均匀性,改善了图像传感器的成像性能。对于采用N型衬底的图像传感器,N型衬底可以从半导体衬底背面接电源,无需从半导体衬底功能面形成较深的离子注入,降低了工艺难度,允许更大的EPI层厚度。
[0024]下面结合附图对本发明的具体实施例做详细的说明。
[0025]实施例1
图3为根据本发明实施例1的图像传感器芯片的CSP封装件的剖视图。
[0026]如图3所示,图像传感器芯片101包括形成于半导体衬底102的功能面102a上的像素阵列103,半导体衬底102的背面102b依次形成有第一绝缘层104、金属线层105、第二绝缘层106,第一绝缘层104中设置有至少一个通孔108,该通孔108中填充有导电材料,该通孔108中的导电材料分别与半导体衬底102的背面102b、金属线层105电连接,从而电连接半导体衬底102的背面102b与金属线层105,金属线层105通过焊料凸点107连接电信号,例如,当半导体衬底102为P型衬底时,所述焊料凸点107接地;当半导体衬底102为N型衬底时,所述焊料凸点107接电源。
[0027]相较于现有技术,本实施例图像传感器芯片的CSP封装件中,像素阵列的各像素单元只需穿过半导体衬底的厚度D (约50μηι _200 μ m)