一种近间距铜针封装结构及其制备方法
【技术领域】
[0001]本发明涉及一种半导体封装结构及方法,特别是涉及一种近间距铜针封装结构及其制备方法。
【背景技术】
[0002]随着集成电路的功能越来越强、性能和集成度越来越高,以及新型的集成电路出现,封装技术在集成电路产品中扮演着越来越重要的角色,在整个电子系统的价值中所占的比例越来越大。同时,随着集成电路特征尺寸达到纳米级,晶体管向更高密度、更高的时钟频率发展,封装也向更高密度的方向发展。随着封装密度不断提高,芯片与芯片或者芯片与封装基板的窄节距电学互连及其可靠性已成为挑战。传统的无铅焊料凸点技术已难以满足窄间距互连的进一步发展需求。铜柱凸点互连技术,以其良好的电学性能、抗电迀移能力,正成为下一代芯片窄节距互连的关键技术。
[0003]微电子封装为半导体芯片提供了连接至电路基板的电气连接,同时对脆弱敏感的芯片加以保护,便于测试、返修、标准化输入,输出端口,以及改善半导体芯片与电路基板的热失配。为了顺应硅基半导体芯片技术的不断发展和环境保护法令对微电子封装的需求,微电子封装互连技术(结构和材料)也在不断演变:从引线键合到倒装芯片互连、从锡铅/高铅焊料凸点互连到无铅焊料凸点互连、从焊料凸点互连到铜柱凸点互连。作为下一代芯片封装互连技术,铜柱凸点互连正逐渐被越来越多的芯片封装设计所采用。
[0004]铜柱(CuPillar)凸块技术使得脚距密集化(Fine Pitch)、低高度、较高输入输出、比C4凸块有更好的可靠性,因此被广泛用于PMIC、储存设备、应用程序处理器等技术领域中。
[0005]然而,由于铜柱之间的距离太短,铜原子的扩散容易导致芯片的漏电增大甚至造成短路。为了解决上述问题,一些供应商提出了新的方法。例如,增加保护层可以避免扩散现象,对于这一保护层,采用传统的铜柱工艺,保护层会覆盖于铝焊盘上,这样的方法需要增加涂布机工艺、步进工艺、曝光工艺、电镀工艺等,这些需要增加的步骤不仅仅浪费时间,而且设备的成本高,更容易造成污染。
[0006]鉴于以上所述,提供一种结构及步骤简单,低成本且有效防止由于铜原子扩散导致短路的近间距铜针封装结构及其制备方法实属必要。
【发明内容】
[0007]鉴于以上所述现有技术的缺点,本发明的目的在于提供一种近间距铜针封装结构及其制备方法,用于解决现有技术中近间距铜柱凸块结构由于铜原子扩散而容易导致芯片短路,以及制备方法步骤复杂,成本较高的问题。
[0008]为实现上述目的及其他相关目的,本发明提供一种近间距铜针封装结构的制备方法,所述制备方法包括步骤:步骤I),制作若干表面包覆有扩散阻挡层的铜针,于铜针上下两端制作焊料结构;步骤2),提供一网版,所述网版中形成有若干凹槽,将所述网版设置于芯片之上,使得各凹槽的位置与芯片中欲制备铜柱凸块的位置相对应;步骤3),于欲制备铜柱凸块位置的各凹槽内插置铜针。
[0009]作为本发明的近间距铜针封装结构的制备方法的一种优选方案,步骤I)包括:步骤1-1),提供一铜线,于所述铜线表面包覆扩散阻挡层;步骤1-2),将所述铜线拆分成多个铜针;步骤1-3),于铜针上下两端形成焊料结构。
[0010]进一步地,步骤1-2)采用拉丝机或精密成型的方法将所述铜线拆分成多个铜针。
[0011]作为本发明的近间距铜针封装结构的制备方法的一种优选方案,所述扩散阻挡层选用为惰性金属或高分子材料,所述惰性金属包括Ti及Au中的一种,高分子材料可以为聚酰亚胺。
[0012]作为本发明的近间距铜针封装结构的制备方法的一种优选方案,所述焊料结构包括松香、松香与Ni的叠层以及松香与SnAg的叠层中的一种。
[0013]作为本发明的近间距铜针封装结构的制备方法的一种优选方案,步骤2)还包括于各凹槽底部形成粘接焊料的步骤,所述粘接焊料选用为松香。
[0014]进一步地,步骤3)包括:步骤3-1),基于吸附装置将大量铜针释放于所述网版上,使得部分角度合适的铜针插入至部分凹槽内,并通过粘结焊料粘合于凹槽底部;步骤3-2),基于吸附装置将没插入至凹槽内的铜针重新吸附起来,然后重新释放于所述网版上,反复进行以上步骤使得所有凹槽内都插置有铜针为止。
[0015]优选地,所述吸附装置选用为真空吸附装置。
[0016]作为本发明的近间距铜针封装结构的制备方法的一种优选方案,还包括步骤4),采用植球工艺将各铜针固定连接于芯片之上,并于所述铜针上端形成金属凸块。
[0017]作为本发明的近间距铜针封装结构的制备方法的一种优选方案,所述近间距铜针封装结构中,至少包含两个或以上的间距范围为40-180um的铜针。
[0018]本发明还提供一种近间距铜针封装结构,包括:芯片;铜针结构,通过焊接固定连接于所述芯片之上,各铜针结构表面包覆有扩散阻挡层,各铜针的上端形成有金属凸块。
[0019]作为本发明的近间距铜针封装结构的一种优选方案,所述近间距铜针封装结构中,至少包含两个或以上的间距范围为40-180um的铜针。
[0020]作为本发明的近间距铜针封装结构的一种优选方案,所述铜针的长度范围为20-200μηιο
[0021]作为本发明的近间距铜针封装结构的一种优选方案,所述扩散阻挡层选用为惰性金属或高分子材料,所述惰性金属包括Ti及Au中的一种,高分子材料可以为聚酰亚胺。
[0022]作为本发明的近间距铜针封装结构的一种优选方案,各铜针通过松香焊接固定连接于所述芯片之上。
[0023]作为本发明的近间距铜针封装结构的一种优选方案,所述金属凸块的材料包括Sn层、SnAu层、SnAg层、Ni与Sn的叠层、Ni与SnAu的叠层、Ni与SnAg的叠层中的一种。
[0024]如上所述,本发明的近间距铜针封装结构及其制备方法,具有以下有益效果:本发明先采用惰性金属包覆铜丝或高分子材料,然后将铜丝分离成大量的铜针,接着将铜针直接插入至芯片需要制作铜柱凸块的位置,以代替传统采用电镀制作铜柱的工艺,大大的节省了工艺时间和工艺成本。铜针表面包覆有惰性金属或高分子保护层,可以降低铜原子的扩散,从而缩短铜柱凸块之间的距离,大大提高了铜引脚封装堆栈的能力。本发明工艺及结构简单,可以有效提高芯片性能,在半导体封装领域具有广泛的应用前景。
【附图说明】
[0025]图1?图13显示为本发明的近间距铜针封装结构及制备方法各步骤所呈现的结构示意图,其中,图13显示为本发明的近间距铜针封装结构的结构示意图。
[0026]元件标号说明
[0027]101铜线
[0028]102扩散阻挡层
[0029]103铜针
[0030]104焊料结构
[0031]105芯片
[0032]106网版
[0033]107粘接焊料
[0034]108吸附装置
[0035]109金属凸块
【具体实施方式】
[0036]以下通过特定的具体实例说明本发明的实施方式,本领域技术人员可由本说明书所揭露的内容轻易地了解本发明的其他优点与功效。本发明还可以通过另外不同的【具体实施方式】加以实施或应用,本说明书中的各项细节也可以基于不同观点与应用,在没有背离本发明的精神下进行各种修饰或改变。
[0037]请参阅图1?图13。需要说明的是,本实施例中所提供的图示仅以示意方式说明本发明的基本构想,遂图示中仅显示与本发明中有关的组件而非按照实际实施时的组件数目、形状及尺寸绘制,其实际实施时各组件的型态、数量及比例可为一种随意的改变,且其组件布局型态也可能更为复杂。
[0038]如图1?图13所示,本实施例提供一种近间距(Fine-Pitch)铜针103结构的制备方法,所述近间距铜针103结构中,至少包含两个或以上的间距范围为40-180um的铜针103,由于铜针103的间距较小,容易受到铜原子扩散影响,导致如漏电流增大及短路等情况,因此,本实施例对其制备方法进行了较大的改进,所述制备方法包括步骤:
[0039]如图1?图4所示,首先进行步骤I),制作若干表面包覆有扩散阻挡层102的铜针103,于铜针103上下两端制作焊料结构104。
[0040]如图1?图4所示,步骤I)包括:
[0041]如图1?图2所示,首选纳进行步骤1-1),提供一铜线101,于所述铜线101的侧表面包覆扩散阻挡层102。
[0042]在本实施例中,所述扩散阻挡层102选用为导电性能良好的惰性金属或高分子材料,所述惰性金属包括Ti及Au中的一种,高分子材料为聚酰亚胺。
[0043]作为示例,包覆的工艺可以为涂覆、溅射、电镀等工艺。
[0044]如图3所示,然后进行步骤1-2),将所述铜线101拆分成多个铜针103。
[0045]在本实施例中