具有引线键合和烧结区域的电子器件的制作方法

文档序号:10081765阅读:840来源:国知局
具有引线键合和烧结区域的电子器件的制作方法
【技术领域】
[0001]本实用新型涉及包括引线键合和烧结区域的半导体器件。
【背景技术】
[0002]众所周知,当前许多电子功率器件是可用的,诸如例如所谓的“功率金属氧化物半导体场效应晶体管”(功率M0SFET)或“绝缘栅双极晶体管”(IGBT)。
[0003]在电子功率器件领域,特别感觉到需要提供一种不仅能够保证高电流供应,同时也能够保证高可靠性的封装。
[0004]一般地,如图1所示,电子功率器件1包括裸片2,其由半导体基体4和前部金属化区域6形成,其中前部金属化区域6在半导体基体4之上延伸。半导体基体4由,例如,硅或碳化硅制成,并被设置在支承元件8之上,半导体基体4通过被称为“裸片键合层10”的层10的插入被固定到支承元件8。
[0005]电子功率器件1进一步包括封装14,其进一步包含,除其它部件以外,至少一个导电材料的引线16,其接触前部金属化区域6以形成对应的引线键合。前部金属化区域6和引线16因此形成所谓的“芯片到引线接口”。
[0006]上述的芯片到引线接口的可靠性尤为重要且基本上取决于制成前部金属化区域6和引线16的材料。
[0007]更详细地,如在“功率电子模块的引线键合可靠性-键合温度的影响(Wire Bond Reliability for Power Electronic Modules - Effect of BondingTemperature),,,We1-Sun Loh 等,8th Internat1nal Conference on Thermal,Mechanical and Multiphysics Simulat1n and Experiments in Micro-Electronics andMicro-Systems,EuroSimE 2007中所描述的,已知器件中前部金属化区域6由招制成并具有5μπι的厚度,并且其中引线16同样由铝制成并具有包括在ΙΟΟμπι和500 μπι之间的直径。在这一点上,应注意图1及后续附图均未按比例示出。
[0008]铝具有大约25ppm/° K的线性热膨胀系数(线性CTE),而硅具有大约4ppm/° K的线性热膨胀系数。当电子功率器件1承受热周期交替时,热膨胀系数值之间的差异导致在芯片至引线接口处的高机械应力。在实践中,出于可靠性,引线16和前部金属化区域6之间的接口表现电子功率器件1的弱点,其中集中在剪切应力和弹性应力上。这些应力可以导致接口的故障,在该情况下前部金属化区域6和引线16变为电分离的,且不能够通过引线16向电子功率器件1外部传送电流。
[0009]为了改善前部金属化区域6和引线16之间接口的可靠性,已提出了用铜制造前部金属化区域6和引线16的方案,例如在“功率器件的大的铜引线楔焊键合工艺(LargeCu Wire Wedge Bonding Process for Power Devices),,,J.Ling 等,13th ElectronicsPackaging Technology Conference, 2011 中所描述的。
[0010]铜比铝更硬并具有大约17ppm/° K的线性热膨胀系数。此外,与铝相比,铜展现更强的电流承载能力,并在给定的相同电流下使更小尺寸的互联的形成成为可能。
[0011]当前部金属化区域6由铜制成时,其可以具有大的厚度,以此方式使得基本上限制前部金属化区域6自身遭受诸如坑裂之类的现象的可能性。另一方面,在电子功率器件1的制造过程期间,前部金属化区域6的大的厚度会引起半导体晶圆的翘曲。
【实用新型内容】
[0012]因此,本实用新型的目的是提供一种电子器件,其将至少部分地克服现有技术的缺点。
[0013]根据本实用新型,提供了根据权利要求1所限定的电子器件,包括:
[0014]-半导体基体;
[0015]-前部金属化区域;
[0016]-顶部缓冲区域,其被布置在所述前部金属化区域和所述半导体基体之间;以及
[0017]-导电引线,其被电连接到所述前部金属化区域;
[0018]其中,所述顶部缓冲区域至少部分地被烧结。
[0019]优选地,所述前部金属化区域具有范围在35 μπι和65 μm之间的厚度。
[0020]优选地,所述顶部缓冲区域包括被烧结部分,所述被烧结部分具有范围在27 μπι和42 μπι之间的厚度。
[0021]优选地,所述前部金属化区域和所述导电引线分别由第一材料和第二材料制成,所述第一材料和所述第二材料分别具有第一线性热膨胀系数CTE3jP第二线性热膨胀系数CTE4。,并且其中 CTE32= CTE 4。±10%。
[0022]优选地,进一步包括底部缓冲区域,所述半导体基体被布置在所述顶部缓冲区域和所述底部缓冲区域之间;所述器件进一步包括底部金属化区域,所述底部缓冲区域被布置在所述半导体基体和所述底部金属化区域之间;并且其中所述底部缓冲区域至少部分地被烧结。
[0023]优选地,所述前部金属化区域由铜制成。
[0024]优选地,所述导电引线由铜制成。
[0025]优选地,所述顶部缓冲区域由银制成。
[0026]本公开的实施例提供了一种具有引线键合和烧结区域的电子器件,其能够改善前部金属化区域和引线之间接口的可靠性,并且能够避免在电子器件制造期间的半导体晶圆的翘曲。
【附图说明】
[0027]为更好地理解本实用新型,现以非限制性示例的方式并参考附图描述其优选实施例,其中:
[0028]图1是已知类型的电子器件的部分的示意性截面图;
[0029]图2是本实用新型的半导体器件的实施例的部分的示意性截面图;
[0030]图3A是本实用新型的半导体器件的实施例的部分的透视图;
[0031]图3B示出图3A中示出的结构的更为详细的透视图;
[0032]图4至图6和图8至图10是在制造工艺的步骤期间,本实用新型的半导体器件的实施例的部分的示意性截面图;
[0033]图7A是在本实用新型的半导体器件的制造工艺期间使用的结构的部分的示意性截面图;
[0034]图7B是具有被移除的部分的图7A所示结构的部分的透视图;
[0035]图11A是本实用新型的半导体器件的实施例的部分的示意性截面图;
[0036]图11B是图11A中所示的结构的更详细的截面图;
[0037]图12至图14和图16至图17是在制造工艺的步骤期间,本实用新型的半导体器件的一个实施例的部分的示意性截面图;以及
[0038]图15是本实用新型的半导体器件的一个实施例的制造工艺的步骤期间使用的盘的示意截面图。
【具体实施方式】
[0039]图2示出半导体器件20。如上文所述,图2和后续附图未按比例。在这不表示损失任何一般性的前提下,假设本说明书中的半导体器件20是功率M0SFET ;然而其同样(再次以示例方式)也可以为IGBT。另一方面,半导体器件20同样可以是用于低功率应用的器件。
[0040]具体地,半导体器件20包括裸片22,其由半导体基体24和顶部结构25形成,顶部结构25是导电的,其被设置在半导体基体24之上并与其直接接触。
[0041]在不表示损失任何一般性的前提下,下文中假设半导体基体24由硅制成。更详细地,半导体基体24由顶部表面Sup和底部表面S d_分别在顶部和底部定界。顶部结构25在顶部表面Sup之上延伸,并与其直接接触。
[0042]以本身已知的方式,顶部结构25限定所谓的“裸片前布局”。如图3所示,更具体地,顶部结构25包括第一顶部区域26a、第二顶部区域26b和第三顶部区域26c,其相互物理地分隔并共面。在
当前第1页1 2 3 4 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1