一种基于fpga的微机保护方法及其系统的制作方法

文档序号:9930712阅读:1331来源:国知局
一种基于fpga的微机保护方法及其系统的制作方法
【技术领域】
[0001]本发明涉及一种微机保护系统,具体讲涉及一种基于FPGA的微机保护方法及其系统。
【背景技术】
[0002]继电保护装置在现有电力系统中应用广泛,目前微机保护系统硬件架构中主要采用DSP+CPLD架构,该系统架构存在主频高、抗干扰能力弱、响应时间较长、面积大等不足。
[0003]在传统的继电保护系统设计中,也会采用DSP+MCU的架构,它具有一定的灵活性和可操作性,但随着智能电网的不断发展,新一代智能变电站要求变电站小型化、集成化、模块化、智慧化,对继电保护装置在保护动作速度和集成化上提出了更高的要求,通过继电保护中保护算法的硬件集成方案,提出了多原理继电保护系统芯片的现场可编程门阵列(Field Programmable Gate Array,FPGA)方案设计,其中米用 FPGA+MCU 架构,利用 FPGA的硬件并行执行程序来提高硬件保护逻辑的处理速度,保证系统的安全性和可靠性;系统芯片的设计压缩了装置的体积,有利于智能电网二次装置的就地化与小型化,为智能电网提供了 “核心”支持。同时,新一代智能变电站对于通信的速度和质量有了更高的要求,例如IEC 61850等协议的解析占用大量的MCU资源,而单独依靠提升MCU性能会造成MCU主频过高,使得MCU对噪声的抗干扰能力下降,而且设备发热过大,会使得二次设备就地化难度加大。该系统芯片设计具有可重构性,将继电保护算法独立,可以在不提升MCU主频的前提下,高速响应保护要求。在继电保护的诸多场合,只需要通过改变硬件保护模块,可以使其应用于线路保护、母线保护和变压器保护等领域。但目前却没有一套结合FPGA和MCU的保护方法和系统。

【发明内容】

[0004]针对现有技术的不足,本发明提供一种基于FPGA的微机保护方法及其系统,在基于FPGA和MCU的硬件架构基础上,系统采用数据采集、硬件保护算法、实时时钟与存储器管理、中断管理与对外接口等模块进行分析与设计。本发明提高了继电保护系统的保护动作速度,增强了抗干扰能力,降低了功耗,并在架构上具有通用性。
[0005]本发明的目的是采用下述技术方案实现的:
[0006]一种基于FPGA的微机保护方法,其改进之处在于,所述方法包括
[0007](I)数据采集将多路输入的电流、电压模拟量转换为模拟信号;
[0008](2)将模拟信号转换为数字信号;
[0009](3)进行傅氏算法和硬件保护算法;
[0010](4)将故障信息和控制信息与MCU通信,完成硬件保护动作。
[0011]优选的,所述步骤(I)包括由电流、电压互感器产生的多路电压、电流模拟量输入到前端调理电路中,由频率前端处理和数字频率修正模块修正频率的畸变,并将其输入的模拟量转换为适合AD输入的模拟信号。
[0012]优选的,所述步骤(2)包括经多路选择开关选择需要AD转换和输出的信号,通过AD转换为所需的数字信号。
[0013]优选的,所述步骤(3)包括缓冲区的数据输入到FFT或小波变换中通过运算产生电压、电流、功率和相位等中间值,将中间值映射到寄存器实时数据分析,将中间值输入到硬件保护算法中。
[0014]优选的,所述硬件保护算法包括复压过流保护、反时限过流保护、差动保护和距离算法。
[0015]优选的,所述硬件保护算法根据逻辑动作方程编写相关逻辑代码,并在FPGA上仿真验证。
[0016]优选的,所述步骤(4)包括中断管理收集到故障信息后,根据故障的不同向外界提供相应的中断申请和保护动作。
[0017]进一步地,根据不同保护模块算法,将设定的定值及实测数据分送给对应的总线,并将发生的SOE事件时的类型号、动作值实时写入FIFO中,根据FPGA与MCU通信的结果,调度不同的系统任务进程,根据任务进程完成调度定值修改、保护投退动作、系统校时、断路器手动控制、SOE事件传输及保护动作。
[0018]本发明基于另一目的提供的一种基于FPGA的微机保护系统,其改进之处在于,所述系统包括数据采集模块、FPGA继电保护模块、存储器管理、看门狗电路、静态随机存储器、快闪存储器和对外接口;
[0019]所述数据采集模块、FPGA继电保护模块、存储器管理和对外接口连接;
[0020]所述存储器管理外接实时时钟、看门狗电路、静态随机存储器和快闪存储器。
[0021]优选的,所述数据采集模块包括前端调理电路、频率前端处理模块、数字频率修正模块、多路选择开关模块和AD转换模块。
[0022]优选的,所述前端调理电路、多路选择开关模块和AD转换模块连接;
[0023]所述频率前端处理模块、数字频率修正模块和AD转换模块连接;
[0024]所述数字频率修正模块与存储器管理连接。
[0025]优选的,所述存储器管理包括MCU和中断管理模块;
[0026]所述MCU通过光耦隔离电路与I/O接口、开关量相连。
[0027]与现有技术比,本发明的有益效果为:
[0028](一)采用FPGA+MCU架构,利用FPGA的硬件并行执行程序提高硬件保护逻辑的处理速度,保证系统的安全性和可靠性。
[0029]( 二)采用基于FPGA的架构,继电保护装置主频低、抗干扰能力强、和功耗低。
[0030](三)系统设计具有通用性,将继电保护算法独立,只需要通过改变硬件保护模块,可以使其应用多种保护领域。
[0031](四)系统芯片的设计压缩了装置的体积,有利于装置的就地化与小型化。
【附图说明】
[0032]图1为本发明提供的一种基于FPGA的微机保护系统示意图。
[0033]图2为本发明提供的的一种基于FPGA的微机保护方法中电流信号采集电路图。
[0034]图3本发明提供的一种基于FPGA的微机保护方法中电压信号采集电路图。
【具体实施方式】
[0035]下面结合附图对本发明的【具体实施方式】作进一步的详细说明。
[0036]基于FPGA的继电保护装置系统集计量、保护、通信功能为一体,采用FPGA+MCU硬件架构,FPGA完成高速采样、FFT变换和实时保护算法的逻辑运算,MCU完成操作系统与以太网、RS232、CAN等通信。
[0037]FPGA继电保护系统设计的结构如图1所示。FPGA继电保护系统设计主要由数据采集模块、FPGA继电保护模块、存储器管理和对外接口等。
[0038]本发明一种基于FPGA的微机保护方法,具体流程问:
[0039]1、数据采集将多路输入的电流、电压模拟量转换为适合AD转换的模拟信号;
[0040]由电流、电压互感器产生的多路电压、电流模拟量输入到前端调理电路中,由频率前端处理和数字频率修正模块修正频率的畸变,并将其输入的模拟量转换为适合AD输入的模拟信号;具体为:
[0041]电力系统理论电压、电流为50Hz工频正统波信号,在实际工况中由于负载和干扰等因素,频率会发生畸变,但是电流与电压之间不会存在频率差。取其中一路模拟输入信号,经过频率前段处理进行滤波、过零处理成比较完善的方波信号,再送给数字频率修正模块逻辑,根据当前采样周期时间来预测下个采样周期的时间,并对线路上的频率进行监测,一方面将修正后的频率输入到多路AD转换前端,另一方面如果频率严重异常直接报告给中断管理单元。
[0042]前端调理电路完成电流信号采集和电压信号采集以及电平转换等功能。电流信号采集电路如图2所示。CT (电流互感器)将从电网传来的大电流信号转换为适合AD转换的输入信号,并滤除高频干扰。其中采样电阻Rl将CT传送的电流信号转换为电压信号,电阻R2和R3以及电容Cl和C2构成二阶无源低通滤波电路,二极管VDl和VD2起到限幅作用,限制输出电压在OV到5V之间。
[0043]电压信号采集电路如图3所示。VT(电压互感器)将从电网传来的高电压信号转换为适合AD转换的输入信号,并滤除高频干扰。其中电阻R4为限流电阻,其余部分同电流转换电路。
[0044]2、经AD转换将模拟信号转换为高精度的数字信号;
[0045]经多路选择开关选择需要AD转换和输出的信号,最后通过AD转换为所需的数字信号;具体为:
[0046]由于电力系统中均为三相电,分别有三组电压电流量,而每组电压电流信号又分高低两种不同精度,再加上线圈的中间量,一般输入的电压电流模拟量在14路以上,故采用多路选择开关,保证多路输入模拟量在一个采样周期内都能够进行AD转换。
[0047]AD转换通常采用16位以上的高精度转换芯片,保证测量的精度。经AD转换后的采样数据被同时送到内部总线进入片内缓冲和片面SRAM存储器,以备故障录波使用。
[0048]3、经FPGA完成进行傅氏算法和硬件保护算法等逻辑
当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1