1.一种硬件互锁保护电路,其特征在于,包括:
第一脉冲信号发生芯片、第二脉冲信号发生芯片;
所述第一脉冲信号发生芯片包括3级与非门,分别为第一与非门、第二与非门、第三与非门;所述第二脉冲信号发生芯片包括3级与非门,分别为第四与非门、第五与非门、第六与非门;
所述第一与非门的第一输入端输入PWM1信号,第二输入端输入高电平,所述第一与非门的输出端连接所述第五与非门的第一输入端;
所述第二与非门的第一输入端输入所述PWM1信号,第二输入端连接所述第四与非门的输出端,所述第二与非门的输出端连接所述第三与非门的第一、第二输入端;
所述第三与非门的输出端输出经处理后的PWM1信号;
所述第四与非门的第一输入端输入高电平,第二输入端输入PWM2信号;
所述第五与非门的第二输入端输入所述PWM2信号,所述第五与非门的输出端连接所述第六与非门的第一、第二输入端;
所述第六与非门的输出端输出经处理后的PWM2信号。
2.如权利要求1所述的硬件互锁保护电路,其特征在于,所述第一与非门的第一输入端连接电阻R1,第一与非门的第二输入端连接电阻R2,所述第四与非门的第二输入端连接电阻R3;其中,R1=1KΩ,R2=10KΩ,R3=1KΩ。
3.如权利要求1所述的硬件互锁保护电路,其特征在于,还包括电容C1,所述第一与非门的第二输入端通过所述电容C1接地。