一种接口电路及其中的输出电路的制作方法
【专利说明】
【技术领域】
[0001]本发明涉及电路设计技术领域,特别涉及一种利用高电压增强低电压信号工作速度的接口电路及其中的输出电路。
【【背景技术】】
[0002]现有芯片接口中有要求输出低压信号,而芯片内电源电压却为高压,因而通常需要通过LDO(low dropout regulator,低压差线性稳压器)产生一个低压电源供给接口使用,在成本或封装等限制条件下,又要求使用无电容型低压差线性稳压器,该类型电路产生的低压电源较低的供给能力限制了接口输出波形的上升沿速度,如图1所示,其为现有技术的一种使用无电容型低压差线性稳压器提供电源的芯片接口的输出信号波形图,其输出信号OUT的上升沿速度极为缓慢,这会使得接口信号工作速度无法提高。
[0003]因此,有必要提供一种改进的技术方案来解决上述问题。
【
【发明内容】
】
[0004]本发明的目的在于提供一种接口电路及中的输出电路,其可以提高输出信号的上升沿速度,从而提高接口信号的工作速度。
[0005]根据本发明的一个方面,本发明提供一种接口电路中的输出电路,其包括输出驱动电路、上拉开关和短脉冲发生器。所述输出驱动电路包括第一驱动开关和第二驱动开关,所述第一驱动开关和第二驱动开关依次串联于第一电压源和接地端之间,第一驱动开关和第二驱动开关之间的连接节点作为所述输出驱动电路的输出端与所述输出电路的输出端OUT相连,第一驱动开关的控制端和第二驱动开关的控制端均与输入信号相连,当所述输入信号为第一逻辑电平时,其控制第一驱动开关导通,且控制第二驱动开关关断;当所述输入信号为第二逻辑电平时,其控制第一驱动开关关断,且控制第二驱动开关导通。所述上拉开关连接于第二电压源和输出端OUT之间,当上拉开关关断时,第二电压源和输出端OUT之间的连接中断;当上拉开关导通时,第二电压源和输出端OUT之间的连接连通。所述短脉冲发生器的输入端与所述输入信号相连,其输出端与所述上拉开关的控制端相连,所述短脉冲发生器用于基于所述输入信号产生并输出短时脉冲信号给所述上拉开关的控制端,当所述输入信号由第二逻辑电平跳变为第一逻辑电平时,所述短脉冲发生器输出的短时脉冲使上拉开关短时导通,此时,由第二电压源快速拉高输出端OUT的电压,其中,所述第二电压源的电压值大于所述第一电压源的电压值。
[0006]进一步的,所述第一驱动开关为PMOS晶体管,所述第二驱动开关为NMOS晶体管。
[0007]进一步的,所述短脉冲发生器包括延迟单元和异或逻辑单元,所述延迟单元的输入端与短脉冲发生器的输入端相连,所述延迟单元的输出端与异或逻辑单元的一个输入端相连,所述异或逻辑单元的另一个输入端与所述短脉冲发生器的输入端相连,所述异或逻辑单元的输出端与所述短脉冲发生器的输出端相连。
[0008]进一步的,所述输出电路还包括第一驱动开关逻辑控制电路和第二驱动开关逻辑控制电路。所述第一驱动开关逻辑控制电路包括依次连接于输入信号和第一驱动开关的控制端之间的延迟器和反相器;所述第二驱动开关逻辑控制电路包括依次连接于输入信号和第二驱动开关的控制端之间的延迟器和反相器。
[0009]进一步的,所述输出电路还包括使能控制电路,所述使能控制电路基于输出端OUT的电压输出一组使能控制信号。所述上拉开关包括若干个并联于所述第二电压源和输出端OUT之间的开关单元,其中,每个开关单元均包括一个使能端口和一个控制端口,每个开关单元的使能端口与所述一组使能控制信号中对应的一个使能控制信号相连,该使能控制信号用于控制与其对应的开关单元是否工作;每个开关单元的控制端口均与所述短时脉冲信号相连,在一个开关单元工作时,所述短时脉冲信号控制该开关单元导通或关断。
[0010]进一步的,当所述输出端OUT的上冲电压大于预先设定的参考电压时,所述使能控制电路输出的一组使能控制信号使上拉开关中工作的开关单元的个数较少,从而降低第二电压源对输出端OUT的上拉能力;当所述输出端OUT的上冲电压小于预先设定的参考电压时,所述使能控制电路输出的一组使能控制信号使上拉开关中工作的开关单元的个数增加,从而增大第二电压源对输出端OUT的上拉能力。
[0011]进一步的,每个开关单元均包括依次连接于所述第二电压源和输出端OUT之间的第一开关和第二开关,所述第一开关的控制端作为该开关单元的使能端口,所述第二开关的控制端作为该开关单元的控制端口。当第一开关关断时,该开关单元不工作,当第一开关导通时,该开关单元工作;当第一开关导通时,若第二开关K2导通,则该开关单元导通,若第一开关关断,则该开关单兀关断。
[0012]进一步的,所述第一开关和第二开关均为PMOS晶体管;或所述第二开关和第二开关均为NMOS晶体管。
[0013]根据本发明的另一个方面,本发明提供一种接口电路,其包括低压差线性稳压器和输出电路,所述低压差线性稳压器基于第二电压源输出第一电压源。其中,所述输出电路包括输出驱动电路、上拉开关和短脉冲发生器。所述输出驱动电路包括第一驱动开关和第二驱动开关,所述第一驱动开关和第二驱动开关依次串联于第一电压源和接地端之间,第一驱动开关和第二驱动开关之间的连接节点作为所述输出驱动电路的输出端与所述输出电路的输出端OUT相连,第一驱动开关的控制端和第二驱动开关的控制端均与输入信号相连,当所述输入信号为第一逻辑电平时,其控制第一驱动开关导通,且控制第二驱动开关关断;当所述输入信号为第二逻辑电平时,其控制第一驱动开关关断,且控制第二驱动开关导通。所述上拉开关连接于第二电压源和输出端OUT之间,当上拉开关关断时,第二电压源和输出端OUT之间的连接中断;当上拉开关导通时,第二电压源和输出端OUT之间的连接连通。所述短脉冲发生器的输入端与所述输入信号相连,其输出端与所述上拉开关的控制端相连,所述短脉冲发生器用于基于所述输入信号产生并输出短时脉冲信号给所述上拉开关的控制端,当所述输入信号由第二逻辑电平跳变为第一逻辑电平时,所述短脉冲发生器输出的短时脉冲使上拉开关短时导通,此时,由第二电压源快速拉高输出端OUT的电压,其中,所述第二电压源的电压值大于所述第一电压源的电压值。
[0014]进一步的,所述低压差线性稳压器为无电容型低压差线性稳压器,所述第二电压源为接口电路所在芯片的内电源。
[0015]与现有技术相比,本发明在现有接口电路的输出电路的基础上,通过接口电路内原有的高压电源来加快输出信号的上升沿的上升,以提高输出电路的上拉驱动能力,从而使输出信号的上升沿速度以及接口信号的工作速度大幅提高。
【【附图说明】】
[0016]为了更清楚地说明本发明实施例的技术方案,下面将对实施例描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动性的前提下,还可以根据这些附图获得其它的附图。其中:
[0017]图1现有技术的一种使用无电容型低压差线性稳压器提供电源的接口电路的输出信号波形图;
[0018]图2为本发明在一个实施例中的接口电路中的输出电路的电路示意图;
[0019]图3为图2所示的输出电路中各节点的信号波形图。
【【具体实施方式】】
[0020]为使本发明的上述目的、特征和优点能够更加明显易懂,下面结合附图和【具体实施方式】对本发明作进一步详细的说明。
[0021]此处所称的“一个实施例”或“实施例”是指可包含于本发明至少一个实现方式中的特定特征、结构或特性。在本说明书中不同地方出现的“在一个实施例中”并非均指同一个实施例,也不是单独的或选择性的与其他实施例互相排斥的实施例。除非特别说明,本文中的连接、相连、相接的表示电性连接的词均表示直接或间接电性相连。
[0022]请参考图2所示,其为本发明在一个实施例中的接口电路中