在反馈回路中具有占空比调整的分频器的制造方法_4

文档序号:9568821阅读:来源:国知局
IC)、现场可编程口阵列(FPGA)或者其它可编程逻辑器件、分立口或者晶体管 逻辑、分立硬件部件或者其任何组合来实施或者执行结合运里的公开描述的各种示例逻辑 块、模块和电路。通用处理器可W是微处理器,但是在备选中,处理器可W是任何常规处理 器、控制器、微控制器或者状态机。也可W实施处理器为计算设备的组合、例如DSP和微处 理器的组合、多个微处理器、与DSP核结合的一个或者多个微处理器或者任何其它运样的 配置。
[0064] 可W直接地在硬件中、在由处理器执行的软件模块中或者在二者的组合中体现结 合运里的公开描述的方法或者算法的步骤。软件模块可W驻留在RAM存储器、闪存、ROM存 储器、EPROM存储器、EEPROM存储器、寄存器、硬盘、可拆卸盘、CD-ROM或者本领域已知的任 何其它形式的存储介质中。示例存储介质禪合到处理器,从而处理器可W从存储介质读取 信息和向存储介质写入信息。在备选中,存储介质可W集成到处理器。处理器和存储介质 可W驻留在ASIC中。ASIC可W驻留在用户终端中。在备选中,处理器和存储介质可W作为 分立部件驻留在用户终端中。 阳0化]在一个或者多个示例设计中,可W在硬件、软件、固件或者其任何组合中实施描述 的功能。如果在软件中实施,则可W在计算机可读介质上存储或者作为一个或者多个指令 或者代码通过计算机可读介质传输该功能。计算机可读介质包括计算机存储介质和通信介 质二者,该通信介质包括有助于从一个地方向另一地方传送计算机程序的任何介质。存储 介质可W是可W由通用或者专用计算机访问的任何可用介质。举例而言而非限制,运样的 计算机可读介质可W包括RAM、ROM、EEPR0M、CD-ROM或者其它光盘存储装置、磁盘存储装置 或者其它磁存储设备或者任何其它介质,该任何其它介质可W用来W指令或者数据结构的 形式携带或者存储希望的程序代码装置并且可W由通用或者专用计算机或者通用或者专 用处理器访问。而且,任何连接也恰当地称为计算机可读介质。例如,如果使用同轴线缆、光 纤线缆、双绞线、数字用户线值SL)或者无线技术、诸如红外线、无线电和微波来从网站、月良 务器或者其它远程源传输软件,则在介质的定义中包括同轴线缆、光纤线缆、双绞线、D化或 者无线技术、诸如红外线无线电和微波。如运里所用磁盘和光盘包括紧致盘(CD)、激光盘、 光盘、数字万用光盘值VD)、软盘和蓝光光盘,其中磁盘通常地磁再现数据,而光盘用激光来 光再现数据。也应当在计算机可读介质的范围内包括W上介质的组合。
[0066] 提供本公开的先前描述W使本领域技术人员能够实现或者使用本公开。对本公开 的各种修改将容易为本领域技术人员所清楚,并且运里定义的通用原理可W应用于其它变 化而未脱离本公开的精神实质或者范围。因此,本公开不旨在于限于运里描述的示例和设 计、而是将被赋予与运里公开的原理和新颖特征一致的最广范围。
【主权项】
1. 一种装置,包括: 至少一个除法器电路(610a,610k),耦合在反馈回路中并且被配置为接收在第一频率 的时钟信号并且提供在第二频率的至少一个分割的信号,所述第二频率是所述第一频率的 分数;以及 至少一个占空比调整电路(620a,620k),在所述反馈回路内耦合到所述至少一个除法 器电路并且被配置为调整所述至少一个分割的信号的占空比并且向所述至少一个除法器 电路提供至少一个占空比调整的信号。2. 根据权利要求1所述的装置,所述至少一个除法器电路包括: 第一锁存器(310a),被配置为接收所述时钟信号并且提供第一分割的信号;以及 第二锁存器(310b),被配置为接收所述时钟信号并且提供第二分割的信号。3. 根据权利要求2所述的装置,所述至少一个占空比调整电路包括: 第一占空比调整电路(320a),被配置为从所述第一锁存器接收所述第一分割的信号并 且向所述第二锁存器提供第一占空比调整的信号;以及 第二占空比调整电路(320b),被配置为从所述第二锁存器接收所述第二分割的信号并 且向所述第一锁存器提供第二占空比调整的信号。4. 根据权利要求3所述的装置,所述第一占空比调整电路包括: 反相器(434),被配置为接收可调整偏置电流并且提供具有基于所述可调整偏置电流 确定的可调整占空比的所述第一占空比调整的信号。5. 根据权利要求4所述的装置,所述第一占空比调整电路还包括: 占空比控制器(436),被配置为接收占空比控制信号并且提供用于所述反相器的所述 可调整偏置电流。6. 根据权利要求5所述的装置,所述占空比控制器包括: 查找表(532),被配置为接收所述占空比控制信号并且提供至少一个控制信号;以及 偏置电流生成器(534),被配置为接收所述至少一个控制信号并且提供用于所述反相 器的所述可调整偏置电流。7. 根据权利要求3所述的装置,所述第一锁存器被配置为进一步接收所述第二占空比 调整的信号并且提供所述第一分割的信号。8. 根据权利要求7所述的装置,所述第一锁存器被配置为进一步从所述第二锁存器接 收所述第二分割的信号并且提供所述第一分割的信号。9. 根据权利要求3所述的装置,所述第一锁存器和所述第二锁存器以及所述第一占空 比调整电路和所述第二占空比调整电路被配置为执行除以2,并且所述第二频率是所述第 一频率的一半。10. 根据权利要求3所述的装置,所述第一分割的信号包括同相分割的信号,并且所述 第二分割的信号包括正交分割的信号。11. 一种生成分频信号的方法,包括: 利用耦合在反馈回路中的至少一个除法器电路生成(712)至少一个分割的信号,所述 至少一个除法器电路接收在第一频率的时钟信号并且提供在第二频率的所述至少一个分 割的信号,所述第二频率是所述第一频率的分数;以及 通过利用所述反馈回路内的、耦合到所述至少一个除法器电路的至少一个占空比调整 电路调整所述至少一个分割的信号的占空比来生成(714)至少一个占空比调整的信号。12. 根据权利要求11所述的方法,所述至少一个除法器电路包括第一锁存器和第二锁 存器,所述生成所述至少一个分割的信号包括: 利用所述第一锁存器生成第一分割的信号;以及 利用所述第二锁存器生成第二分割的信号。13. 根据权利要求12所述的方法,所述至少一个占空比调整电路包括第一占空比调整 电路和第二占空比调整电路,所述生成所述至少一个占空比调整的信号包括: 利用所述第一占空比调整电路生成第一占空比调整的信号;以及 利用所述第二占空比调整电路生成第二占空比调整的信号。14. 根据权利要求13所述的方法,所述第一占空比调整电路包括反相器,所述生成所 述第一占空比调整的信号包括: 生成具有基于所述反相器的可调整偏置电流确定的可调整占空比的所述第一占空比 调整的信号。15. 根据权利要求14所述的方法,还包括: 基于占空比控制信号生成用于所述反相器的所述可调整偏置电流。16. 根据权利要求14所述的方法,还包括: 基于占空比控制信号生成至少一个控制信号;以及 基于所述至少一个控制信号生成用于所述反相器的所述可调整偏置电流。17. -种装置,包括: 用于接收在第一频率的时钟信号并且基于所述时钟信号生成在第二频率的至少一个 分割的信号的部件,所述第二频率是所述第一频率的分数;以及 用于通过调整所述至少一个分割的信号的占空比来生成至少一个占空比调整的信号 的部件,用于生成所述至少一个分割的信号的所述部件和用于生成所述至少一个占空比调 整的信号的所述部件耦合在反馈回路中。18. 根据权利要求17所述的装置,用于生成所述至少一个分割的信号的所述部件包 括: 第一锁存部件,被配置为生成第一分割的信号;以及 第二锁存部件,被配置为生成第二分割的信号。19. 根据权利要求18所述的装置,用于生成所述至少一个占空比调整的信号的所述部 件包括: 第一占空比调整部件,被配置为生成第一占空比调整的信号;以及 第二占空比调整部件,被配置为生成第二占空比调整的信号。20. 根据权利要求19所述的装置,所述第一占空比调整部件被配置为生成具有基于可 调整偏置电流确定的可调整占空比的所述第一占空比调整的信号。21. 根据权利要求20所述的装置,还包括: 用于基于占空比控制信号生成所述可调整偏置电流的部件。22. -种计算机程序产品,包括: 非瞬态计算机可读介质,包括: 用于使至少一个处理器指引利用耦合在反馈回路中的至少一个除法器电路生成至少 一个分割的信号的代码,所述至少一个除法器电路接收在第一频率的时钟信号并且提供在 第二频率的所述至少一个分割的信号,所述第二频率是所述第一频率的分数;以及 用于使所述至少一个处理器指引通过利用所述反馈回路内的、耦合到所述至少一个除 法器电路的至少一个占空比调整电路调整所述至少一个分割的信号的占空比来生成至少 一个占空比调整的信号。
【专利摘要】公开一种在反馈回路内具有占空比调整的分频器(300)。在示例设计中,一种装置包括耦合在反馈回路中的至少一个除法器电路(310a,310b)和至少一个占空比调整电路(320a,320b)。除法器电路接收在第一频率的时钟信号(输入Clock)并且提供在第二频率的至少一个分割的信号(Idivp,Idivn),该第二频率是第一频率的分数。占空比调整电路调整至少一个分割的信号的占空比并且向除法器电路提供至少一个占空比调整的信号(Iadjp,Iadjn)。除法器电路可以包括第一和第二锁存器(310a,310b),并且占空比调整电路可以包括第一和第二占空比调整电路(320a,320b)。第一和第二锁存器以及第一和第二占空比调整电路可以耦合在反馈回路中并且可以执行除以2。
【IPC分类】H03K3/017, H03K5/156, H03K21/08
【公开号】CN105324938
【申请号】CN201480035728
【发明人】W-H·陈, S·斯里达拉, 刘利
【申请人】高通股份有限公司
【公开日】2016年2月10日
【申请日】2014年6月18日
【公告号】EP3014769A1, US9379722, US20140375363, WO2014209715A1
当前第4页1 2 3 4 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1