一种用于1394bphy发送器的快速稳定驱动器电路的制作方法

文档序号:9790555阅读:818来源:国知局
一种用于1394b phy发送器的快速稳定驱动器电路的制作方法
【技术领域】
[0001]本发明属于为电子电路设计技术,涉及一种用于1394BPHY发送器的快速稳定驱动器电路。
【背景技术】
[0002]根据1394B协议,1394BPHY发送器在传输信号的过程中,需要保证信号的共模电平小于2.415V,其共模电平是在5kΩ的电阻与270pF的电容并联的阻抗上获得的。在某些应用中,1394B PHY芯片通过变压器驱动线缆来进行数据传输,而变压器限制了信号的共模电平高于1.9V。因此,在驱动变压器时,由于负载电容值较大,输出信号达到符合要求的共模电平通常需要较长的时间。在此过程中,1394B PHY芯片已经开始发送数据,共模电平上升时间过长有可能导致数据发送错误。
[0003]为此,提出一种新的用于1394BPHY发送器的快速稳定驱动器电路,来使输出信号的共模电平快速稳定到所需要的共模值。

【发明内容】

[0004]为了解决现有的1394BPHY驱动器电路达到稳定的共模电平所需时间较长可能导致数据发送错误的技术问题,本发明提供一种用于1394B PHY发送器的快速稳定驱动器电路。
[0005]本发明的具体技术解决方案如下:
[0006]该快速稳定驱动器电路通过电阻检测输出信号的共模电平,共模电平与迟滞比较器比较产生使能信号,使能信号与输入数据经过逻辑门电路后控制驱动单元进行工作;通过电阻检测到的共模电平与参考电压通过运放进行比较,运放输出控制一个PMOS管调整流入驱动单元的电流从而来调整输出共模电平。
[0007]该用于1394B PHY发送器的快速稳定驱动器电路包括电流源模块Ip及IM、逻辑控制电路Xm及Xp、输出驱动单元Driver Cell,其特征在于电路还包括:迟滞比较器A2、运算放大器^以及由RdPR2构成的共模电平检测电路。所述电流源模块用于提供驱动单元所需要的偏置电流;所述逻辑控制电路用于通过使能信号和输入数据控制输出驱动单元;所述输出驱动单元用于提供输出电流,驱动输出负载;所述迟滞比较器用于将输出共模电平参考电平比较,产生使能控制信号;所述运算放大器用于将输出共模电平和参考电平比较,用于调整输出共模电平的大小;所述共模电平检测电路用于检测输出信号的共模电平。
[0008]该用于1394B PHY发送器的快速稳定驱动器电路具体包括PMOS管MjPNMOS管M3的漏端相连作为电路的输出Txm,PMOS管MdPNMOS管M4的漏端相连作为电路的输出Txp,其源端分别连接到电流源Ip和电流沉Im;电阻RjPR2的一端分别连接到电路的输出端Txp和Txm,电阻仏和吣的另一端相连后分别连接至运放A1以及迟滞比较器如的正输入端;运放^的输出连接到?103管吣的栅极,M5的漏极连接至Μ4.2的源端;迟滞比较器Α2的输出端En连接到与门Xm和Xp的输入端;输入数据Dm和Dp分别连接到与门Xm与Xp的另一端;两个与门的输出端分别与M1、M3以及M2、M4的栅极相连。
[0009 ]上述电流源IP以及电流沉Im大小相等;运放A1的负输入端连接信号Vcmr ef,输出信号Txp/Txm的共模电平与其相等。
[0010]上述迟滞比较器如的负输入端连接信号Vcref,其电压大小低于Vcmref;迟滞比较器如的输入由低电平向高电平转化时的翻转电压高于其输出由高电平向低电平转换时的翻转电压。
[0011]一种用于1394B PHY发送器的快速稳定驱动器电路,包括以下步骤:
[0012]I]快速充电阶段
[0013]设置Vcmref为2V,Vcref为1.2V,由RjPR2构成的共模电平检测电路时时检测输出共模电压。当驱动器电路开始工作时,电路的共模电压为0,迟滞比较器如的输出使能信号En为低电平,与门逻辑Xm、Xp的输出为低电平,此时MOS管M^M2开启,M3、M4关闭,电路通过电流源Ip以及MOS管施为负载电容充电。
[0014]2]慢速充电阶段
[0015]当共模电平检测电路检测到输出共模电平大于Vcref时,使能信号En变为高电平,此时MOS管Mi?M4在输入数据Dm、Dp的控制下开始工作。由于Dm、Dp为差分信号,因此MOS管总是施、M4或者M2、M3同时开启。此时,电流源IP和电流沉Im用来产生差分信号幅度,此时电路仅通过M5中的电流为负载电容充电,因此此时充电速度较慢。
[0016]3]稳定阶段
[0017]当输出共模电平与Vcmref相等时,运放A1的输出变为高电平,此时^)5管施关断,电路共模电平保持在该状态。当共模电平因故发生变化时,运放A1重新调整此的栅极电压,通过调整施中的电流为输出负载电容充电,从而来调整输出共模电平。
[0018]本发明的优点如下:
[0019]本发明提供用于1394BPHY发送器的快速稳定驱动器电路,利用共模检测电路,通过控制逻辑,在电路上电阶段通过最大化充电电流为负载电容充电,在不增加电路电流的情况下降低了共模电平达到稳定所需要的时间。这种快速稳定驱动器电路结构简单,上电速度快,可以解决通常的1394B PHY驱动器电路达到稳定所需时间较长可能导致数据发送错误的问题。
【附图说明】
[0020]图1是本发明的方法的电路实现图。
[0021]附图标记说明:VDD:电源电压;IP:电流源;Im:电流沉;Vcmref:共模电压参考值;Vcref:快速充电关闭阈值电压;A1:运算放大器;A2:迟滞比较器。
【具体实施方式】
[0022]下面结合附图和具体实施例,对本发明的技术方案进行清楚、完整地表述。显然,所表述的实施例仅是本发明一部分实施例,而不是全部的实施例,基于本发明中的实施例,本领域技术人员在没有做出创造性劳动前提所获得的所有其他实施例,都属于本发明的保护范围。
[0023]本发明的原理在于:
[0024]首先通过电阻检测输出信号的共模电平,共模电平与迟滞比较器比较产生使能信号,使能信号与输入数据经过逻辑门电路后控制驱动单元进行工作;通过电阻检测到的共模电平与参考电压通过运放进行比较,运放输出控制一个PMOS管调整流入驱动单元的电流从而来调整输出共模电平。
[0025]实现其的电路可以包括电流源模块Ip及Im、逻辑控制电路Xm及Xp、输出驱动单元Driver Cell,其特征在于电路还包括:迟滞比较器A2、运算放大器A1以及由办和此构成的共模电平检测电路。所述电流源模块用于提供驱动单元所需要的偏置电流;所述逻辑控制电路用于通过使能信号和输入数据控制输出驱动单元;所述输出驱动单元用于提供输出电流,驱动输出负载;所述迟滞比较器用于将输出共模电平参考电平比较,产生使能控制信号;所述运算放大器用于将输出共模电平和参考电平比较,用于调整输出共模电平的大小;所述共模电平检测电路用于检测输出信号的共模电平。
[0026]以下结合实施例对本发明进行详述:
[0027]该用于1394B PHY发送器的快速稳定驱动器电路包括和匪OS管M3的漏端相连作为电路的输出Txm
当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1