一种DMB同频直放站回波抑制系统及方法与流程

文档序号:20607538发布日期:2020-05-01 22:14阅读:430来源:国知局
一种DMB同频直放站回波抑制系统及方法与流程

本发明涉及一种信号处理技术,具体涉及一种dmb同频直放站回波抑制系统及方法。



背景技术:

数字多媒体广播(digitalmultimediabroadcasting,dmb)是在数字音频广播(digitalaudiobroadcasting,dab)的基础上发展出来的面向未来的新一代广播系统,它充分的利用了数字音频广播更加优秀的收听音质和抗干扰能力,还具备发射功率小、覆盖面积大、频谱利用率高和可移动接收等一系列优点,可传递诸如声音、图像、文字、数据及活动影像等业务。

由于无线信道的特性,无论何种无线通信网络,总会存在发射信号覆盖的弱信号区和盲区。在dmb系统的实际应用中发现,一般在距离dmb发射天线过远和楼房密度较大的地方以及建筑物内部,存在弱信号区和盲区。因考虑设备成本、复杂度、灵活性等问题,布置无线同频直放站是提高信号覆盖范围和减少盲区的最有效解决方案。传统的同频直放站作为同频信号增强转发设备,由于接收天线与发射天线间的耦合作用,容易形成强烈的耦合回波,影响转发信号质量,严重时还会造成同频直放站自激,而无法正常工作。在dmb同频直放站应用中,当不满足直放站的隔离度比增益大l5db的条件就会发生自激现象。干扰消除系统(interferencecancellatonsystem,ics)是为了改善同频直放站收发天线产生耦合回波的抑制问题,如图1所示,ics无线通信直放站通过自适应回波抑制算法在耦合回波抑制模块中完成回波抑制,只让dmb有用信号进入直放站,并将期望的基站微弱信号放大。

目前,带回波抑制功能的同频直放站主要应用于数字电视广播领域,而应用于dmb系统的带回波抑制的直放站很少。现有的数字电视回波抑制系统采用传统的下变频电路、数字中频回波抑制电路、上变频电路等组成结构,其回波抑制算法主要采用最小均方(leastmeansquare,lms)或归一化最小均方(normalizationleastmeansquare,nlms)等串行的自适应滤波算法,其算法串行执行特性难以用在高速实时处理系统,且回波抑制系统硬件成本较高,并使用经过特殊设计的训练信号来作为回波抑制算法的参考信号来抑制回波,由于数字电视广播和dmb信号的物理帧结构不同,而在现有dmb系统中不适合使用训练序列,且数字电视信号与数字多媒体广播信号特征不同;如果将其应用在dmb系统当中,由于基于lms串行的回波抑制算法难以用在高速实时处理系统,而且使用附加经过训练的信号来作为回波抑制算法的参考信号,这就占用了有效数据资源,而且电路硬件成本较高以及系统集成度低等问题,所以并不适用于dmb系统。

目前,上海交通大学针对dmb系统申请了专利名称为“数字多媒体广播直放站多径回波消除方法”,专利号为cn1996783a的专利。所述专利:一种数字多媒体广播直放站回波抵消方法,如图2所示,其回波抑制算法采用lms自适应滤波算法,其算法串行执行特点难以用在高速实时处理硬件系统,且不符合fpga并行实现的特点;射频接收部分采用传统的射频滤波和模拟混频以及模拟中频滤波结构,射频接收采用全模拟的方式结构复杂,且回波抑制后的上变频部分采用数模转换和模拟混频以及射频滤波结构,而分离模拟元器件集成度和可靠性低,且成本较高;且在直放站发射天线后缺少延时模块,延时是为了使硬件内部延时与外部延时对齐,从而更高效的将回波抑制掉;由上述可知,从硬件资源消耗、高集成度、低成本、可靠性高来看,不是一个更好的解决方案。



技术实现要素:

本发明所要解决的技术问题是传统的同频直放站作为同频信号增强转发设备,由于接收天线与发射天线间的耦合作用,容易形成强烈的耦合回波,影响转发信号质量,严重时还会造成同频直放站自激,而无法正常工作,目的在于提供一种dmb同频直放站回波抑制系统及方法,解决上述问题。

本发明通过下述技术方案实现:

一种dmb同频直放站回波抑制系统,包括接收天线、第一预处理模块、对消模块、权向量更新模块、fir滤波器、延时模块、第二预处理模块、后处理模块、耦合器和转发天线;

所述接收天线持续接收外部信号u(t),并将所述外部信号发送到所述第一预处理模块;所述第一预处理模块对所述外部信号u(t)进行预处理后生成期望信号d(n)并发送至所述对消模块,所述对消模块对所述期望信号d(n)进行对消处理后生成对消后信号e(n)并发送到所述后处理模块;所述后处理模块对所述对消后信号e(n)进行后处理后发送至所述转发天线和耦合器;所述转发天线将后处理后的信号进行广播;

所述耦合器将后处理后的信号耦合降低功率并发送至所述第二预处理模块;所述第二预处理模块将接收到的信号进行预处理后发送至所述延时模块;所述延时模块对接收到的信号加入延时使得内部延时与外部延时对齐生成参考信号x(n),所述内部延时为系统内部信号的延时,所述外部延时为所述接收天线接收到所述转发天线发送的信号的延时;

所述延时模块将所述参考信号x(n)发送至所述权向量更新模块和fir滤波器;所述fir滤波器根据滤波权重对所述参考信号x(n)进行处理并生成估计回波信号y(n)并发送至所述对消模块;所述对消模块的对消处理为将所述期望信号d(n)和估计回波信号y(n)进行对消生成对消后信号e(n);

所述对消模块还将所述对消后信号e(n)发送至所述权向量更新模块;所述权向量更新模块根据所述参考信号x(n)和对消后信号e(n)对所述fir滤波器的滤波权重进行更新。

本发明应用时,接收天线持续接收外部信号u(t),这里的外部信号是包含了dmb发射机发射出来的iii波段微弱的射频信号、回波信号和杂波;这里所说的回波信号就是由转发天线在进行广播时,接收天线所接收的信号,这种回波信号会严重干扰直放站正常工作;第一预处理模块对所述外部信号进行预处理的过程主要是采用带通滤波的方式过滤掉杂波,一般采用基于lfb32205的中心频点为205.5mhz带宽为63mhz的带通滤波,再经过基于fc2501的iii波段dmb调谐器,输出2.048mhz中频模拟信号,完成模拟下变频,再经过模数转换器如ad9283将2.048mhz的模拟中频信号转换为并行8bit的2.048mhz的数字信号,其adc的采样率为8.192mhz,完成模拟到数字的转换,数字信号方便于信号处理分析;模数转换后的数字信号经过iq混频器将中频信号搬移到基带,同时产生了额外的高频信号,其中混频器的本振信号为2.048mhz;经iq混频后的信号经过低通滤波器滤除混频过程中产生的高频信号输出iq两路数字基带信号;上述为第一预处理模块的预处理过程。

对消模块对所述期望信号d(n)进行对消处理后生成对消后信号e(n),这里主要是采用将期望信号d(n)与估计回波信号y(n)进行对消的方式进行处理,而估计回波信号y(n)生成过程为在转发天线进行信号发送之前,将转发天线即将发送的后处理后的信号进行耦合降低功率后,通过延时模块加入延时生成参考信号x(n),延时模块的目的是使内部延时与外部延时保持一致,使估计的回波与实际的回波对齐,同时可以消除参考信号与接收到dmb有用信号的相关性;参考信号x(n)经过fir滤波器后可以获取估计回波信号y(n),对消模块将期望信号d(n)与估计回波信号y(n)进行相减输出dmb有用信号,从而把回波抑制掉。同时,fir滤波器的权系数通过权向量更新模块进行实时的更新以提供最优的权系数。

进一步的,所述第一预处理模块包括:

第一射频接收模块:用于接收接收天线收到的外部信号u(t),并进行滤波以及模拟下变频处理;

第一模数转换模块:用于将所述射频接收后的模拟信号进行模数转换生成数字信号;

第一iq混频器:用于将模数转换模块后的数字信号进行iq混频搬移至基带;

第一低通滤波器:用于将iq混频后产生的信号进行低通滤波输出iq两路数字基带信号作为期望信号d(n)。

本发明应用时,第一射频接收模块在接收接收天线收到的外部信号u(t)后需要对外部信号u(t)进行上文所述的带通滤波、下变频的过程;而接收到的信号进行模拟下变频,模拟下变频把信号搬移到中频,在把中频信号进行iq混频搬移到基带,数字基带信号,方便在fpga里头进行数字信号处理,基带信号抗干扰能力强,方便处理分析。

进一步的,所述第二与处理模块包括:

第二射频接收模块:用于接收耦合降低功率后模拟信号,并进行滤波下变频处理;

第二模数转换模块:用于将所述射频接收后的模拟信号进行模数转换生成数字信号;

第二iq混频器:用于将模数转换模块后的数字信号进行iq混频搬移至基带;

第二低通滤波器:用于将iq混频后的信号进行低通滤波输出iq两路数字基带信号发送至所述述延时模块。

进一步的,所述延时模块获取第一延时t1和第二延时t2,并根据下式获取延时模块的延时:

delay=t1-t2;

其中delay为延时模块的延时;

所述第一延时t1为转发天线发出信号到达接收天线的时长,根据下式获取:

t1=l/v;

其中l为直放站转发天线到接收天线的距离,v为电磁波传播速度;

所述第二延时t2为耦合器的延时。

本发明应用时,发明人发现信号经直放站接收天线后的射频接收模块和混频器和低通滤波器的延时可近似和转发天线后的射频接收模块和混频器和低通滤波器的相等,那么此处的时延可近似为抵消;那么产生的主要延时应该在距离产生的延时减去耦合器自身的延时;第一延时t1为耦合回波经转发天线耦合到接收天线的时延,而第二延时t2问耦合器器件自身的延时,可以根据器件手册得出器件的延时。

进一步的,所述权向量更新模块根据下式对所述fir滤波器的滤波权重进行更新:

y(n)=h(n)x(n)

e(n)=d(n)-y(n)

h(n+1)=h(n)+2ux(n-d)e*(n-d)

式中y(n)为估计回波信号,h(n)为更新前的滤波权重,x(n)为参考信号,h(n+1)为更新后的滤波权重,e(n)为对消后信号,u为加权向量更新时的步长因子,d为延时模块的延时,d(n)为期望信号。

本发明应用时,采用的是dlms算法,即带延时的lms算法,lms是一种结构简单、易于实现的算法,在不需要高速处理的领域中得到广泛应用。但当lms算法应用在高速实时信号处理时,就显得力不从心了,而dlms算法的并行结构在硬件上实现优于lms算法。dlms算法跟lms算法相比,进入权系数更新模块的数据发生了变化。相对于lms算法,dlms算法的权系数更新模块采用延迟d个时钟的数据来产生下一时钟周期的权系数;式中e*(n-d)表示e(n-d)的共轭,这属于本领域技术人员的公知常识。

lms算法是顺序执行的,而dlms算法是并行执行的,dlms算法滤波得到的y(n)同时利用延时后的x(n-d)和e(n-d),能得到下一次迭代需要的权系数。如此,滤波和权系数更新是同时进行,即在相同的时间内吞吐量是lms的两倍。

一种dmb同频直放站回波抑制方法,包括以下步骤:

s1:持续接收外部信号u(t)并对所述外部信号u(t)进行预处理生成期望信号d(n);

s2:将所述期望信号d(n)与估计回波信号y(n)进行对消生成对消后信号e(n);

s3:对所述对消后信号e(n)进行后处理后进行广播,并将后处理后的信号耦合降低功率后进行预处理;

s4:对预处理后的信号加入延时使得内部延时与外部延时对齐生成参考信号x(n);所述内部延时为系统内部信号的延时,所述外部延时为所述接收天线接收到所述转发天线发送的信号的延时;

s5:根据滤波权重对所述参考信号x(n)进行处理并生成估计回波信号y(n),并根据所述参考信号x(n)和对消后信号e(n)对滤波权重进行更新;

s6:重复执行s1~s6。

进一步的,步骤s1中所述预处理包括以下子步骤:

s11:将所述外部信号u(t)进行带通滤波和模拟下变频处理后,经模数转换生成数字信号;

s12:将转换成数字信号进行iq混频搬移至基带;

s13:将iq混频后的信号进行低通滤波输出iq两路数字基带信号作为期望信号d(n)。

进一步的,步骤s3中所述预处理包括以下子步骤:

s31:将降低功率后信号进行带通滤波和模拟下变频处理后,经模数转换生成数字信号;

s32:将转换成数字信号进行iq混频搬移至基带;

s33:将iq混频后的信号进行低通滤波输出iq两路数字基带信号发送至所述述延时模块。

进一步的,步骤s4对预处理后的信号加入延时包括以下子步骤:

获取第一延时t1和第二延时t2,并根据下式获取加入延时模块的延时:

delay=t1-t2;

其中delay为延时模块的延时;

所述第一延时t1为转发天线发出信号到达接收天线的时长,根据下式获取:

t1=l/v;

其中l为直放站转发天线到接收天线的距离,v为电磁波传播速度;

所述第二延时t2为耦合器的延时。

进一步的,步骤s5中对滤波权重进行更新包括以下子步骤:

根据下式对所述fir滤波器的滤波权重进行更新:

y(n)=h(n)x(n)

e(n)=d(n)-y(n)

h(n+1)=h(n)+2ux(n-d)e*(n-d)

式中y(n)为估计回波信号,h(n)为更新前的滤波权重,x(n)为参考信号,h(n+1)为更新后的滤波权重,e(n)为对消后信号,u为加权向量更新时的步长因子,d为延时模块的延时,d(n)为期望信号。

本发明与现有技术相比,具有如下的优点和有益效果:

本发明一种dmb同频直放站回波抑制系统及方法,其中回波抑制算法采用dlms自适应滤波算法,lms算法是串行执行的,而dlms是并行执行的,更适用于硬件fpga实现,其吞吐率是lms的两倍;且回波抑制电路在基带中完成,有更好的抗干扰能力,便于信号处理分析;其射频接收和上变频采用专用集成芯片设计,大大的提高了系统的稳定性和可集成性,且采用基于ad9957正交上变频方案,能有效的抑制镜像现象;能有效的估算出回波时延,且回波抑制度能达到20db以上;相比于采用附加训练序列作为回波抑制算法中参考信号的数字电视回波抵消系统,在不改变现有dmb系统物理帧的结构下,用不带附加训练的信号来作为回波抑制算法的参考信号来抑制回波,能减少系统资源;且本系统具备低成本、高集成度、硬件资源消耗低、可靠性高、易于实现等优点,能有效的优化dmb同频直放站中的自激现象,从而改善弱信号区和盲区的信号覆盖问题,提高dmb系统的可靠性。

附图说明

此处所说明的附图用来提供对本发明实施例的进一步理解,构成本申请的一部分,并不构成对本发明实施例的限定。在附图中:

图1为ics无线通信直放站结构框图;

图2为现有数字多媒体广播直放站回波抵消系统框图;

图3为dlms算法框图;

图4为本发明系统结构图;

图5为实施例中dmb同频直放站回波抑制系统;

图6为实施例中dmb发射机内部功能框图;

图7为实施例中ad9957上变频器内部数字处理单元框图。

具体实施方式

为使本发明的目的、技术方案和优点更加清楚明白,下面结合实施例和附图,对本发明作进一步的详细说明,本发明的示意性实施方式及其说明仅用于解释本发明,并不作为对本发明的限定。

实施例

如图4所示,本发明一种dmb同频直放站回波抑制系统,包括接收天线、第一预处理模块、对消模块、权向量更新模块、fir滤波器、延时模块、第二预处理模块、后处理模块、耦合器和转发天线;

所述接收天线持续接收外部信号u(t),并将所述外部信号发送到所述第一预处理模块;所述第一预处理模块对所述外部信号u(t)进行预处理后生成期望信号d(n)并发送至所述对消模块,所述对消模块对所述期望信号d(n)进行对消处理后生成对消后信号e(n)并发送到所述后处理模块;所述后处理模块对所述对消后信号e(n)进行后处理后发送至所述转发天线和耦合器;所述转发天线将后处理后的信号进行广播;

所述耦合器将后处理模块后的信号耦合降低功率并发送至所述第二预处理模块;所述第二预处理模块将接收到的信号进行预处理后发送至所述延时模块;所述延时模块对接收到的信号加入延时使得内部延时与外部延时对齐生成参考信号x(n),所述内部延时为系统内部信号的延时,所述外部延时为所述接收天线接收到所述转发天线发送的信号的延时;

所述延时模块将所述参考信号x(n)发送至所述权向量更新模块和fir滤波器;所述fir滤波器根据滤波权重对所述参考信号x(n)进行处理并生成估计回波信号y(n)并发送至所述对消模块;所述对消模块的对消处理为将所述期望信号d(n)和估计回波信号y(n)进行对消生成对消后信号e(n);

所述对消模块还将所述对消后信号e(n)发送至所述权向量更新模块;所述权向量更新模块根据所述参考信号x(n)和对消后信号e(n)对所述fir滤波器的滤波权重进行更新。

本实施例实施时,接收天线持续接收外部信号u(t),这里的外部信号是包含了dmb发射机发射出来的iii波段微弱的射频信号、回波信号和杂波;这里所说的回波信号就是由转发天线在进行广播时,接收天线所接收的信号,这种回波信号会严重干扰直放站正常工作;第一预处理模块对所述外部信号进行预处理的过程主要是采用带通滤波的方式过滤掉杂波,一般采用基于lfb32205的中心频点为205.5mhz带宽为63mhz的带通滤波,再经过基于fc2501的iii波段dmb调谐器,输出2.048mhz中频模拟信号,完成模拟下变频,再经过模数转换器如ad9283将2.048mhz的模拟中频信号转换为并行8bit的2.048mhz的数字信号,其adc的采样率为8.192mhz,完成模拟到数字的转换,数字信号方便于信号处理分析;模数转换后的数字信号经过iq混频器将中频信号搬移到基带,同时产生了额外的高频信号,其中混频器的本振信号为2.048mhz;经iq混频后的信号经过低通滤波器滤除混频过程中产生的高频信号输出iq两路数字基带信号;上述为第一预处理模块的预处理过程。

对消模块对所述期望信号d(n)进行对消处理后生成对消后信号e(n),这里主要是采用将期望信号d(n)与估计回波信号y(n)进行对消的方式进行处理,而估计回波信号y(n)生成过程为在转发天线进行信号发送之前,将转发天线即将发送的后处理后的信号进行耦合降低功率后,通过延时模块加入延时生成参考信号x(n),延时模块的目的是使内部延时与外部延时保持一致,使估计的回波与实际的回波对齐,同时可以消除参考信号与接收到dmb有用信号的相关性;参考信号x(n)经过fir滤波器后可以获取估计回波信号y(n),对消模块将估计回波信号y(n)与期望信号d(n)进行相减输出dmb有用信号,从而把回波抑制掉。同时,fir滤波器的权系数通过权向量更新模块进行实时的更新以提供最优的权系数。

为了进一步说明本实施例的工作过程,如图5所示,本实施例所述的一种dmb同频直放站回波抑制系统,包括:接收天线和射频接收模块、回波抑制模块、上变频器、功放和转发天线、耦合器等;通过sma口连接接收和转发天线,射频接收模块和上变频器各自集成在一块板子上,通过现场可编程门阵列(field-programmablegatearray,fpga)实现回波抑制电路的硬件实现,回波抑制模块在fpga开发板上实现。所述射频接收模块包括带通滤波器、iii波段dmb调谐器、模数转换部分;所述回波抑制模块包括iq混频器、低通滤波器、dlms自适应回波抑制电路部分;其中上变频器采用ad9957正交上变频电路。

以重庆某大学数字多媒体广播系统为案例说明,如图6所示,dmb发射机由节目源编码及发射帧合成、cofdm编码器、ad9957上变频器、功放组成,在pc端完成节目源编码及发射帧合成,cofdm编码器由单片fpga实现,cofdm编码器包含卷积编码、时间交织、频率交织、dqpsk调制、ofdm调制等,经cofdm编码器调制好的dmb基带信号经过ad9957上变频器搬移到220.352mhz,然后经功率放大后由发射天线发出。

在本发明所述射频接收模块中,接收天线接收到dmb发射机发射出来的220.352mhz微弱的射频信号和回波信号和杂波的叠加,通过中心频点为205.5mhz带宽为63mhz的带通滤波器lfb32205将频段外的杂波信号滤波掉;然后经过芯片型号为fc2501的iii波段dmb调谐器输出2.048mhz的模拟中频信号,完成模拟下变频,其中fc2501通过单片机去控制,芯片晶振为24.576mhz;然后经过ad9283将2.048mhz的模拟中频信号转换为并行8bit的2.048mhz的数字信号,以完成模数转换,其adc的采样率为8.192mhz,由fc2501中24.576mhz晶振经3分频得到。

经过回波抑制模块以实现iq混频器、低通滤波器、dlms自适应回波抑制电路;经过adc处理后的2.048mhz的8bit数字中频信号经过iq混频器将数字中频信号搬移到基带,同时产生了额外的高频信号,其中混频器的本振信号为2.048mhz,由前面24.576mhz晶振经过12分频得来;经iq混频后的信号经过fir低通滤波器滤除混频过程中产生的高频信号输出iq两路数字基带信号,经过fir低通滤波器后的iq基带信号为18bit,以适配后面ad9957的正交模式下要求的输入并行的18bit的iq数据。

本发明所述dlms自适应回波抑制电路如图5所示,期望信号选自接收到的dmb有用信号和经转发天线耦合回波和杂波的叠加后经射频接收、iq混频、低通滤波后的数字信号d(n),参考信号选自直放站转发天线经耦合器和射频接收模块、iq混频、低通滤波以及延时模块后的数字信号x(n),延时模块的目的是使内部延时与外部延时保持一致,使估计的回波与实际的回波对齐,同时可以消除参考信号x(n)与接收到dmb有用信号s(n)的相关性(s(n)是接收dmb有用模拟信号s(t)经过射频接收、iq混频、低通滤波后的数字信号),参考信号经过fir线性滤波器估计出回波信号ye(n),并与期望信号d(n)进行相减输出回波抑制后信号e(n),即d(n)-ye(n)=e(n),从而把回波抑制掉,fir滤波器的权系数通过dlms自适应算法进行实时的更新以提供最优的权系数。

本实施例中,上变频器采用ad9957器件,通过fpga去驱动,其内部数字处理单元的结构如图7所示。数字处理单元沿着从i/q并行数据输入端到dac输出端的信号路径依次可以分为:数据复合处理单元、反cci滤波器、固定插值滤波器、cci滤波器、正交调制器、dds、反sinc滤波器、输出幅度乘法器和14位dac。正交调制模式中各个功能模块的介绍如下:

(1)数据复合处理单元:ad9957工作于正交模式时,输入18位的并行i/q基带数据,数据复合处理单元识别输入的18位并行i/q基带数据并将其分离转换成两路并行i、q数据流后送往下一级电路处理。

(2)反cci滤波器:该模块通过使数据预失真从而补偿后续cci滤波器对数据造成的细微衰减。使用cci滤波器会引入带内衰减梯度,可能会给要求通带极平坦的应用带来问题。ad9957通过结合反cci滤波器和cci滤波器的响应特性可得到极平坦的通带,从而能够消除cci滤波器引入的带内衰减梯度。

(3)固定插值滤波器:该模块对输入数据进行插值因子固定为4倍的插值。该模块由两个半带滤波器级联构成,两个半带滤波器可提高四倍的采样速率并保持输入端基带信号的频谱不变。

(4)cci滤波器:该滤波器由内部的可编程插值滤波器配置而成,插值因子可以通过编程调节,可调范围为2至63倍。cci滤波器和固定插值滤波器结合使用后可以获得8至252倍的内插倍数,从而满足ad9957实现任意基带符号速率的要求。

(5)正交调制器:该模块用于实现上变频过程,将输入的基带数据频率向上偏移至所需载波频率。

(6)dds:该模块用于生成正交调制器所需的载波参考信号。dds的输出频率(fout)与频率调谐字(ftw)和系统时钟(fsysclk)之间的关系公式如下:

fout=(ftw÷232)×fsysclk

(7)反sinc滤波器:由于后续dac模块的输出信号具有零阶保持效应,因此dac的输出频谱会被sinc包络整形。该sinc包络可以由dac模块前的反sinc滤波器实现补偿。

(8)输出幅度乘法器:该乘法器的乘数值称为osf(outputscalefactor,输出比例因子),并可通过相应的控制寄存器来进行编程更改从而控制输出信号的幅度。

(9)dac:ad9957通过内置的14位的电流输出型dac输出两路平衡电流信号以降低输出端的共模噪声从而提高信噪比。

经过ad9957正交上变频器后输出220.352mhz的iii模拟信号功率很小,再经功率放大器放大后由转发天线发送出去。

本实施例所述一种dmb同频直放站回波抑制系统且具备低成本、高集成度、硬件资源消耗低、结构简单、可靠性高、易于实现等优点,能有效的优化dmb同频直放站中的自激现象,从而改善弱信号区和盲区的信号覆盖问题,提高dmb系统的可靠性。

以上所述的具体实施方式,对本发明的目的、技术方案和有益效果进行了进一步详细说明,所应理解的是,以上所述仅为本发明的具体实施方式而已,并不用于限定本发明的保护范围,凡在本发明的精神和原则之内,所做的任何修改、等同替换、改进等,均应包含在本发明的保护范围之内。

当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1